Académique Documents
Professionnel Documents
Culture Documents
A B F1
0 0 0
0 1 0
1 0 0
1 1 1
C B A F2
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 0
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 1
(A) (B)
Fig. 2 (A)compuerta AND o Y, con su (B)tabla de verdad .
3. para ubicarlo vea la figura 2.1(a) y bajo la misma
dinmica complete la tabla de verdad.
Fig. 2.1 compuerta AND de 3 entradas con su tabla de verdad
Fig. 3 Compuerta OR u O, su tabla de verdad.
A B F1
0 0 0
0 1 1
1 0 1
1 1 1
Sistemas Digitales 2
A /A
0 1
1 0
Fig. 4 compuerta NOT y su tabla de verdad.
Fig. 6 circuitos combinacionales y su tabla de verdad.
10. Obtenga la expresin booleana para cada una de salidas
marcadas como F1 A*B F2 A*C
F3 (A*B)+(A*C) y/o F3 A*(B+C)
C B A F1 F2 F3
0 0 0 0 0 0
0 0 1 0 0 0
0 1 0 0 0 0
0 1 1 1 0 1
1 0 0 0 0 0
1 0 1 0 1 1
1 1 0 0 0 0
1 1 1 1 1 1
Sistemas Digitales 33
C B A F2
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 0
1 1 1 1
11. por favor desarme el circuito anterior y preprese para
implementar el siguiente.
Fig. 7 circuitos combinacionales y su tabla de verdad.
12. Obtenga la expresin booleana para cada una de salidas
marcadas como F2 [(A*B)+(A*C)]*(A*B)