Vous êtes sur la page 1sur 11

Arquitetura de Sistemas Operacionais Machado/Maia

Arquitetura de Sistemas Operacionais


Francis Berenger Machado / Luiz Paulo Maia
Captulo 2
Conceitos de Hardware e Software

Arquitetura de Sistemas Operacionais Machado/Maia

2 Conceitos de Hardware e Softwa


Sistema Computacional

P ro ce ssa d o r / U C P
U n id a d e L g ic a
e A r i tm ti c a

U n id a d e d e
C o n tr o le

M e m r ia
P r in c ip a l
R e g is tr a d o r e s

D is p o s itiv o s
de E/S

2/1

Memria Principal com 64 Kbytes


0

in s tr u o o u d a d o

1
2

e n d e re o s

Arquitetura de Sistemas Operacionais Machado/Maia

2 Conceitos de Hardware e Softwa

16

2 -1

c lu la = 8 b its

2/2

Arquitetura de Sistemas Operacionais Machado/Maia

2 Conceitos de Hardware e Softwa


Relao entre Dispositivos de
Armazenamento
R e g i s tr a d o r e s

M e m r ia C a c h e

m a io r
c a p a c id a d e d e
a r m a z e n a m e n to

M e m r ia P r in c ip a l

m a io r c u s to e
v e lo cid a d e
d e a ce sso

M e m r ia S e c u n d r ia

2/3

Barramentos ProcessadorMemria e de E/S


M e m r ia
P r in c ip a l

U CP

B a r r a m e n to p r o c e s s a d o r - m e m r ia

A d a p ta d o r

B a r r a m e n to d e E / S

A d a p ta d o r

B a r r a m e n to d e E / S

Arquitetura de Sistemas Operacionais Machado/Maia

2 Conceitos de Hardware e Softwa

2/4

Barramento de Backplane
M e m r ia
P r in cip a l

U CP

B a r r a m e n to p r o ce s s a d o r - m e m r ia

B a r r a m e n to
d e b a ck p la n e

A d a p ta d o r

A d a p ta d o r

B a r r a m e n to d e E / S

A d a p ta d o r

B a r r a m e n to d e E / S

Arquitetura de Sistemas Operacionais Machado/Maia

2 Conceitos de Hardware e Softwa

2/5

Arquitetura de Sistemas Operacionais Machado/Maia

2 Conceitos de Hardware e Softwa


Arquitetura Pipeline com Quatro
Estgios
P1

P2

P3

P4

U n id a d e d e
b u sca d a
in s tr u o

A n a lis a d o r
da
in s tr u o

U n id a d e d e
b u sca d o s
dados

U n id a d e d e
e xe cu o d a
in stru o

P1

I n s t r. 3

I n s t r. 4

I n s tr. 5

I n s t r. 6

I n s t r. 7

P2

I n s t r. 1 I n s t r. 2

I n s t r. 3

I n s tr. 4

I n s t r. 5

I n s tr. 6

P3

I n s t r. 1

I n s t r. 2

I n s tr. 3

I n s tr. 4

I n s tr. 5

I n s t r. 1 I n s t r . 2

I n s t r. 3

I n s t r. 4

P4

I n s t r. 1

I n s t r. 2

te m p o

2/6

Arquitetura RISC x Arquitetura


CISC
A p l ic a ti v o s

U ti lt r i o s

S is te m a O p e r a c io n a l

Lin g u a g e m d e M q u in a
A r q u ite tu r a
R IS C

Arquitetura de Sistemas Operacionais Machado/Maia

2 Conceitos de Hardware e Softwa

M ic r o p r o g r a m a o

C ir c u ito s E le tr n ic o s

2/7

Arquitetura de Sistemas Operacionais Machado/Maia

2 Conceitos de Hardware e Softwa


Tradutor

p r o g r a m a f o n te

T r a d u to r

p r o g r a m a o b je to

C o m p i la d o r

2/8

Arquitetura de Sistemas Operacionais Machado/Maia

2 Conceitos de Hardware e Softwa

Linker

2/9

Arquitetura de Sistemas Operacionais Machado/Maia

2 Conceitos de Hardware e Softwa


Ativao do Sistema

rea d o
S i s te m a
O p e r a cio n a l

S i s te m a
O p e r a cio n a l

D isco

M e m r ia
P r in c ip a l

2/10

Vous aimerez peut-être aussi