Vous êtes sur la page 1sur 2

Eletrnica Digital I EE610 A - Lista de Exerccios 2

Nome:___________________________________________________ RA: _______


A lista deve ser entregue at o dia 10/05/2016

1 - Usando a lgica pseudo-nMOS, desenhe o circuito que realize a funo abaixo. Qual a relao de
rea com a porta equivalente CMOS?

= . . + . .

2 - Considere um inversor Pseudo-nMOS com r =4, VDD = 5 V, (W/L)n = 1.8/0.6 m, |Vt| = 1,0 V e
kn = 3kp= 90 A/V2. Considere a capacitncia total = 15 fF. Encontre os valores de VOL, tPHL, tPLH.

3 - Uma lgica dinmica foi fabricada em um processo CMOS onde kn = 4kp=80 A/V2, Vtn = |Vtp| =
0,8V e VDD = 3 V. Para manter o valor de CL pequeno, transistores nMOS foram usados na dimenso
mnima, e a rea equivalente do bloco PDN e do transistor de avaliao de W/L = 1,0/0,6 m. O
transistor pMOS de pr-carga tem W/L = 2,4/0,6 m e CL = 20 fF. Considere inicialmente uma
operao de pr-carga com a porta de Qp em 0 V e que em t >> 0, o capacitor est totalmente
carregado. Calcule o tempo de descida da tenso na sada. Obs: o tempo de descida definido como
o tempo para sada ir de 90% a 10% do valor final de VDD.

Figura 1 Tempos de subida e de descida da lgica dinmica

Eletrnica Digital I EE610 A

Lista 2

Eletrnica Digital I EE610 A - Lista de Exerccios 2

4 - Considere o flip-flop SR. Desejamos determinar a largura mnima necessria para o pulso set. Tendo
em vista este objetivo:
a) Considere inicialmente o tempo para no circuito abaixo caia de VDD para VDD/2. Suponha
que a capacitncia total entre o n de sada (Q2) e o terra seja de 50 fF. Determine o atraso na
propagao de alto para baixo tPHL achando a corrente mdia disponvel para descarregar a
capacitncia em uma faixa de VDD a VDD/2. Lembre-se que Q2 est conduzindo uma corrente
que infelizmente reduz a corrente disponvel para carregar C.
Suponha (W/L)5 = (W/L)6 = 8 e utilize os seguintes parmetros:
nCOX = 50 A/V2, pCOX = 20 A/V2, Vtn = |Vtp| = 1.0 V e VDD = 5 V.
Os inversores tm (W/L)n = 4m/2m e (W/L)p = 10m/2m
b) Determine tPLH para utilizando a seguinte formula:

1,7
( )

c) Qual a largura mnima para o pulso de set?

Figura 2 Flip-Flop SR completo e simplificado

Eletrnica Digital I EE610 A

Lista 2

Vous aimerez peut-être aussi