Vous êtes sur la page 1sur 22

Exercices de Compteurs

A). Exercices sur les compteurs Asynchrones :


I ). Exercice 1 : Donnez la succession des tats du compteur suivant, celui-ci tant suppos (000)2 au dpart.

NB : on pensera regarder les tats non prvus dans le cycle. II ). Exercice 2 : Donnez la succession des tats du compteur suivant, celui-ci tant suppos (000)2 au dpart.

NB : on pensera regarder les tats non prvus dans le cycle. III ). Exercice 3 : On considre un compteur asynchrone comptant suivant le code binaire pur, dont le schma est donn ci-dessous :

ExCompteurs

JFA05

Un circuit de dcodage commande une autre bascule afin de mettre en vidence les tats transitoires existants dans ce type de compteur. Toutes les bascules tant initialises 0, quel sera ltat de chaque bascule aprs chacune des 16 impulsions dhorloge ? IV ). Exercice 4 : Effectuer la synthse dun compteur asynchrone par la mthode du rebouclage asynchrone.

o o o o

Modulo 5, Modulo 6, Modulo 10, Modulo 12.

V ). Exercice 5 : Donnez le cycle de comptage du schma suivant :


Qa Qb Qc Qd U7A VCC VCC 3 H 1 2 VCC 5 3 1 VCC 5 3 1 VCC 5 3 1 VCC 1 2

&
7408

1J C1 1K

1J C1 1K

1J C1 1K

1J C1 1K

R
15

R
15

R
15

R
15

VCC

VCC

N.B. : Prvoir tous les cas.

ExCompteurs

JFA05

VI ). Exercice 6 : Donnez le cycle de comptage du schma suivant :

&
QA VCC 14 Ck 1 3 J CLK K Q 13 VCC Q 12 14 1 3 J CLK K Q 13 Q 12 QB VCC 14 1 3 J CLK K Q 13 VCC Q 12 14 1 3 J CLK K Q 13 Q 12 QC QD

N.B. : Prvoir tous les cas.

B). Exercices sur les compteurs Synchrones :


I ). Exercice 1 :

ExCompteurs

JFA05

C). Exercice 10 :
I ). Donnez le diagramme des tats des compteurs suivants : 74161 : Compteur - Dcompteur binaire synchrone avec load synchrone et clear asynchrone, 74163 : Compteur - Dcompteur binaire synchrone avec load synchrone et clear synchrone, 74169 : Compteur - Dcompteur binaire synchrone avec load synchrone et sans clear. 1).Schma N1 :

ExCompteurs

JFA05

2).Schma N2 :

ExCompteurs

JFA05

3).Schma N3 :

ExCompteurs

JFA05

II ). Faire la synthse dun Compteur Dcompteur synchrone modulo 3 tel que : Si C=0 Dcompteur Si C=1 Compteur Si R=1 Si R=1 Remise 2 si C=0 Remise 0 si C=1 Si B=1 Blocage du Compteur-Dcompteur

ExCompteurs

JFA05

D). Exercice 2 : Compteur programmable :


On considre un compteur 4 bits synchrone. Il dispose de deux commandes synchrones dautorisation de comptage et de remise zro qui agissent selon la table suivante : CE CLR/ Fonctionnement : 1 0 X 1 1 0 Comptage Mmoire Mise 0 limpulsion dhorloge suivante

Le compteur tant initialis 0, quelle est la squence effectue en effectuant les rebouclages suivants ? On vrifiera les tats qui ne sont pas dans le cycle.

ExCompteurs

JFA05

E). Exercice 3 :
Avec le compteur prcdent, on veut obtenir le fonctionnement suivant : Soit une commande C : Si C=0 ; le compteur termine le cycle en cours et sarrte de compter lorsque le compteur atteint 15. Si C=1 ; le compteur tant 15, il permet de recommencer un nouveau cycle. Le compteur ntant pas 15, C na pas deffet sur le cycle. Proposer un schma pour raliser ce systme.

ExCompteurs

JFA05

F). Exercice 4 :
A laide du compteur commercialis sous la rfrence 74191 et dont un chronogramme est donn cidessous :

a) Raliser un dispositif dlivrant une impulsion toutes les 5 impulsions dhorloge. b) Mme question pour obtenir une impulsion toutes les 6 impulsions dhorloge. c) Mme question pour obtenir une impulsion toutes les 12 impulsions dhorloge.

ExCompteurs

10

JFA05

Problme de compteur

Le systme ci-dessous utilise un compteur synchrone chargement synchrone dont les caractristiques sont donnes en annexes. Le signal logique d'entre E est un signal carr de priode T << RC ; S est le signal de sortie. 1) On suppose que les inverseurs I1 et I2 introduisent chacun un dlai de commutation << T. Dessinez les chronogrammes de E, X, et H ; montrer que cette partie du systme ralise un doubleur de frquence. 2) Quel est l'tat des sorties QA, QB, QC, QD la mise sous tension. 3) Donnez le diagramme des tats du compteur, puis dessiner le signal S. Quelle est la priode du signal de sortie ? 4) Quelles modifications faut-il apporter ce montage pour que le systme ralise une division de frquence par 5 ?

VCC

R 4 5

U4B 6 LOAD 7408

C VCC U1 U2A E 1 04 2 3 04 7486 VCC A B C D 3 4 5 6 74LS163 14 13 12 11 QA QB QC QD U4A 1 3 2 7408 04 5 6 U2C U2B U3A 4 X 1 3 2 H 7 10 9 2 1 15

ExCompteurs

11

JFA05

CORRECTION EXERCICES
A). Exercices sur les compteurs Asynchrones :
I ). Exercice 1 : Donnez la succession des tats du compteur suivant, celui-ci tant suppos (000)2 au dpart.

NB : on pensera regarder les tats non prvus dans le cycle. (Q0Q1Q2)t=0=0002 Aprs une impulsion dhorloge (Q0Q1Q2)t=0=0012 Aprs la deuxime impulsion dhorloge (Q0Q1Q2)t=0=0102 Aprs la troisime impulsion dhorloge (Q0Q1Q2)t=0=0112 Aprs la quatrime impulsion dhorloge (Q0Q1Q2)t=0=1002 Aprs la cinquime impulsion dhorloge (Q0Q1Q2)t=0=0002 et le cycle recommence. Pour (Q0Q1Q2)t=0=1012 , aprs une impulsion, on a (Q0Q1Q2)t=0=0102 Pour (Q0Q1Q2)t=0=1102 , aprs une impulsion, on a (Q0Q1Q2)t=0=0102 Pour (Q0Q1Q2)t=0=1112 , aprs une impulsion, on a (Q0Q1Q2)t=0=0102 ?

ExCompteurs

12

JFA05

Clk

t Q0

t Q1

t Q2

II ). Exercice 2 : Donnez la succession des tats du compteur suivant, celui-ci tant suppos (000)2 au dpart.

NB : on pensera regarder les tats non prvus dans le cycle. (Q0Q1Q2)t=0=0002 Aprs une impulsion dhorloge (Q0Q1Q2)t=0=0012 Aprs la deuxime impulsion dhorloge (Q0Q1Q2)t=0=0102 Aprs la troisime impulsion dhorloge (Q0Q1Q2)t=0=1002 Aprs la quatrime impulsion dhorloge (Q0Q1Q2)t=0=1012 Aprs la cinquime impulsion dhorloge (Q0Q1Q2)t=0=1102 Aprs la sixime impulsion dhorloge (Q0Q1Q2)t=0=0002 et le cycle recommence.

III ). Exercice 3 : On considre un compteur asynchrone comptant suivant le code binaire pur, dont le schma est donn ci-dessous : ExCompteurs 13 JFA05

Un circuit de dcodage commande une autre bascule afin de mettre en vidence les tats transitoires existants dans ce type de compteur. Toutes les bascules tant initialises 0, quel sera ltat de chaque bascule aprs chacune des 16 impulsions dhorloge ? IV ). Exercice 4 : Effectuer la synthse dun compteur asynchrone par la mthode du rebouclage asynchrone.

o o o o

Modulo 5, Modulo 6, Modulo 10, Modulo 12.

V ). Exercice 5 : Donnez le cycle de comptage du schma suivant :


Qa Qb Qc Qd U7A VCC VCC 3 H 1 2 VCC 5 3 1 VCC 5 3 1 VCC 5 3 1 VCC 1 2

&
7408

1J C1 1K

1J C1 1K

1J C1 1K

1J C1 1K

R
15

R
15

R
15

R
15

VCC

VCC

N.B. : Prvoir tous les cas.

ExCompteurs

14

JFA05

VI ). Exercice 6 : Donnez le cycle de comptage du schma suivant :

&
QA VCC 14 Ck 1 3 J CLK K Q 13 VCC Q 12 14 1 3 J CLK K Q 13 Q 12 QB VCC 14 1 3 J CLK K Q 13 VCC Q 12 14 1 3 J CLK K Q 13 Q 12 QC QD

N.B. : Prvoir tous les cas. On a affaire un compteur modulo 10 :


Ck

QA

QB

QC

QC

t QC.QB.QA

2
t

B). Exercices sur les compteurs Synchrones :


I ). Exercice 1 :

C). Exercice 10 :
I ). Donnez le diagramme des tats des compteurs suivants : 74161 : Compteur - Dcompteur binaire synchrone avec load synchrone et clear asynchrone, 74163 : Compteur - Dcompteur binaire synchrone avec load synchrone et clear synchrone, 74169 : Compteur - Dcompteur binaire synchrone avec load synchrone et sans clear.

ExCompteurs

15

JFA05

1).Schma N1 :

ExCompteurs

16

JFA05

2).Schma N2 :

ExCompteurs

17

JFA05

3).Schma N3 :

ExCompteurs

18

JFA05

II ). Faire la synthse dun Compteur Dcompteur synchrone modulo 3 tel que : Si C=0 Dcompteur Si C=1 Compteur Si R=1 Si R=1 Remise 2 si C=0 Remise 0 si C=1 Si B=1 Blocage du Compteur-Dcompteur

ExCompteurs

19

JFA05

D). Exercice 2 :
a)

15 14

1 2

13

12

11

10 9 8 7

b)

ExCompteurs

20

JFA05

15 14

1 2

13

12

11

10 9 8 7

c)

15 14

1 2

13

12

11

10 9 8 7

ExCompteurs

21

JFA05

d)

15 14

1 2

13

12

11

10 9 8 7

II ). Exercice 3 :

ExCompteurs

22

JFA05

Vous aimerez peut-être aussi