Vous êtes sur la page 1sur 6

ARHITECTURA CONVERTOARELOR DIGITAL-ANALOGICE 1 INTRODUCERE

Semnalele utilizate n tiin i inginerie sunt semnale continue: intensitatea luminii care se modific cu distana, tensiunea care variaz cu timpul, etc. Conversia Analogic Digital ( i Digital Analogic ) este acel proces care permite computerelor digitale s interacioneze cu semnalele continue. Informaia digital obinut este diferit de cea analogic prin faptul c este sintetizat i cuantificat

Power Management

ADC

Procesor

DAC

Importana acestor dispozitive a crescut o dat cu folosirea computerelor n industrie i n controlul automat al proceselor. Controlul, automatizarea proceselor se face cu ajutorul informaiei preluate de la elementele de monitorizare, care cu ajutorul unor interfee comunic cu computerul. ntr-o arhitectur tipic convertoarele sunt aceste interfee cu lumea exterioar computerului

Convertorul ideal ADC produce un cod digital la ieirea lui care este o funcie de tensiunea de intrare i tensiunea de referin. Intrarea convertorului poate s fie o intrare diferenial sau cu amplificare, cea diferenial este folosit cnd se dorete o acuratee a semnalului digital. Funcia de transfer n cazul ideal este:

Unele ADC-uri au intrri pseudo-difereniale (VIN+ I VIN-). Diferena dintre intrri pseudo difereniale i cele difereniale standard, este faptul c semnalul la intrarea V poate varia ntr-un domeniu foarte mic raportat la V ss. Tensiunea 1 din 6

AO

AO

Figura 1.1. Procesarea digital a semnalelor analogice

Figura 1.2. Procesarea digital a semnalelor analogice

de referin a convertorului poate s fie intern sau extern . Datorit faptului c acurateea conversiei depinde de semnalul referin, este important ca acest semnal s fie stabilizat n timp i s nu varieze cu temperatura. 1.1 Termeni ADC - Convertor Analogic Digital DAC - Convertor Digital Analogic LSB - Least Significan Bit M SB - Most Significant Bit FS - Full Scale fIN AVDD - Analogic Operating Voltage DVDD - Digital Operating Voltage DRVDD - Driver Operating Voltage TA - Ambinetala Temperature Input Frequncy

1.2 Concept Cele mai cunoscute tipuri de ADC sunt: ADC cu aproximaii succesive (sau SAR successive approximations shift register), flash (toate deciziile sunt luate simultan), pipelined(cu mai multe niveluri de flash) i delta-sigma (). 1.3 Convertorul de tip flash. Acest tip de convertor este convertorul clasic. Un set de 2n-1 comparatoare sunt folosite pentru msurarea direct a mrimii analogice, cu o rezoluie de n bii. Exemplu: pentru un ADC de 4 bii mrimea analogic este msurat cu 15 comparatoare, care compar intrarea cu o valoare analogic discret. Valoarea la ieire este fr cel mai puin semnificativ bit.

Figura 1.3. Convertorul tip flash

Convertorul flash are avantajul c este foarte rapid, conversia este efectuat ntrun singur ciclu. Dezavantajul este c necesit un numr mare de comparaii pentru a garanta liniaritatea rezultatelor. Datorit faptului c la n bii rezoluia este de 2 n-1 iar numrul de comparatoare 15, pentru convertoare de 8-bii sunt necesare 255 comparatoare i pentru convertoare de 16-bii ar fi nevoie de 65535 comparatoare. Rezultatul conversiei este obinut ntr-un singur ciclu. 2 din 6

1.4 Convertorul cu arhitectur pipelined Convertorul cu arhitectur pipelined elimin dezavantajul celui de tip flash i anume folosirea unui numr mare de componente. Convertorul pipelined mparte procesul de conversie n mai multe niveluri. Din figura 1.4 se observ alctuirea convertorului: un bloc sample and hold, convertor ADC de n bii(cu arhitectur flash) i un convertor DAC cu rezoluia de n bii. n prima etap circuitul de sample and hold filtreaz semnalul, apoi convertorul ADC transform semnalul analogic n semnal digital, care este ntors printr-un convertor DAC astfel nct semnalul de ieire din primul blocul scade semnalul ntors. Semnalul rmas este apoi amplificat i este trimis la urmtor bloc de conversie. Acest proces se repet de attea ori pn cnd se ajunge la o rezoluie dorit.

S&H

X 4

3-bit Flas h ADC

3bi t D A C 3 bits

4-bit Flash ADC

S&H

Stage 1

Stage 2

Stage 3

Stage 4

Time Alignment & Digital Error Correction

Figura 1.4 Convertorul cu arhitectur pipeline

Un convertor cu m blocuri de conversie, fiecare cu un ADC flash de n bii, are o rezoluie, r = m x n bii i se folosesc m x (2n - 1) comparatoare. De exemplu: un convertor n arhitectur pipelined cu dou niveluri de conversie i rezoluie de 8 bii necesit doar 30 de comparatoare, iar pentru 4 niveluri i rezoluie de 16 bii necesit 60 de comparatoare. n practic se mai introduc civa bii pentru corectarea erorilor. Prin modul n care sunt construii ADC cu arhitectura pipelined sunt mult mai rapide dect cele cu arhitectur flash, totul la un numr mult mai redus de componente electronice. Unul din dezavantaje const n necesitatea existenei unei frecvene (clock) constante necesar funcionrii corecte a convertorului. Dac semnalul analogic de la intrare variaz cu o frecven mai mare dect frecvena convertorului, conversia nu se face corect. 1.5 Convertoare cu aproximri succesive(SAR) Convertorul SAR folosete un singur comparator pentru a face conversia semnalului analogic n semnal digital. 3 din 6

Figura 1.5 Convertorul cu aproximri succesive

Funcionarea SAR se poate compara cu o balan care compar semnalul necunoscut cu valoarea 1/2 din maximum posibil de semnal. Prima valoare obinut este cel mai semnificativ bit (MSB). Se repet de n ori aproximrile succesive cu 1/8, 1/16, 1/32, din maximum posibil de semnalul, pn cnd se obine rezoluia r dorit. Fiecare valoare obinut prin aproximrile succesive sunt, cu prima valoare-cel mai semnificativ bit i ultima valoare-cel mai nesemnificativ bit. Pentru efectuarea unei conversii i obinerea unei rezoluii r, SAR are nevoie de n cicluri de comparare. Convertoarele SAR sunt folosite la aplicaii de vitez sczut i rezoluie ridicat, iar dac avem semnale neperiodice la intrare atunci convertoarele SAR sunt perfect ca soluii, deoarece conversia se poate porni oricnd i nu sincronizat cu o frecven clock. Dac se ia n considerare folosirea convertoarelor SAR sau pipelined trebuie s se in cont de fenomenul de aliasing, n urma cruia apar reflexii n domeniul frecven. n multe aplicaii acest fenomen este nedorit i se integreaz un filtru care trece jos pentru eliminarea componentelor superioare. 1.6 Convertoare Sigma o Delta () Convertorul DS este alctuit dintr-un integrator, comparator i un DAC de un singur bit, n forma cea mai simpl. Funcionarea convertorului: ieirea comparatorului este sczut din semnalul original, apoi semnalul este integrat i semnalul este convertit ntr-un singur bit (1 sau 0) de comparator, astfel bitul rezultat este intrarea convertorului DAC care este sczut din semnalul original, etc. Aceast bucl este efectuat la o mare vitez. Semnalul digital care vine de la convertorul DAC este un ir de 1 i de 0 logic, iar valoarea semnalului analogic este proporional cu numrul de1 logic care iese din comparator. Semnalul digital este filtrat i astfel rezult un ir binar la ieirea convertorului . Una din cele mai mari caliti ale unui convertor este aa numita noise shaping, prin care zgomotele de joas frecven sunt ridicate la o frecven mai mare sau n afara benzii de frecven de interes. Ca rezultat arhitectura este des folosit n construcia convertoarelor ADC cu lime de band mic i rezoluie mare. Un inconvenient al acestei arhitecturi este fenomenul de laten , care este mult mai

4 din 6

Figura 1.6. Convertorul tip Sigma-Delta pronunat fa de celelalte arhitecturi, de aceea nu se dorete folosirea n cazul n care semnalele sunt multiplexate. Pentru evitarea interferenelor se impune introducerea unui delay ntre semnalele multiplexate. Eliminarea inconvenientelor de laten se poate elimina prin convertoare mult mai complexe cu mai multe integratoare i o arhitectur mai complex.

2 Convertorul ADS5121 Texas Instruments


Convertorul ADS5121 este un convertor cu consum redus cu 8 canale pe 10 bii, cu o vitez de 40M PSP n tehnologie CM OS, alimentare la o singur surs de tensiune i cu pini de control care poate pune n low power mode alte convertoare. Referina intern se poate nlocui cu o referin extern pentru a putea acoperi o gam mai larg att n domeniul precizie ct i n domeniul temperatur.

Figura 2.1. Convertorul ADS5121 Texas Instruments

Figura 2.2 Diagrama de timp

5 din 6

Caracteristici tipice: TA=25C, AVDD = DVDD = 1.8 V, DRVDD = 3.3V, fIN = - 0,5dBFS, referin intern, Clock = 40MSPS i domeniul diferenial de intrare = 1 VP-P.

Figura 2.3. Rspunsul n frecven

Figura 2.4. Performana i eroarea de ctig

ntocmit Student Preda Mircea

6 din 6

Vous aimerez peut-être aussi