Vous êtes sur la page 1sur 5

EPUSP PCS 2011/2305/2355 Laboratrio Digital

Freqencmetro
E.T.M./2005 E.T.M./2006 (reviso)

RESUMO
Esta experincia tem como objetivo a familiarizao com duas classes de componentes: os contadores e os registradores. Para isto, sero apresentados alguns exemplos de componentes comerciais e ser realizado o projeto de um medidor de freqncias de sinais digitais peridicos.

1. INTRODUO TERICA
A medida da freqncia de um sinal digital peridico pode ser feita de duas formas diferentes. A primeira baseada na contagem do nmero de ciclos de relgio do sistema para um perodo do sinal de entrada. Este mtodo pode ser chamado como mtodo da contagem do relgio. A figura 1 abaixo ilustra conceitualmente este mtodo.

relgio

sinal de entrada

Figura 1 Mtodo da contagem do relgio. Convm notar que o mtodo no mede diretamente a freqncia do sinal, mas o seu perodo como mostrado abaixo. Temos que o perodo do sinal de entrada pode ser calculado por: Tent = perodo do relgio do sistema x contagem de ciclos Desta forma, a freqncia pode ser obtida invertendo-se o perodo: fent = 1/Tent = 1/(perodo do relgio do sistema x contagem de ciclos) assim fent = freqncia do sinal de relgio do sistema / contagem de ciclos Contudo este mtodo requer uma operao de diviso, que de difcil implementao em hardware. O segundo mtodo envolve a contagem do nmero de ciclos do sinal de entrada ou do nmero de bordas de subida que ocorrem durante uma janela de durao pr-estabelecida (por exemplo, 1 segundo). Tent x contagem de ciclos = durao da janela Tent = durao da janela/contagem de ciclos assim fent = contagem de ciclos / durao da janela Conhecido como mtodo da contagem do sinal de entrada, este mtodo apresenta diretamente a freqncia do sinal, e mostrado na figura 2. Se a durao da janela for de 1 segundo, a contagem de ciclos numericamente igual freqncia do sinal de entrada. Contudo apresenta alguns erros inerentes ao mtodo de contagem.

Freqencmetro (2006)

EPUSP PCS 2011/2305/2355 Laboratrio Digital

sinal de entrada

sinal de relgio

janela de tempo

Figura 2 Mtodo da contagem do sinal de entrada. As principais fontes de erro identificadas para o mtodo da contagem do sinal de entrada so o erro de preciso do sinal de relgio do sistema, o erro de sincronizao e o erro de quantizao. Se a freqncia do relgio do sistema apresentar um erro, isto far com que a janela de tempo em que o sinal de entrada analisado seja afetada. Isto pode levar a uma contagem final diferente do valor correto. O erro de sincronizao ocorre do fato do incio da janela no coincidir com a borda de subida do sinal de entrada. O erro de quantizao diz respeito ao fato da janela de tempo ser finita. O erro de quantizao mximo de 1 Hz, por exemplo, para uma janela de 1 segundo. Desta forma, no possvel medir um sinal de 100,5 Hz; o valor medido poder ser 100 Hz ou 101 Hz. O circuito para medida de freqncia pode ser projetado a partir do diagrama de blocos da figura 3.

sinal de entrada

clock

gerador de sinais de controle

contador e registrador

sinais de controle

Figura 3 Diagrama de blocos do medidor de freqncia. O bloco contador e registrador responsvel pela contagem do nmero de pulso do sinal de entrada dentro de uma janela de tempo de 1 segundo e pelo registro da contagem final para apresentao nos displays. O bloco gerador de sinais de controle responsvel pela gerao dos sinais de controle do circuito. Os sinais de controle internos do circuito so: controle: define a janela de tempo para a contagem do sinal de entrada. Deve ser um sinal de 0,5Hz, gerado a partir do sinal de clock de 8 Hz (Dica: use um contador para fazer a diviso de freqncia). registra: usado para armazenar o valor dos contadores nos registradores de sada; reset: usado para reiniciar o valor dos contadores para a contagem de ciclos do sinal de entrada ao final do ciclo de medida. Observar que este sinal no pode ocorrer simultaneamente com o sinal de registro do valor de sada.

Freqencmetro (2006)

EPUSP PCS 2011/2305/2355 Laboratrio Digital

A figura 4 apresenta uma carta de tempos mostrando os principais sinais do circuito do medidor de freqncia.

reset da contagem perodo de contagem do sinal de entrada (1 segundo)

reset da contagem

valor da freqncia

incio da contagem de ciclos do sinal de entrada

registro da contagem

Figura 4 Sinais do circuito medidor de freqncia.

Atravs da anlise da figura 4, podemos definir as seguintes fases de funcionamento do circuito medidor de freqncia: i) reset dos contadores; ii) incio da contagem a partir da borda do sinal de controle; iii) ao final da janela, a contagem interrompida e o valor dos contadores armazenado nos registradores; iv) reset dos contadores, antes do incio de um novo ciclo de medida. conveniente ressaltar que o sinal de reset deve ser gerado pelo menos um perodo de relgio aps a borda de descida do sinal de controle (borda para o registro da contagem).

Freqencmetro (2006)

EPUSP PCS 2011/2305/2355 Laboratrio Digital

2. PARTE EXPERIMENTAL
2.1. Contadores Integrados
a) Faa uma pesquisa nos datasheets dos circuitos integrados 74160, 74161, 74162 e 74163 e responda: 1. 2. 3. Faa uma comparao entre estes componentes e mostre quais as principais diferenas entre eles. Qual(is) componente(s) pode(m) ser usado(s) no circuito do item (b) abaixo. Justifique sua resposta. Alm do 74163, outro contador poderia ser usado para o circuito divisor de freqncias da figura 1.18 do apndice terico? Justifique sua resposta.

b) Usando um contador integrado, projetar um contador crescente de 6 at 11. Explique o funcionamento do circuito atravs de uma carta de tempo gerada pelo MAX+PLUS II. (Obs.: este circuito no deve ser montado no laboratrio. Faa os comentrios com base nas simulaes no MAX+PLUS II.)

2.2. Medidor de Freqncias


a) Projetar um circuito medidor de freqncia de um sinal digital peridico de 1 a 99 Hz. O valor da freqncia medida deve ser mostrado em dois displays de sete segmentos do painel de montagens. O sinal de entrada deve ser originado a partir de um gerador de pulsos e monitorado atravs do osciloscpio. Um sinal de relgio externo de 8 Hz deve ser usado para gerar os sinais internos de controle do circuito.

sinal de entrada clock (8 Hz)

Medidor de Freqncia

Figura 2.1 Esquema do medidor de freqncia. b) Montar o circuito medidor de freqncias, respeitando uma seqncia adequada de montagem e testes. c) Testar o circuito para vrios valores de freqncias. Elabore uma tabela mostrando os valores de freqncia do sinal de entrada, da freqncia medida e tambm os erros de medida do circuito projetado.

Perguntas Depois de terminada estes itens da parte experimental, responda as seguintes perguntas. 1) 2) 3) O que acontece quando o valor da freqncia do sinal de entrada excede a faixa de freqncias especificada? Como o circuito pode indicar que a freqncia do sinal de entrada excedeu o valor mximo da escala de medidas? Como o circuito projetado pode ser modificado para poder medir freqncias entre 1KHz e 99KHz?

Freqencmetro (2006)

EPUSP PCS 2011/2305/2355 Laboratrio Digital

Teste do freqncmetro d) Modifique o circuito para medir freqncias no intervalo de 1 KHz a 99 KHz. e) Montar o circuito oscilador de relaxao da figura 1.6 da apostila Circuitos com Componentes Discretos, usando R5=1K e C5=10nF. Usando o osciloscpio, anote a forma de onda da sada do oscilador e o valor da freqncia de oscilao. f) Use a sada do circuito oscilador como sinal de entrada do freqencmetro projetado. Qual o valor de freqncia apresentado pelo circuito? Perguntas Depois de terminada a parte experimental, responda as seguintes perguntas. 4) 5) 6) Qual a influncia do erro de quantizao na medida correta da freqncia? Qual a influncia da preciso do sinal externo de relgio na medida correta da freqncia? Como o projeto do freqencmetro poderia ser adaptado para fornecer a facilidade de seleo da escala de freqncias (1-99Hz, 100-990Hz, 1K-99KHz, etc)? DICA: Descreva o funcionamento do circuito com diagrama de blocos.

3. BIBLIOGRAFIA
FREGNI, Edson e SARAIVA, Antonio M. Engenharia do Projeto Lgico Digital: Conceitos e Prtica. Editora Edgard Blcher Ltda, 1995. MANO, M. M.; KIME, C. R. Logic and Computer Design Fundamentals. 3rd ed., Prentice-Hall, 2004. TOCCI, R. J.; WIDMER, N. S.; MOSS, G. L. Digital Systems: principles and applications. 9th ed., Prentice-Hall, 2004. WAKERLY, John F. Digital Design Principles & Practices. 3rd edition, Prentice Hall, 2000.

4. MATERIAL DISPONVEL
Circuitos Integrados TTL: 7400, 7404, 7408, 7432, 7474, 7486, 74160, 74161, 74162, 74163, 74175.

5. EQUIPAMENTOS NECESSRIOS
1 painel de montagens experimentais. 1 fonte de alimentao fixa, 5V 5%, 4A. 1 osciloscpio digital. 1 multmetro digital. 2 geradores de pulsos.

Freqencmetro (2006)

Vous aimerez peut-être aussi