Vous êtes sur la page 1sur 6

UNIVERSIDADE FEDERAL DE UBERLNDIA FACULDADE DE ENGENHARIA ELTRICA

Desenvolvimento de Material Didtico para Aulas Tericas e Experimentais da Disciplina de Eletrnica Digital do Curso de Graduao em Engenharia Eltrica
1. rgo Proponente Faculdade de Engenharia Eltrica (FEELT) da Universidade Federal de Uberlndia (UFU). 2. Cursos Beneficiados Curso de Graduao em Engenharia Biomdica, Curso de Graduao em Engenharia Eltrica e Demais Cursos de Graduao com Disciplinas Iguais, Similares ou Afins. 3. Membros da Equipe Prof. Dr. Fbio Vincenzi Romualdo da Silva Professor do Curso de Graduao em Engenharia Eltrica FEELT UFU Juliana Malagoni Graduanda em Engenharia Eltrica com nfase em Engenharia de Computao Marco Aurlio Frana Graduando em Engenharia Eltrica com nfase em Engenharia de Automao e Controle Rafael R. Vieira Graduando em Engenharia Eltrica com nfase em Engenharia de Computao Silmrio Jnior Graduando em Engenharia Eltrica com nfase em Sistemas de Energia Thoms Bessa Ferreira Graduando em Engenharia Eltrica com nfase em Engenharia de Computao 4. Objetivos 4.1. Objetivos Gerais

Proporcionar o crescimento pessoal e profissional dos alunos dos cursos beneficiados atravs da insero do estudo de tecnologias de ponta nas disciplinas da ementa dos mesmos. Objetivos Especficos

4.2.

Elaborao de material didtico terico para demonstrao e embasamento terico das tecnologias Dispositivos Lgicos Programveis (Programmable Logic Devices PLD), Arranjo de Portas Pgina 1

Projeto Interdisciplinar 2

UNIVERSIDADE FEDERAL DE UBERLNDIA FACULDADE DE ENGENHARIA ELTRICA


Programveis em Campo (Field Programable Gate Array FPGA) e Linguagem de Descrio de Hardware (Hardware Description Language HDL); Elaborao de material didtico para orientao de experincias prticas utilizando as tecnologias supracitadas; Aperfeioamento tcnico e pedaggico dos membros da equipe; Promoo e divulgao das tecnologias FPGA e HDL, muito presentes e com tendncia exponencial de crescimento no mercado e indstrias do mundo contemporneo.

5. Justificativa A cada dia os Dispositivos Lgicos Programveis (Programmable Logic Devices PLD) conquistam a preferncia de muitos projetistas atuantes na criao de equipamentos nas mais diversas reas da engenharia. Antes da revoluo que os PLDs proporcionaram qualquer alterao no hardware implicava em muitas horas de trabalho. Era necessrio reconfigurar o desenho da placa de circuito impresso, acarretando aumento nos custos e execuo da nova placa, alm das perdas de componentes nos processos de soldagem que vinham em seqncia. Com o avano da tecnologia e conseqente surgimento dos PLDS, os projetos de hardware podem ser desenvolvidos em menos tempo e os custos podem ser minimizados. Eles permitem a reconfigurao do circuito inmeras vezes, sendo necessrio apenas reprogramar o hardware atravs de uma Linguagem de Descrio de Hardware (Hardware Description Language - HDL). Sabe-se que a insero de novos requisitos gera impacto no projeto, retardando-o. Com os PLDs, entretanto eles so bem menores. Com a presena de um dispositivo de hardware to flexvel as barreiras para prototipagem, criao, manuteno e reconfigurao ficam cada vez mais insignificantes. Impactos financeiros adicionais ficam reduzidos, as alteraes na lgica de operao nas novas verses do produto so feitas mudando-se linhas de cdigo HDL, e no mais circuitos fsicos inteiros. Com freqncia diria os PLDs, na figura do Arranjo de Portas Programveis em Campo (Field Programable Gate Array FPGA), conquistam adeptos que variam de alunos de graduao desenvolvedores da maior plataforma de lanamento de foguetes espaciais do mundo. Neste contexto, urge atualizar as universidades em relao este panorama de mercado, tornando-se, portanto, necessrio reciclar as cadeiras de eletrnica digital, sistemas digitais, mquinas lgicas, mquinas seqenciais, controle digital, robtica, perifricos e interfaces, arquitetura de computadores, inteligncia artificial, etc. Projeto Interdisciplinar 2 Pgina 2

UNIVERSIDADE FEDERAL DE UBERLNDIA FACULDADE DE ENGENHARIA ELTRICA


Para que tal processo ocorra necessrio iniciar-se do ponto de base entre as disciplinas citadas acima, a Eletrnica Digital. Este projeto apresentado no intuito de inserir na cadeira Eletrnica Digital dos Cursos de Graduao em Engenharia Eltrica e Biomdica o conhecimento destas ferramentas atravs da elaborao de um novo material didtico. 6. Previso de Durao O projeto que visa a disciplina de Eletrnica Digital tem durao prevista de 4 meses, podendo estender por mais 4 para melhoramento do material desenvolvido. No que tange s outras disciplinas no foi traado ainda nenhum plano, porm poderia durar entre 6 meses e 2 anos. 7. Resumo O trabalho consistir inicialmente na capacitao dos membros da equipe atravs de estudos sobre o assunto. Em seguida a elaborao de um roteiro terico no qual os alunos adquiriro conhecimento acerca de: utilizao da FPGA, programao de PLDs, linguagens e compiladores utilizados para gerao de cdigo. Tendo isto em mos um guia de exemplos prticos de programao em linguagens de descrio de hardware utilizando uma ferramenta didtica com FPGA ser elaborado e testado em tempo de projeto. 8. Lista de Materiais Computadores com capacidade de processamento de texto e das informaes de projeto, bem como acesso internet; Kits Didticos Bsicos para o ensino e estudo das tecnologias PLD e FPGA; Software Quartus II para programao e compilao de cdigos HDL; Computadores com capacidade de processamento suficiente para o Quartus II; Componentes de eletrnica analgica e digital bsicos para eventuais implementaes fora do kit; Prot-On-Labors para implementaes eventuais fora do kit.

9. Aes a Serem Desenvolvidas com Justificativa de Impacto para os Membros da Equipe e para os Estudantes dos Cursos Beneficiados

Projeto Interdisciplinar 2

Pgina 3

UNIVERSIDADE FEDERAL DE UBERLNDIA FACULDADE DE ENGENHARIA ELTRICA

Nmer o 1 2

Ao Pesquisa Bibliogrfica Determinao do Estado da Arte

Impacto Determinao de material de referncia para os assuntos porvindouros. Iniciao dos membros da equipe no estado da arte do assunto em questo. Contextualizao socioeconmica e histricocultural dos PLDs. Aperfeioamento dos membros da equipe acerca das ferramentas disponveis para as experincias prticas Aperfeioamento das tcnicas de exposio e didtica dos membros da equipe. Exposio dos beneficiados ao conhecimento acerca da relevncia dos PLDs. Introduo dos beneficiados ao kit bsico da disciplina. Introduo dos membros da equipe ao Software Quartus II, principal ferramente de compilao e programao do kit bsico e linguagens de programao de hardware (HDL) Aperfeioamento da redao e didtica dos membros da equipe. Exposio dos beneficiados ao conhecimento referente s ferramentas de programao e compilao para PLDs, mais especificamente FPGAs. Exposio dos membros da equipe s mais variadas e especficas funes do kit bsico. Melhora nas capacidades de exposio escrita e didtica dos membros da equipe. Exposio dos beneficiados s propriedades e caractersticas Pgina 4

Estudos Acerca do Ecucacional Bsico a Utilizado

Kit Ser

Elaborao do Captulo Introdutrio da Apostila

Estudos Acerca do Compilador e da Linguagem a Ser Utilizados

Elaborao do Capitulo Tutorial de HDL e Quartus II

Aprofundamento do Conhecimento Acerca do Kit Educacional Bsico Elaborao do Captulo Tutorial do Kit Educacional

Projeto Interdisciplinar 2

UNIVERSIDADE FEDERAL DE UBERLNDIA FACULDADE DE ENGENHARIA ELTRICA


intima do kit educacional prtico. Desenvolvimento de sentimento prtico dos membros da equipe. Capacitao prtica dos mesmos. Melhora da redao e didtica dos membros da equipe. Exposio dos beneficiados a uma srie de experincias didticas seqenciais e gradativas para aperfeioamento e aplicao dos conhecimentos at aqui adquiridos. Auto-avaliao por parte de todos os membros da equipe. Avaliao por parte do acompanhante do projeto. Ao* Apresentao do Projeto e Ao 1 Ao 1 Ao 2 Ao 2 Ao 3 Ao 3 Ao 4 Ao 5 Ao 5 Ao 6 Ao 7 Ao 7 Ao 8 Ao 9 Ao 9 Pgina 5

Estudos Prticos HDL e FPGA

Utilizando

10

Elaborao do Captulo Guia de Experincias Prticas Utilizando HDL e o Kit Didtico

11

Concluso do Projeto Feedback de Resultados Cronograma Ms/Semana Maro/4 Abril/1 Abril/2 Abril/3 Abril/4 Abril/5 Maio/1 Maio/2 Maio/3 Maio/4 Jun/1 Jun/2 Jun/3 Jun/4 Jul/1

10.

Projeto Interdisciplinar 2

UNIVERSIDADE FEDERAL DE UBERLNDIA FACULDADE DE ENGENHARIA ELTRICA


Jul/2 Jul/3
* Quadro de Aes do Item 9 do presente documento

Ao 10 Ao 11

11.

Forma de Acompanhamento

O acompanhamento ser feito pelo Prof. Keiji Yamanaka (PhD) do Curso de Graduao em Engenharia Eltrica. Ele acompanhar o desenrolar do cronograma e, ao final do perodo previsto avaliaro, os membros da equipe como citado na Ao 11 do item 9 deste documento. Consistindo a avaliao de uma nota entre 0 e 100 pontos em cima do projeto e seu desenvolvimento.

12.

BIBLIOGRAFIA

[1] https://mysupport.altera.com/etraining/webex/FPGA1/launcher.html [2] Livro: TOCCI, RONALD J. & WIDMER, NEAL S. Sistemas Digitais. Princpios e Aplicaes, 10a edio, So Paulo, Prentice Hall, 2007. [3] Livro: HAMBLEN, JAMES O. & FURMAN, MICHAEL D. RAPID PROTOTYPING OF DIGITAL SYSTEMS Second Edition - A Tutorial Approach, New York, Kluwer Academic Publishers, 2002.

Projeto Interdisciplinar 2

Pgina 6

Vous aimerez peut-être aussi