Vous êtes sur la page 1sur 23

UTN REG. SANTA FE ELECTRONICA ING.

G. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------FAMILIAS LOGICAS EN LOS CIRCUITOS DIGITALES Introduccin: La realizacin de sistemas de control y de gestin, mediante el uso de las compuertas lgicas electrnicas (de nivel elctrico), ha tenido un desarrollo tecnolgico muy importante, a medida que fue avanzando el tiempo a partir de su aplicacin, a principios de la dcada del 60. De all que aparecieron diferentes tecnologas para la realizacin de las funciones lgicas, desde las bsicas (and, not, or, nor, nand, en escala de integracin SSI), hasta las mas complejas (sumadores, codificadores, memorias, microprocesadores, etc.) a partir de las escalas de integracin MSI en adelante. El desarrollo de la tecnologa de los circuitos digitales integrados, basados en la realizacin fsica de las funciones lgicas mediante la interconexin de resistencias, diodos y transistores sobre un solo sustrato, permiti una sustancial disminucin de los costos de produccin y un aumento de la fiabilidad. Los circuitos integrados contienen muchos mas circuitos en un pequeo encapsulado, de tal forma que todos los sistemas digitales modernos, son de tamao reducido. Esto da lugar a una baja drstica en los costos de produccin, si se acompaan con la economa de produccin en masa, creando grandes volmenes de dispositivos similares. Otra de las ventajas de los CI, es que han hecho a los sistemas ms confiable, debido a la reduccin del nmero de interconexiones externas de un dispositivo a otro (menor conexionado por soldadura). Otro logro importante de los CI, esta relacionado a una disminucin del consumo de potencia, reduciendo las fuentes de alimentacin y sistemas de enfriamiento. Como desventaja, podemos mencionar la poca capacidad de manejo de corrientes y tensiones, como as tambin la del hecho de que no se pueden integrar elementos como inductores, transformadores y grandes capacitores. Por estas ltimas razones, los circuitos integrados se emplean principalmente para realizar operaciones en circuitos de baja potencia que comnmente se denominan procesamiento de la informacin. Las operaciones que requieren niveles altos de potencia o dispositivos que no se pueden integrar, todava se manejan con componentes discretos. El desarrollo de los circuitos integrados digitales, dio lugar a la creacin de diversos circuitos con diversos componentes semiconductores, lo que dio lugar a clasificarlos en familias lgicas. A su vez, dentro de cada familia, se hicieron nuevos desarrollos para su mejoramiento, dando lugar a la aparicin de subfamilias. Las familias ms comunes, son las siguientes: RTL: lgica resistencia-transistor TTL: transistor-transistor ECL: de acoplo de emisor CMOS metal semiconductor con transistores complementarios DTL: diodo-transistor HTL: de alto nivel de entrada En general, podemos decir que cada familia, fue diseada para una aplicacin diferente y cada una tiene sus ventajas e inconvenientes. Por ejemplo en un computador resulta adecuado que el paso por el nivel lgico uno (1) a cero (0) o viceversa sea lo mas rpido posible. En otros sistemas, como estar alimentado por bateras, resulta conveniente el mnimo consumo. En ambientes industriales, con alto nivel de ruido elctrico, es conveniente que los circuitos electrnicos presenten una alta inmunidad al ruido. ___________________________________________________________________ Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli 1

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------Caractersticas y terminologa utilizada en los circuitos integrados digitales Los fabricantes de CI, para definir las caractersticas de las diferentes familias en que se clasifican los circuitos digitales integrados, definen algunos parmetros de comparacin: - Velocidad. - Retardo de la propagacin. - Potencia de disipacin. - Fan out (abanico de salida o n de puertas que pueden conectarse en la salida). - Fan in (abanico de entrad o n de puertas que pueden conectarse en su entrada). - Inmunidad al ruido. Velocidad Mide la frecuencia con la que un Flip Flop, de esa familia, puede cambiar de estado sin cometer errores. Este parmetro es dependiente del retardo a la propagacin; su valor se mide en MHZ. Retardo a la propagacin Es el tiempo que tarda en producirse un cambio en la salida (de 0 a 1) de la compuerta, al producirse un cambio en su entrada (de 0 a 1); Su magnitud se mide en nano segundos (nseg.). Potencia de disipacin Es la potencia que consume cada puerta; su valor se mide en mw ( miliwatt). La suma de las potencias de los elementos de un circuito completo, determina la potencia de la fuente de alimentacin. Fan out Este parmetro indica la cantidad de carga que puede conectarse a la salida de una puerta. El fan out, viene dado normalmente por el nmero de elementos lgicos (de la misma familia) que puede conectarse a la salida del elemento (puerta); su traduccin literal significa abanico de salida. Fan in Su traduccin literal indica abanico de entrada y significa el mximo de entradas que puede aceptar un elemento lgico. Inmunidad al ruido Mide la cantidad de ruido elctrico que puede superponerse a una seal lgica aplicada al elemento (puerta) sin que cambie de estado incorrectamente. Este valor se especifica en mV (milivolt) o en voltios. ___________________________________________________________________ Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli 2

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------Parmetros de corriente y tension de los circuitos digitales La terminologa empleada para definir los parmetros de tensin y corriente de los circuitos digitales, en gral. Esta estandarizada entre los fabricantes de estos componentes. Parmetros de tension: VIH (min) (voltaje de entrada de nivel alto) : Representa el nivel de tension para un uno (1) lgico en una entrada. Cualquier tension por debajo de este valor, no ser aceptado como alto por el circuito lgico. VIL (max) (voltaje de entrada de nivel bajo) : Nivel de tension que se necesita para un cero (0) lgico en la entrada. Cualquier tension por encima de este valor, no ser aceptado como bajo por el circuito lgico. V0H (min) (voltaje de salida de nivel alto) : Nivel de tension mnimo a la salida de un circuito logico en estado alto, bajo condiciones de cargas definidas. V0L (max) (voltaje de salida de nivel bajo) : Es el mximo nivel de tension a la salida de un circuito lgico para el nivel lgico de cero (0); esta definido bajo determinadas condiciones de carga . Parmetros de corriente: IIH (corriente de entrada de nivel alto) : Corriente que fluye en una entrada cuando se aplica una tension de nivel alto especifico a dicha entrada. IIL (corriente de entrada de nivel bajo) : Corriente que fluye en una entrada cuando se aplica un nivel de tension bajo especifico a dicha entrada I0H (Corriente de salida de nivel bajo) : Corriente que fluye desde una salida en el estado alto o uno (1) lgico en condiciones de carga especifica. I0L (corriente de salida de nivel bajo) : Corriente que fluye a partir de una salida en el estado bajo o cero (0) lgico en condiciones de carga especifica.

I0H
+

IIH
+

I0L
+

IIL
+

V0H
-

VIH
-

V0L
-

VIL
-

___________________________________________________________________ Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------Es de destacar que los sentidos de corriente I0L y IIL son opuestos a los dibujados para aquellas familias lgicas que tengan accin de disipacin de corriente (por ejemplo TTL). Factor de carga de salida (Fan out) : Representa el nmero de cargas normales que pueden conectarse a la salida de la compuerta lgica. Por ejemplo si el fan out = 10, significa que pueden conectarse a la salida 10 compuertas normales. Si se conectan mas de 10 entradas lgicas, no hay garantia del valor lgico de la tension de salida Ejemplo: Familia lgica TTL estndar Tension de alimentacin nominal: Vcc = +5 volt VIH (min) = 2,0 volt VIL (max) = 0,8 volt V0H (min) = 2,4 volt V0L (max) = 0,4 volt I0H = -0,4 mA (corriente saliente) IIH = 16 mA (corriente entrante)

IIH = 40 A (corriente entrante) IIL = -1,6 mA (corriente saliente)

Como vemos la relacin entre las corrientes entrantes y salientes en los niveles altos y bajos es de 10. Grafica de los niveles de tension

1 lgico V0H (min) Intervalo no permitido V0L (max) 0 lgico VNH

1 Logico VIH (min) Intervalo indeterminado VNL 0 lgico

VIL (max)

Valores de tension de salida

Requerimientos de Tension de entrada

___________________________________________________________________ Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------Inmunidad al ruido Los circuitos digitales estn expuestos al ruido elctrico provenientes de campos elctricos y magnticos de su vecindad. Este ruido elctrico puede alterar los valores de las tensiones lgicas que funcionan en situaciones normales. La inmunidad al ruido de un circuito lgico, esta referido a la capacidad del circuito para tolerar tensiones de ruido, sin alterar su estado lgico. Una medida cuantitativa de la inmunidad al ruido y que se la denomina margen de ruido es la siguiente: VNH = V0H (min) - VIH (min) : margen de ruido para el nivel alto VNL = VIL (max) - V0L (max) : margen de ruido para el nivel bajo Requerimientos de potencia de un circuito integrado lgico En general, para un circuito integrado con varias puertas lgicas en su interior, el consumo de potencia ser distinto segn los valores lgicos presentes en las entradas. Para determinar el consumo de potencia, se toma el promedio para la situacin entre todas las entradas bajas y todas las entradas altas. Este dato en gral. Lo suministra el fabricante. Icc H(mA) : consume de corriente del CI para entradas altas Icc L(mA) : consume de corriente del CI para entradas bajas Icc (promedio) = (Icc H + Icc L) / 2 P D(promedio) = Vcc . Icc Retrasos en la propagacin 1 Entrada 0 tPHL 1 tPLH

Salida 0 E S

___________________________________________________________________ Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------El dibujo anterior muestra las variaciones de las tensiones de entrada y salida para una puerta lgica NOT. La seal lgica experimenta un retraso al recorrer el circuito. Los dos tiempos de retraso de propagacin se definen como: tPHL: Tiempo de retraso al pasar del estado lgico uno (1) al cero (0) tPLH :Tiempo de retraso al pasar del estado lgico cero(0) al uno (1) En gral. Se especifican para condiciones de carga y pueden ser distintos: tPHL tPLH Por ejemplo, para la familia TTL estndar, el CI 7400 comprende cuatro compuertas lgicas NAND de dos entradas el valor de tPHL(tpico)=7 nseg. y tPLH(tpico)=11 nseg. Los valores de los tiempos de propagacin se utilizan como una medida de la velocidad relativa de los circuitos lgicos. Producto velocidad-potencia Este factor se utiliza para medir y comparar el desempeo global de una familia lgica. Se determina como el producto del consumo promedio de potencia por el tiempo de propagacin de la compuerta lgica. Producto velocidad-potencia: retraso propagacin x consumo de potencia Si tP(promedio)= 10 nseg. y PD (promedio) =5 mW 10 nseg. x 5 mW = 50 x10-12 Watt-seg. = 50 pico Joules (PJ) Comparacin entre las familias lgicas No hay una familia que rena las mejores caractersticas. En gral., existen familias lgicas que son aconsejables en algunas aplicaciones y desechables en otras porque a menudo la propia naturaleza de los circuitos electrnicos, exige la preponderancia de uno sobre otra. La aceptacin de una familia lgica, se debe mucho, a veces, a la posible ampliacin y modernizacin que tiene el fabricante en esa lnea y el ofrecimiento de servicio de asesoramiento y literatura tcnica. Otro motivo, puede ser la amplia gama de productos auxiliares que se crean alrededor de esa familia, como puede ser fuentes de alimentacin, convertidores A/D, teclados, memorias, etc. A continuacin, desarrollaremos los aspectos grales mas importantes de seis familias lgicas, mostrando en cada caso el circuito del elemento lgico fundamental y sus caractersticas predominantes. Previo a ello y con carcter histrico para evocar el desarrollo de los circuitos lgicos realizados con semiconductores, trataremos brevemente, a los primeros circuitos lgicos integrados en mdulos con conectores, que aparecieron comercialmente a finales de la dcada del 50 y principios del 60. Mdulos electrnicos a semiconductores Estos mdulos, fueron los primeros conjuntos electrnicos que precedieron a los circuitos integrados con tcnica planar, para competir y reemplazar a los sistemas de ___________________________________________________________________ Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli 6

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------control con vlvulas electrnicas (triodos, pentodos , tiratrones, etc) y sistemas con reles. Se denominaban mdulos logitrnicos y se distribuan comercialmente con las marcas LP, NORBIT, UNISTATIC, etc. Estaban construidos con circuitos electronicos digitales discretos, y cumplan las funciones lgicas bsicas (NOT, AND, OR, NOR, NAND) y otros elementos como amplificadores lgicos, Flip Flop, temporizadores, etc.

Modulo LP90N

Conectores

Por ejemplo la serie LP90N tena la siguiente caracteristica: Tecnologa RTL, encapsulados en resina epoxi con forma paraleleppedo de 60x28x26 mm, con conexionado por patilla en doble lnea (dual-in-line) 7 conectores. Interconecionado por circuito impreso (wire-wrap) ; tension de trabajo: 24 V20%; Elevada fiabilidad (para la poca, respecto a los otros sistemas); Velocidad de conmutacin elevada (superior a 10 KHZ). Estaban concebidos para aplicaciones domesticas e industriales. Como se puede observar, estos mdulos fueron la base del desarrollo posterior de los sistemas lgicos electrnicos con circuitos integrados en tcnica planar. Veamos algunos de estos elementos lgicos: NOR 4 entradas NAND 4 entradas

Doble NOT

___________________________________________________________________ Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------Familia de circuitos integrados RTL(resistencia transistor logico) Esta familia es la mas antigua de todas dentro de los circuitos integrados con tcnica planar en un solo substrato. Apareci comercialmente a mediados de la dcada del 60, como reemplazo de los mdulos logitrnicos, desarrollados con tcnica discreta. En la actualidad, esta familia ya no se la utiliza, reemplazndosela por otras familias con mejores prestaciones. El circuito bsico de la familia RTL es una puerta NOR como muestra el siguiente circuito:

NOR 2 entradas

De este circuito existen variantes; una de ellas se basa en resistencias y otro en capacidades conectadas en paralelo con las resistencias de las bases. El retraso a la propagacin de la RTL es de 12 nseg. Con un consumo de potencia razonable del orden de los 10 mw por puerta. Los principales inconvenientes de la familia RTL son su baja capacidad de fan out y la pequea variacin entre sus niveles cero y uno, que con lleva un margen de ruido bajo. Como ventaja, es su alta densidad de integracin, y costo reducido.

Familia TTL (transistor-transistor-lgico) Es una de la ms usada y popular con amplia difusin comercial. En gral., todos los fabricantes de CI tienen una lnea de productos TTL. Esta familia, consta a su vez de subfamilias lgicas, siendo las siguientes: -TTL estndar -TTL de baja potencia o bajo consumo. -TTL de alta velocidad. -TTL Schottky. ___________________________________________________________________ Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli 8

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ----------------------------------------------------------------------------------------------------------TTL Schottky de baja potencia.

TTL estndar (serie SN 54 / 74 de Texas)

ENTRADA

CONMUTACION

SALIDA

A 0 0 1 1

B 0 1 0 1

C 1 1 1 0

La figura muestra el circuito de un elemento lgico TTL de una puerta NAND; este circuito, consta de tres etapas. Una etapa de entrada asociada a un transistor multiemisor Q1, una etapa de conmutacin a travs del transistor Q2 y una etapa de salida por medio de los transistores Q3 y Q4. La funcin NAND la realizan los transistores Q1 y Q2 y los transistores Q3 y Q4 se encargan de hacer pasar la salida (C) de uno (1) a cero (0) o viceversa. El circuito funciona con una alimentacin de + 5 volt 5% y es compatible con todos los circuitos de las otras subfamilias TTL, as tambin con la familia lgica DTL. Por lo gral. Los niveles lgicos que se emplean con la tecnologa TTL son positivos, correspondiendo el nivel alto o uno (1), a la tensin positiva mas elevada, que oscila entre 2 y 5 volt y el nivel bajo o cero (0), a un voltaje comprendido entre + 0 y + 0,8 volt. Los aspectos ms importantes de la puerta TTL NAND son los siguientes: 1)- El transistor multiemisor Q1 responde a los cambios lgicos de las entradas, suministrando corriente de base a Q2, en unos casos, y en otros retirando carga almacenada en la base de Q2 y en la capacidad parasita CCS existente entre el colector de Q1 y el substrato. 2)- El transistor Q2 trabaja como amplificador saturable y su misin consiste en suministrar alternativamente corriente a las bases de Q3 y Q4. ___________________________________________________________________ Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli 9

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------3)- El transistor Q3, junto con el diodo CR1 y el transistor Q4, funciona como seguidor de emisor dando lugar a una impedancia baja, lo que permite poder funcionar con altas cargas capacitivas y conservar la velocidad; adems el diodo evita que Q3 conduzca cuando Q4 esta en saturacin, al ofrecer una alta impedancia de carga a su colector. 4)- Cuando Q4 esta saturado, deriva a masa la corriente saliente de las entradas de otras puertas TTL a las que se le aplica un cero. 5)- La resistencia R4 tiene por objeto retirar en el momento de la conmutacin, desde la saturacin al corte, la carga almacenada en la base de Q4. El circuito TTL estndar permite mayor rapidez en la conmutacin con cargas capacitivas, dad su baja impedancia de salida pero, presenta dos inconvenientes: 1)- En el cambio de estado, se produce un alto consumo y esto provoca perturbaciones. 2)- Al conectar entre si dos salidas de dos puertas, si estas estn en distintos estados (una en alto y la otra en bajo), provoca el paso de corriente de una a otra lo que puede destruir el circuito. Puerta NAND con circuito TTL de tres estados (Triestate) Para evitar el ultimo inconveniente mencionado, se modifica el circuito bsico NAND, agregando un nuevo transistor que puede bloquear a los dos transistores de la etapa de salida Q3 y Q4, cuando se le aplica una tension alta a su entrada. Esta entrada se denomina disable o inhibicin. De esta forma es posible conectar sin peligro varias salidas entre si, siempre y cundo las entradas de inhibicin estn en estado alto para todas las puertas conectadas entre si a la salida menos la que esta habilitada.. La orden introducida por disable o inhibicin, realiza la funcin de desconectar la puerta, actuando el circuito en tres estados: alto, bajo y alta impedancia. El circuito clsico NAND TTL de tres estados, es el siguiente:

___________________________________________________________________ 10 Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------Cuando se aplica un nivel lgico uno (1) a la entrada de inhibicin, conduce Q8 lo que provoca la saturacin de Q7 dado que le llega corriente a la base a travs de la juntura colector-base de Q8. La conduccin de Q7, hace que aparezca una tension en RE7 que polariza directamente la base de Q6 y lo satura llevando a baja tension su colector y tambin uno de los emisores de Q1. Por otro lado a travs del diodo, independientemente de los niveles que existan en las entradas A y B, Q3, Q4, y Q5 quedan bloqueados con lo que la impedancia que pueda existir en estas condiciones entre la salida y tierra o la alimentacin +Vcc, es muy grande, consiguindose un tercer estado diferente del alto y bajo, al que se le denomina de alta impedancia y que permite que las salidas de las puertas puedan unirse entre si , sin peligro. Cuando hay varias puertas de este tipo, con sus salidas conectadas, solo existir una puerta con su entrada de inhibicin en bajo, con lo que dicha puerta se comporta normalmente ya que conduce Q6 y sus entradas sern las que controlen el estado de la salida comn. Tabla de la verdad de una puerta NAND de tres estados (triestate) A B 0 0 0 1 1 0 1 1 0 0 0 1 1 0 1 1 Conexin I C F: Flotante 0 1 0 1 0 1 0 0 1 F 1 F 1 F 1 F con salida comn

Salida comn

___________________________________________________________________ 11 Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------Parmetros elctricos de los estados altos y bajos de las puertas lgicas TTL (serie 54/74 de Texas) Estado lgico alto: Voltaje de entrada de nivel alto: VIH debe ser 2 V o ms Corriente de entrada de nivel alto: IIH no exceder de 40 A (entrante al circuito) Voltaje de salida de nivel alto: VOH sera de 2,4 V o mas Corriente de salida de nivel alto: IOH no debe superar los 400 A (saliente del circuito) Estado lgico bajo: Voltaje de entrada de nivel bajo: VIL no debe exceder de 0,8 V Corriente de entrada de nivel bajo: IIL un mximo de 1,6 mA (saliente del circuito) Voltaje de salida de nivel bajo: VOL no debe exceder de 0,4 V Corriente de salida de nivel bajo: IOL no debe superar los 16 mA (entrante al circuito) Inmunidad al ruido: Este parmetro determina el mximo nivel de tension de ruido que puede incorporarse a los niveles de tension en alto o bajo de las compuertas, sin que se afecte el estado lgico de las mismas. Para la familia TTL vemos que el margen de ruido resulta: VNH = V0H VIH = 2,4 2,0 = 400volt VNL = VIL - V0H = 0,8 0,4 = 400volt Corrientes de entrada y salida De acuerdo a los valores de las corrientes entrantes y salientes en los estados altos y bajos deducimos lo siguiente: La mxima corriente que puede absorber (sumidero) la salida en nivel bajo es de 16 mA y las entradas para el nivel bajo drenan como mximo 1,6 mA; por lo tanto el valor mximo de compuertas que puede excitar la salida (fan out) En el nivel bajo, resulta de 10 entradas. De la misma forma se analiza el nivel alto. Estos valores no se deben superar porque repercute en otras caractersticas y determina la carga que puede ser conectada a la salida de cualquier elemento lgico. Otros elementos lgicos TTL Adems de la compuerta NAND bsica, la familia TTL tiene otros elementos tales como las puertas AND, OR, NOR y XOR o o-exclusiva. Todas ellas son modificaciones de la NAND clsica y tienen las mismas caractersticas fundamentales. Puerta AND TTL El circuito es esencialmente el mismo que el de una puerta NAND, excepto que el transistor Q5 se aade entre Q2 y la salida Q3-Q4, con el propsito de invertir la seal que sale del colector de Q2. El transistor Q6 acta como una baja impedancia de base ___________________________________________________________________ 12 Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------para Q5. De esta forma, en la etapa extra inversora Q5, la salida C no esta invertida, como sucede en la NAND bsica.

Puerta NOR TTL La puerta NOR difiere de la NAND en que el transistor Q1 multiemisor, se ha reemplazado por 2 transistores independientes Q1A y Q1B, y el transistor Q2 esta reemplazado por el par diferencial Q2A y Q2B. Un nivel alto en cualquiera de las entradas A o B, hace conducir a Q2.

Puertas TTL con colector abierto Cuando se desea interconectar varias salidas entre si de varios circuitos, se usan puertas con el transistor de salida sin resistencia de carga; a este circuito, se le denomina de ___________________________________________________________________ 13 Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------colector abierto. Si utilizramos puertas con salidas normales, la conexin entre si provocara una disminucin de la resistencia y un aumento de la corriente. Usando circuitos de colector abierto, una vez conectadas las salidas entre si, en este nudo se coloca una resistencia exterior conectada a la fuente de alimentacin. La siguiente figura muestra el circuito de una puerta NAND con colector abierto y una aplicacin de cuatro de estas puertas conectadas sus salidas entre si

Como podemos apreciar el transistor Q3 tiene el colector abierto. En la aplicacin, el nudo comn N, acta como una puerta AND dado que la salida estar en estado alto solo si sus entradas estn en estado alto. En este caso para proveer la fuente de corriente del estado alto, es necesaria la resistencia exterior RL Esta configuracin se la denomina Wired And o Y conexionado. Disparador de SCHMITT TTL Este dispositivo es una puerta especial donde el estado alto o bajo es funcin de un determinado valor de la tension de entrada. De esta forma la salida ser baja si la entrada es menor que un determinado valor especificado para el disparo y ser alta si es mayor de dicho valor. El esquema bsico de un circuito de disparo esta constituido por dos inversores y un par de resistencias de interconexin como se muestra en el dibujo:

En este caso existe una realimentacin de la salida hacia la entrada que, depende de los valores de RA y RB; de forma que cuando la tension de entrada sube y comienza a ___________________________________________________________________ 14 Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------bajar el nivel en la salida de U1 y a subir en la salida de U2, eleva la entrada a causa de la realimentacin, disparndose y basculando el circuito. Segn los valores entre RA y RB queda determinado el valor de la tension de referencia en que se produce el cambio de niveles de tension. Estos circuitos integrados se utilizan como generadores de impulsos, detectores de nivel, conformadores de pulsos, interfaces entre familias lgicas etc. Las puertas Schmitt se usan cuando los niveles cambian rpidamente; as un cambio rpido de seal no puede aplicarse a la entrada de una puerta TTL estndar, porque puede causar una operacin incorrecta y salidas no definidas. Un disparador Schmitt colocado delante de una puerta lgica origina una respuesta de disparo en niveles diferentes y fijos, que los de la seal de entrad, por lo que proporcionan la compatibilidad con otros CI digitales. Tambin se emplean para transformar seales analgicas en rectangulares. En el siguiente dibujo, se aprecia la conmutacin de un disparador Schmitt a una tension de referencia:

Entrada

Salida Elementos de propsito especial Adems de los elementos clsicos que describimos, en la familia TTL tenemos una gran variedad de elementos de propsito especial. Entre estos, se destacan las puertas ANDOR-INVERSOR (AOI) que utilizan el mismo circuito de las puertas NOR TTL, excepto que los transistores Q1A y Q1B tienen emisores mltiples para poder realizar funciones NAND. Por ejemplo veamos el diagrama lgico del AOI 74S64(N):

___________________________________________________________________ 15 Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------________________________ Este elemento desarrolla la funcin Y = A.B.C.D + E.F + G.H.I + J.K . Estas puertas se pueden utilizar en reemplazo de las puertas independientes. Otros elementos importantes son los DRIVERS (etapas excitadoras) o BUFFER (amplificadores tampn), capaces de proporcionar una corriente de salida de 40 mA, siendo circuitos AND o NAND de mltiples entradas que se usan , por ejemplo en la conversin de las salidas de un circuito TTL a niveles logicos MOS o en el acoplo con altas corrientes de carga. Los Buffer, en este aspecto, referente a la interfase entre diversas familias lgicas presentan un desempeo importante. Por ejemplo si deseamos acoplar la salida de una puerta CMOS a la entrada de un circuito TTL, no tenemos problema, dada la posibilidad de alimentar la CMOS con un margen grande tensiones (por ejemplo con +5 volt), pero si tenemos problema en lo referente a la corriente de salida del CMOS, que resulta insuficiente para la entrada TTL, por lo que ser necesario usar un buffer como puerta CMOS de salida. Finalmente, se pueden nombrar entre varios de los dispositivos especiales, los expansores de entradas para aumentar el nmero de entradas en una puerta, dispositivos para aumentar la inmunidad al ruido y las interfaces de la familia TTL para acoplar familias de mayor tension de alimentacin (como la HTLK que necesita +15 volt). TTL de baja potencia (LPTTL, serie 54/74 L) El circuito TTL de baja potencia es idntico a la serie estndar, a excepcin del diodo CR1, que en esta familia se ha suprimido, y los valores de las resistencias se han incrementado a R1= 40 K , R2 = 20 K , R3 = 12 K y R4 = 500 , dando como resultado una corriente menor, asi como un consumo reducido. El retraso a la propagacin tpico es de 33 ns, una potencia de consumo por puerta de 1mW y una frecuencia mxima de 3 MHZ de funcionamiento para los Flip Flor. Se utiliza en aplicaciones de bajo consumo y mnima disipacin. TTL de alta velocidad (HTTL, serie SN 54 H/ 74 H)

___________________________________________________________________ 16 Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------El circuito TTL de alta velocidad, tiene una ligera modificacin respecto al estndar. Se han agregado un par de transistores, Q3/Q4, y se han disminuido los valores de las resistencias. El par de transistores Darlington incrementa la velocidad con la que se puede interrumpir la corriente a travs de Q4, lo cual, combinado con la reduccin del valor de las resistencias, permite la conmutacin mas rpida de Q4 de un estado lgico al otro. Los parmetros lgicos de esta subfamilia son : retraso a la propagacin por puerta de 6 ns, consumo de 22 mW por puerta y frecuencia operativa mxima de Flip Flor de 50 MHZ. TTL Schottky de baja potencia (STTL, serie SN 54 S/74 S)

El circuito TTL Schottky, es uno de los ltimos desarrollados y constituye el mas rpido de las subfamilias TTL, aproximndose su velocidad a la familia lgica ECL. El circuito de esta subfamilia esta desarrollado en base a diodos y transistores Schottky, que se caracterizan por su rapidez, ya que no almacenan cargas y porque son muy sencillos de fabricar.. El circuito es muy similar al TTL de alta velocidad, pero la base de cada transistor esta conectada al colector a travs de un diodo Schottky. El diodo acta como desviador del exceso de corriente de base cuando el transistor se activa y guarda una carga almacenada, evitando la saturacin de los transistores. La ausencia de una carga almacenada reduce el tiempo del cambio del transistor y aumenta la velocidad del circuito. Esta subfamilia tiene un tiempo de propagacin tpica de 3 ns, un consumo de 19 mW y una frecuencia mxima de 125 MHZ.

___________________________________________________________________ 17 Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------TTL Schottky de baja potencia (LSTTL 54 LS / 74 LS) El circuito TTL Schottky de baja potencia es el mas reciente de la familia TTL y con el se ha intentado llegar a un compromiso entre la velocidad y el consumo. El circuito es prcticamente el mismo que el anterior, con los valores de las resistencias R1, R2 y R4 incrementados, para reducir la corriente de flujo y se ha variado el circuito de entrada, suprimiendo el transistor multiemisor por un circuito tipo DTL. Esta subfamilia tiene un tiempo tpico de propagacin de 10 ns y un consumo de solo 2 mW, con una frecuencia mxima de Flip Flop de 35 MHZ. Familia ECL La familia de acoplo por emisor, abreviadamente ECL, constituye una gama de circuitos lgicos de alta velocidad por excelencia y, junto con la TTL, la de mayor produccin. La ECL se clasifica en las siguientes subfamilias: -ECL de 8 ns: propagacin por puerta de 8 ns; frecuencia de funcionamiento mxima para Flip Flop de 30 MHZ. -ECL de 4 ns: Propagacin por puerta de 4 ns y frecuencia de funcionamiento mxima para Flip Flop de 75 MHZ. -ECL de 2 ns: Propagacin por puerta de 2 ns y frecuencia de funcionamiento mxima para Flip Flop de 125 MHZ. -ECL de 1ns: Propagacin por puerta de 1 ns y frecuencia mxima de funcionamiento para Flip Flop de 400 MHZ. La subfamilia de mas uso es la de 2 ns; en ella se optimiza la velocidad y el consumo de potencia, hacindola la mas simple de utilizar. La siguiente figura muestra un elemento lgico de la ECL de 2 ns, que puede realizar las funciones OR y NOR:

___________________________________________________________________ 18 Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------La base de la lgica del circuito, es el amplificador diferencial Q3, Q4, Q5 , que conduce la corriente de una a otra parte, dependiendo del estado de las lneas de entrada A y B, controlando la activacin de Q7 y Q8 para producir una salida NOR u OR. El circuito emplea una tension de alimentacin de -5,2 volt, aplicada a VEE, con lo que los niveles lgicos de 1 y 0 son aproximadamente de -0,9 y 1,7 v. Un voltaje fijo en la base de Q5 cambia al circuito del estado lgico 1 al 0. Contrariamente a la TTL, el cambio entre los niveles lgicos no ocasiona transitorios, pero el consumo de la ECL es mayor que la TTL. Dada la rapidez de la familia ECL, se utiliza en grandes computadoras, sistemas de comunicaciones de alta densidad digital, como satlites etc. Sin embargo la alta velocidad de la ECL crea problemas. As, la ECL de 2ns y, en especial la de 1ns, requieren placas de circuitos impreso mas avanzadas y complejas que las utilizadas en la TTL. La alta velocidad de la ECL produce modificaciones en las seales de entrada. Las ondas de seal pueden oscilar en magnitud temporalmente en un cambio de nivel lgico y las seales presentes en las lneas paralelas de otros circuitos pueden ser activadas; esto supone que un cambio en una de las lneas puede originar la aparicin de un voltaje en otra. Los problemas de transmisin en las lneas obligan a trabajar con esta familia con el mximo cuidado, desechndose en el diseo de sistemas lgicos lentos.

Familia DTL Una de las familias mas antiguas es la que emplea la lgica diodo transistor, de la cual existen varias generaciones introducidas por diferentes fabricantes, siendo de resaltar que hubo un tiempo en que la familia DTL fue la mas popular. En los nuevos diseos, la preponderancia de la TTL fue reemplazando a la familia DTL. Al ser compatible los niveles lgicos y la alimentacin de la DTL y la TTL, ambas familias pueden emplearse en el mismo circuito. El circuito lgico bsico de esta familia es una puerta NAND, como se muestra en la siguiente figura:

___________________________________________________________________ 19 Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------Si las dos entradas A y B estn a nivel 1 (con lo que el voltaje de estas seales ser +Vcc), los diodos quedan polarizados inversamente y no dejan pasar corriente. Esto permite que conduzca D3 polarizando a Q1 a la saturacin, causando un nivel lgico 0 en la salida. Si una de las entradas pasa a un nivel lgico cero (aprox. Al nivel de masa) el diodo correspondiente conduce y desva la corriente de la base de Q1, con lo que se bloquea el transistor y el voltaje d salida pasa al nivel alto (+Vcc). Las caractersticas de la DTL son peores que la TTL: su velocidad de propagacin es de 30 ns y su fan out esta limitado. Tambin tiene baja inmunidad al ruido.

Familia HTL Esta familia se desarrollo para un propsito especial y su caracteristica predominante es su alta inmunidad al ruido, por lo que se emplea principalmente en la industria y sobre todo para el mando de dispositivos electromecnicos, donde se producen amplias transiciones de voltajes. Tambin se lo utiliza en lneas de conduccin, con interruptores telefnicos y en circuitos con tiristores. Veamos el circuito bsico NAND de un elemento HTL:

Como se puede observar, el circuito es similar al correspondiente a la familia DTL, pero los valores de R1, R2, y R3 son mucho ms altos y la Vcc tpica es de +15 voltios. El diodo Tener D3 eleva el nivel lgico (de bajo a alto) aproximadamente 7 v por encima de la DTL, por lo que la inmunidad al ruido entre los niveles lgicos bajo y alto , es de unos 5 V. El retraso de propagacin es el mas bajo de todas las familias y vale unos 150 ns. Familia similar a la HTL es la HLL (High Level Logic), caracterizada por su alta inmunidad al ruido, pudindose alimentar con tensiones desde 10,8 hasta 20 V. Es muy usada en sistemas con gran nivel de ruido y donde no se precise rapidez.

___________________________________________________________________ 20 Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------Familia CMOS La familia de MOS complementario esta caracterizada por su bajo consumo. Es la ms reciente de todas las grandes familias y la nica cuyos componentes se construyen bajo el proceso MOS. El siguiente circuito nos muestra el elemento bsico de esta familia que es el circuito lgico inversor:

Este circuito esta formado por dos transistores MOS complementarios uno de canal N y otro de canal P. Durante su funcionamiento, en cualquier estado lgico, uno u otro esta activado, produciendo a la salida el voltaje de alimentacin Vcc o el de masa. Este par complementario, se le denomina CMOS. Los transistores CMOS tienen caractersticas que los diferencian notablemente de los transistores bipolares: 1) Bajo consumo, puesto que una puerta CMOS solo consume 0,01 mW en condiciones estticas (cuando no cambia de nivel ). Si opera con frecuencias comprendidas entre 5 y 10 MHZ, el consumo es de 10 mW 2) Los circuitos CMOS poseen una elevada inmunidad al ruido, normalmente sobre un 30 y 45 % del nivel lgico entre el estado 1 y el 0. Este margen alto solo es comparable con la familia HTL. Con las ventajas enunciadas, la familia CMOS se emplea en circuitos digitales alimentados con bateras y en sistemas especiales que tienen que funcionar durante largos periodos de tiempo, con bajos niveles de potencia. La elevada inmunidad al ruido es la ventaja principal para su aplicacin en los automatismos industriales. Las desventajas que sobresalen en esta familia, son su baja velocidad, con un retardo tpico de 25 a 50 ns o mas, especialmente cuando la puerta tiene como carga un elemento capacitivo. Tambin hay que destacar que el proceso de fabricacin es mas caro y complejo y, finalmente la dificultad del acoplamiento de esta familia con las restantes. ___________________________________________________________________ 21 Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------Una caracteristica muy importante de la familia CMOS es la que se refiere al margen de tensiones de alimentacin, que abarca desde los 3 a los 18 volt, lo que permite la conexin directa con los componentes de la familia TTL, cuando se la alimenta con 5 volt. No obstante, se recomienda la colocacin de buffer amplificadores entre las salidas de los elementos CMOS y las entradas TTL. Como quiera que en la entrada al de un transistor CMOS se forme una pequea capacidad, inferior a pF, es conveniente protegerla con una red de resistencia y diodos en paralelo, para evitar que se cargue con una alta tension electrosttica, capaz de destruir al dielctrico. Esta es la razn por la que se aconseja no tocar con las manos o con la punta del soldador, directamente las patitas de un circuito integrado CMOS. A continuacin expondremos las caractersticas ms relevantes de la familia CMOS y los de la TTL, para su comparacin: PARAMETRO Tiempo de propagacin Frecuencia de cambio de estado Fan out Potencia por puerta Inmunidad al ruido TTL CMOS (+5V) 10 ns 40 ns 35 MHZ 8 MHZ 10 10 mW 0,4 V 50 10 nW 2V

La serie 4000 de circuitos integrados CMOS es muy popular y consta entre otros de los siguientes modelos: 4000 4001 4002 4011 4012 4013 4015 4017 4020 4023 4025 4027 4028 4035 4042 4043 4044 4049 4051 4052 4068 4069 4070 4071 4072 Dos puertas NOR de 3 entradas y un inversor 4 puertas NOR de 4 entradas 2 puertas NOR de 4 entradas 4 puertas NAND de 2 entradas 2 puertas NAND de 4 entradas 2 biestables tipo D 2 registros de desplazamiento de 4 bits Divisor- contador de dcadas con 10 salidas Contador binario de 14 etapas 3 puertas NAND de 3 entradas 3 puertas NOR de 3 entradas 2 biestables J-K Decodificador BCD/decimal Registro de desplazamiento con entrada serie/paralelo y salida paralelo 4 registros D 4 RS con puerta NOR 4 RS con puerta NAND 6 buffer inversores Multiplexor/ demultiplexor analgico de 8 canales 2 multiplexores de 4 canales Una puerta NAND de 8 entradas 6 inversores 4 puertas EOR de 2 entradas 4 puertas OR de 2 entradas 2 puertas OR de 4 entradas

___________________________________________________________________ 22 Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

UTN REG. SANTA FE ELECTRONICA ING. ELECTRICA 5-2- Familias lgicas en los circuitos integrados digitales electrnicos ---------------------------------------------------------------------------------------------------------4081 4 puertas AND de 2 entradas Dentro de la familia CMOS, la serie 4000 se caracteriza por tener una tension de alimentacin de 3 a 18 volt, un consumo de 2,5 nW y un tiempo de propagacin por puerta de 40 ns. En este mismo grupo hay dos subfamilias, cada vez mas empleada, que son: HCMOS: (CMOS de alta velocidad), con una tension de alimentacin entre 2 y 6 volt, consumo de 2,5 ns y tiempo de retraso de 9ns. Es la serie 74HC. HCMOS: (CMOS de alta velocidad y compatible con TTL), con tension de alimentacin de 5 V, consumo de 2,5 nW y tiempo de retraso por puerta de 9 ns. Esta serie esta denominada 74HCT. As como cuando se trabaja con puertas TTL si una entrada no se utiliza se deja sin polarizar acta como nivel alto, en la tecnologa CMOS se deben unir directamente a la tension de alimentacin o a masa, segn se desee se comporten con nivel alto o bajo, respectivamente. OTRAS FAMILIAS LOGICAS Se destacan entre las familias lgicas de ltima aparicin la de lgica de inyeccin integrada, abreviadamente IIL o bien I2L, de tipo bipolar y derivada de la familia DCTL, en la que se introducen transistores multiemisores. Tiene la ms alta densidad de integracin bipolar por la que se la utiliza para construir microprocesadores. Por otro lado es ms lenta que la TTL, con la que es compatible, aunque con menor consumo. Finalmente para trabajos en muy alta frecuencia, que superen las velocidades de la familia ECL, se usa en los circuitos integrados una combinacin de As-Ga, para sustituir al silicio, en los transistores de efecto de campo, con lo que se han logrado MESFET de As-Ga, con frecuencias superiores a los 15 GHz.

___________________________________________________________________ 23 Apunte de ctedra Autor: Ing. Domingo C. Guarnaschelli

Vous aimerez peut-être aussi