Vous êtes sur la page 1sur 2

UNIVERSIDAD

POLITCNICA DE MADRID Escuela Tcnica Superior De Ingenieros Industriales Departamento De Automtica, Ingeniera Electrnica E Informtica Industrial DIVISIN DE INGENIERA ELECTRNICA (DIE)

Asignatura: Prctica:

Fundamentos de Electrnica Electrnica Analgica

Fecha: 03/12/2012 Evaluacin continua: Noviembre 2012

Se quiere disear un ecualizador de sonido para controlar la ganancia de los graves (bajas frecuencias), medios (frecuencias medias) y agudos (altas frecuencias). Las frecuencias de corte y las ganancias van a depender del nmero de matrcula de cada alumno NNNNN (por ejemplo 09633).

EJERCICIO 1.

En el circuito de la figura calcular la funcin de transferencia vLOW/vIN y calcular el valor de la capacidad C7 para que la frecuencia de corte sea NNN,NN Hz (por ejemplo 096,33Hz). Simular la respuesta en frecuencia del circuito y la respuesta en el tiempo ante una seal de entrada sinusoidal de 1V de amplitud y frecuencias 50Hz, 1kHz y 15kHz.
C7

R5 Vin R6 1k 1k OPAMP Vlow OUT + U9

EJERCICIO 2.

En el circuito de la figura calcular la funcin de transferencia vHIGH/vIN y calcular el valor de la capacidad C8 para que la frecuencia de corte sea NNNNN Hz (por ejemplo 09633Hz). Simular la respuesta en frecuencia del circuito y la respuesta en el tiempo ante una sinusoide de entrada de 1V de amplitud y frecuencias 50Hz, 1kHz y 15kHz.
R7 Vin C8 R8 1k 1k OPAMP Vhigh OUT + U10

EJERCICIO 3.

En el circuito de la figura calcular la funcin de transferencia vMEDIUM/vIN y calcular el valor de las capacidades C9 y C10 para que esta estructura se comporte como un filtro pasa banda (frecuencias medias) con las frecuencias de corte calculadas en los apartados anteriores. Simular la respuesta en frecuencia del circuito y la respuesta en el tiempo ante una sinusoide de entrada de 1V de amplitud y frecuencias 50Hz, 1kHz y 15kHz.

C10

R9 Vin C9 R10 1k 1k OPAMP Vmedium OUT + U11


Pgina 1

UPM-DIE



UNIVERSIDAD POLITCNICA DE MADRID Escuela Tcnica Superior De Ingenieros Industriales Departamento De Automtica, Ingeniera Electrnica E Informtica Industrial DIVISIN DE INGENIERA ELECTRNICA (DIE)

EJERCICIO 4.

Las salidas de las etapas anteriores se conectan a la estructura que se muestra a continuacin, siendo u1 la tensin vLOW, u2 la tensin vMEDIUM y u3 la tensin vHIGH; la tensin de salida uS es la suma ponderada de las entradas y la vamos a denominar vSUM. Determinar de forma razonada la dependencia de la tensin vSUM respecto a las entradas vLOW, vMEDIUM y vHIGH. Calcular las resistencias R1, R2, R3 y R para que vSUM =kLOW vLOW+ kMEDIUM vMEDIUM + kHIGH vHIGH, siendo kLOW = N,NNNN (0,9633), kMEDIUM = NN,NNN (09,633) y kHIGH = N,NNNN/4 (0,9633/4). Simular la respuesta transitoria del circuito de la figura cuando en la entrada vLOW se aplica una senoide de 1V y frecuencia 1kHz y en las otras dos entradas (vMEDIUM y vHIGH) se aplica cero voltios. A continuacin aplicar la sinusoide de 1V y 1kHz a la entrada vMEDIUM y por ltimo a la entrada vHIGH.

u1

R1 R2

i1 i2 i R

u2 u3

R3

i3

_ +

us

EJERCICIO 5.

La salida suma se aplica a un amplificador de potencia como el mostrado en la figura. Asumiendo ideal el transistor bipolar y suponiendo que trabaja en la zona lineal, determinar de forma razonada la ganancia vOUT/vSUM. Simular la respuesta transitoria del circuito cuando se aplica a la entrada vSUM una tensin sinusoidal de 5V de amplitud y frecuencia 1kHz. A continuacin simular la respuesta del circuito con una entrada de 10V de amplitud y 1kHz y analizar qu est ocurriendo en la tensin de salida. Si se conecta un condensador en serie con el emisor del transistor bipolar, analizar la respuesta en frecuencia vOUT/vSUM del circuito y disear el condensador para que la frecuencia de corte inferior sea NNN,NN Hz (por ejemplo 096,33Hz). A partir de la simulacin, determinar en rgimen permanente la ganancia, la potencia media demandada a la fuente vSUM y la potencia media entregada a la carga (R1).

Vsum

VDC

Q1 QbreakN Vout

V2 15

7.5Vdc

R1 100

UPM-DIE

Pgina 2

Vous aimerez peut-être aussi