Vous êtes sur la page 1sur 7

INSTITUTO TECNOLOGICO DE LEN

DEPARTAMENTO METAL MECNICA.


Ingeniera Mecatrnica.
CAMPUS II

MATERIA. Electrnica Digital.


Grupo: 8062 Lunes y Mircoles 8:40-10:25, Viernes 8:40-9:30

Practica No.2: Circuito Decodificador.

ALUMNOS

Cant Gutirrez Jos Alberto. Apolinar Aguado Miguel ngel. De la Cruz Contreras Luis Antonio. Estrada Corts Mariana Betzabeth.

PROFESOR: Ing. Erick Camacho Lzaro.

Fecha: Len Gto, A 12 de Abril de 2013.

PRACTICA No.2
1.- Objetivos.
Analizar y disear un circuito circuitos combinacionales decodificadores y convertidores de cdigo con displays. Elaborar un circuito combinacional codificador. Realizar el montaje del diseo del circuito en la protoboard as como el conocer de manera experimental el uso del 7448.

2.- Introduccin.
Un circuito combinacional consiste en compuertas lgicas cuyas salidas se determinan directamente en cualquier momento de la combinacin presente de entradas sin tener en cuenta las entradas anteriores. Un circuito combinacional realiza una operacin de procesamiento de informacin especfica completamente lgica por medio un conjunto de funciones de Boole. El circuito combinacional consiste en variables de entrada, compuertas lgicas y variables de salida. Los decodificadores y convertidores de cdigo tienen diversas aplicaciones en los circuitos digitales combinacionales, pueden generar funciones de conmutacin, sirven para manejar displays, son utilizados como decodificador de direcciones de memoria, etc. De este modo, en el presente reporte se pretende plasmar el procedimiento realizado para la implementacin de un circuito decodificador de entradas binarias a nmeros decimales mediante displays.

3.- Marco Terico. De acuerdo a UNICROM (2010) El decodificador es un dispositivo que acepta
una entrada digital codificada en binario y activa una salida. Este dispositivo tiene varias salidas, y se activar aquella que establezca el cdigo aplicado a la entrada. Con un cdigo de n bits se pueden encontrar 2n posibles combinaciones. Si se tienen 3 bits (3 entradas) sern posibles 23 = 8 combinaciones, una combinacin en particular activar slo una salida. [1] Segn COMLab (2009) En muchas aplicaciones es deseable que la decodificacin se realice nicamente durante intervalos de tiempo especficos, de forma que sean rechazados los datos de entrada que no parezcan durante esos intervalos. Esto se consigue aadiendo una entrada denominada "strobe". Cuando esta seal es 1 se ejecuta la decodificacin y cuando es 0 se inhibe la decodificacin. Dependiendo de que el decodificador rechace o no los datos falsos, el modo de utilizar la seal de "strobe" debe ser distinto.

Este circuito lo podemos observar en la Figura 1.1, donde la inhibicin para la decodificacin se logra mediante una entrada extra en cada puerta NAND del decodificador. Cuando esta entrada es 0 las salidas son todas 1 y no se permite la decodificacin. Dentro del tipo de decodificadores excitadores podemos poner como ejemplo uno de los ms utilizados en la electrnica digital: el llamado decodificador excitador BCD - 7 segmentos. Dado que el cdigo BCD permite hasta 16 combinaciones diferentes y slo se utilizan 10 para dgitos decimales y 5 para signos especiales, la combinacin que queda apaga todos los segmentos. Existe una entrada aadida a las de los cuatro bits del cdigo, que sirve para impedir o permitir la salida del decodificador una vez representadas las entradas. Por lo tanto, el decodificador ser un sistema combinacional de cinco entradas y siete salidas. [2]

Figura 1.1. Dgitos generados por un Display de 7 segmentos.

Un decodificador muy popular es el 7447 o 7448, el cual funciona dependiendo del display de siete segmentos utilizado, ya sea de nodo comn o de ctodo comn, para el primer decodificador y para el segundo respectivamente. En la Figura 1.2 se muestra la disposicin de los pines del 7448.

Figura 1.2. Configuracin de pines del 7448.

4.- Material y Equipo


3 Display de siete segmentos de ctodo comn. 3 Dipswitch de 4 entradas. 3 Decodificadores 7448. Protoboard. Fuente de Voltaje 12 Resistencias de 330 Cable.

5.- Desarrollo de la Prctica.


Para el caso de esta prctica se sigue el siguiente diagrama. En l se muestran las conexiones entre los decodificadores y los displays de siete segmentos de ctodo comn, as como las salidas de los dipswitch a los decodificadores. Para prevenir algn dao debido a la corriente de entrada, se conectan resistencias con valor de 330 a la entrada de voltaje. La corriente en las resistencias est dada por la ley de Ohm.

I V / R 5V /(330) 0.015A

Figura 1.3. Diagrama del Circuito Proporcionado.

En la Figura 1.4 se muestra la simulacin del circuito y el resultado obtenido durante esta. Durante esta prctica las distintas entradas del decodificador eran controladas mediante los dipswitch al permitir la circulacin de voltaje y generar a partir de estas combinaciones valores de encendido y apagado. Una vez ledas estas entradas binarias por el 7448, este se encargaba de convertirlas en salidas exclusivas las cuales eran visualizadas por el display de 7 segmentos.

Figura 1.4. Simulacin del decodificador realizada en Proteus.

6.- Resultados.
Una vez armado el circuito de acuerdo a la simulacin, se procede a probar su correcto funcionamiento. De esta manera en la Figura 1.5 se muestra el circuito terminado de ensamblar, con todos los componentes necesarios, y siendo probado para verificar su correcto funcionamiento.

Figura 1.5. Funcionamiento del circuito con entrada de 8.

As mismo, en la Figura 1.6 se puede apreciar tambin su funcionamiento con una configuracin de entradas diferente.

Figura 1.6. Funcionamiento del circuito con entrada de 3.

7.- Conclusiones.
Para llevar a cabo esta prctica fue necesario recordar el funcionamiento de los circuitos combinacionales, as como del funcionamiento general de los decodificadores al permitir generar una salida a partir de una determinada cantidad de datos binarios. A partir de un archivo proporcionado por el profesor pudimos revisar de manera terica el funcionamiento de los decodificadores. A partir de ello, se generaron el diseo y la implementacin de esta prctica, que cumple satisfactoriamente con los objetivos propuestos al proporcionar los resultados esperados. Es pertinente aclarar que esta prctica a pesar de resultar ms sencilla que las otras dos, tuvo su nivel de complejidad debido a las confusiones presentadas al conectar los cables a los displays, y se complement el alcance de la misma, pues pudimos aprender adems sobre las diferencias entre el comportamiento y configuracin de los display de nodo y ctodo comunes.

8.- Referencias.
[1] UNICROM (2010). Decodificadores. Recuperado el 15 de Marzo de 2013 de: http://www.unicrom.com/dig_decodificadores.asp [2] COMLab (2009). Circuitos Decodificador 7 Segmentos . Recuperado el 15 de Marzo de 2013 de: http://www.angelfire.com/al2/Comunicaciones/Laboratorio/decodifi.html

Vous aimerez peut-être aussi