Vous êtes sur la page 1sur 13

SISTEMAS DIGITALES SECUENCIALES

TRABAJO COLABORATIVO 2

EDER JAVIER MILLAN ESPINOSA 1100951861 MIGUEL ALFONSO ARIAS MONTERROZA 1.102.805.174 CASTAO, LUIS ALBERTO

CURSO_ 90178_140 GRUPO_46

TUTOR: Carlos Emel Ruiz

CEAD- VALLEDUPAR 2013

INTRODUCCIN

La mayora de los sistemas digitales, se encuentran constituidos por circuitos combinatorios y elementos de la memoria, donde la seccin combinatoria acepta seales lgicas de entradas externas y de las salidas de los elementos de la memoria, el circuito combinatorio opera sobre estas entradas externas a fin de producir diversas salidas, algunas de las cuales se utilizan para determinar los valores binarios que se almacenarn en los elementos de la memoria, dichas salidas a su vez, se dirigen hacia entradas de compuertas lgicas en los circuitos combinatorios, este proceso indica que las salidas externas y de un sistema digital son funcin de sus entradas externas y de la informacin almacenada en sus elementos de memoria. El elemento ms importante de una memoria semiconductora es el flip-flop, el cual est formado por un ensamble de compuertas lgicas, el cual puede tener una o ms entradas que se emplean para provocar que el FF haga transiciones hacia atrs y hacia delante (flip-flop) entre sus posibles estados de salida. Con los flip-flops conectados en cascada, podemos disear diferentes dispositivos, en el caso que nos ocupa nos centraremos en los contadores digitarles que se utilizan para dividir la frecuencia de una seal de entrada, as como para contar o totalizar el nmero de pulsos de entrada. En la siguiente prctica lo que se quiere es implementar de manera correcta los flip-flops para la construccin de un contador digital capaz de realizar el cmputo de los impulsos que recibe la entrada destinada, con la opcin de visualizar la secuencia de siete nmeros: 2 4 6 8 0 1 3 5 7 9 de manera cclica mediante un display de siete segmentos, a continuacin se muestra el procedimiento a seguir para el diseo del mismo que nos permitir comprender el funcionamiento bsico de los sistemas digitales secuenciales.

OBJETIVOS GENERALES

Facilitar el proceso de aprendizaje partiendo de identificar los conocimientos previos sobre las temticas del curso SISTEMAS DIGITALES SECUENCIALES.

Fortalecer y afianzar los conocimientos de circuitos secuenciales estudiados en la segunda unidad del curso SISTEMAS DIGITALES SECUENCIALES.

Dar solucin al problema planteado desde el principio de forma sistmica que permita llegar a un acuerdo mutuo de solucin sobre el proyecto

Lograr la programacin del circuito lgico a construir para que tome las decisiones correctas respecto a la programacin dada y los objetivos de esta.

MATERIALES NECESARIOS

1 Display 7 segmentos nodo comn 1 decodificador BCD a siete segmentos 4511 1 decodificador 4017 2 integrados 4027 1 integrado 4072 1 integrado 4071 1 integrado 555 1 resistencia 35 k 1 resistencia 120 k 1 resistencia 10 1 Condensador de 17 F 16 V electroltico 1 Condensador de 0.1 F 16 V cermico

Diagrama de estados 2 9 4

7 6

5 8

3 1 0

0010 1001 0100

0111 0110

0101 1000

0011 0001 0000

Tabla de estados

Secuenecia Deseada
2 4 6 8 0 1 3 5 7 9

Q3 0 0 0 1 0 0 0 0 0 1

Q2 0 1 1 0 0 0 0 1 1 0

Q1 1 0 1 0 0 0 1 0 1 0

Q0 0 0 0 0 0 1 1 1 1 1

Tablas del estado futuro


Estado Actual Q2 Q1 Q0 0 1 0 1 0 0 1 1 0 0 0 0 0 0 0 0 0 1 0 1 1 1 0 1 1 1 1 0 0 1 Estado Futuro Q2 Q1 Q0 1 0 0 1 1 0 0 0 0 0 0 0 0 0 1 0 1 1 1 0 1 1 1 1 0 0 1 0 1 0

Secuenecia Deseada
2 4 6 8 0 1 3 5 7 9

Q3 0 0 0 1 0 0 0 0 0 1

Q3 0 0 1 0 0 0 0 0 1 0

4 6 8 0 1 3 5 7 9 2


Nmero Q3 0 0 0 1 0 0 0 0 0 1

Tabla de transiciones :
TRANSICIONES DE ESTADO Estado Actual Estado Futuro Q2 Q1 Q0 Q3 Q2 Q1 0 1 0 0 1 0 1 0 0 0 1 1 1 1 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 1 0 1 1 0 1 0 1 0 1 0 1 1 1 1 1 1 0 0 0 0 1 0 0 1 ENTRADAS DE LOS FLIP-FLOP F-F2 F-F1 F-F0 J2 K2 J1 K1 J0 K0 1 X X 1 0 X X 0 1 0 0 X X 1 X 1 0 X 0 X 0 X 0 X 0 X 0 X 1 X 0 X 1 X X 0 1 X X 1 X 0 X 0 1 X X 0 X 1 X 1 X 0 0 X 1 X X 1

2 4 6 8 0 1 3 5 7 9

Q0 0 0 0 0 1 1 1 1 1 0

J3 0 0 1 X 0 0 0 0 1 X

F-F3 K3 X X 0 1 X X X X X 1

X indica los estados indiferentes del flip-flop

DIAGRAMA CIRCUITAL

Este circuito secuencial funciona con la utilizacin de 4 flip-flop JK, con una seal de reloj proveniente del integrado 555 configurado como astable. Mediante los estados de las entradas y salidas de los flip-flop podemos obtener la secuencia que deseada, en este caso es la siguiente: 2, 4, 6, 8, 0, 1, 3, 5 7, 9, esto se logra por la configuracin del circuito de tal manera que las salidas Q3 Q2 Q1Y Q0 generen un nmero binario el cual se podr visualizar gracias a la ayuda el decodificador 4511 y display de siete segmentos de nodo comn. Las compuertas OR son las que nos permiten que se generen valores adecuados a las entradas de los flip-flop, con un adecuado arreglo aprovechando las salida de los FLIPFLOP para no requerir utilizar ms compuertas y poder generar la secuencia anteriormente mencionada. Este circuito fue alimentado con una fuente de 9V. El 555 genera un periodo de secuencia de 3 segundos, formula periodo del 555: Para establecer el tiempo de carga tenemos la frmula: ( )

Para establecer el tiempo de descarga la frmula es: ( )

CONCLUSION

En el anterior trabajo hemos demostrado nuestro aprendizaje en el transcurso del curso Sistemas Bsicos Digitales, a travs del diseo de un contador binario, en el cual de una manera detallada mostramos el procedimiento a seguir para el diseo del mismo, adems de ello se tuvo en cuenta la tabla de excitacin de los Flip-Flops tipo JK y su respectivo diagrama lgico resultante de dicho diseo.

REFERENCIAS

BIBLIOGRAFICAS

GEORFFREY ACEVEDO GONZALEZ, Mdulo del curso Sistemas Digitales Secuenciales, MEDELLIN 2008.

PAGINAS WEB

http://www.kumbaya.name/ci1210/leccion10%20registros%20y%20contadores/Dis e%C3%B1o%20de%20Contadores.htm

Vous aimerez peut-être aussi