Vous êtes sur la page 1sur 21

UNIVERSIDAD DE GUADALAJARA

CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIAS





Departamento de Electrnica
Ingeniera en Comunicaciones y Electrnica.



CICLO ESCOLAR: 2012-A


Laboratorio de Electrnica II
Clave: ET207 NRC: 08563 Seccin: D09
Mtro. Jos Antonio Soriano Pingarrn



Bravo Bejar Arturo
Cdigo: 303472981
jueves 5:00 7:00






Practica: 3.- amplificador en emisor comun
Fecha: 08-marzo-12


1

1.-Marco terico _

La configuracin de transistor que mas frecuentemente se encuentra es la de emisor comn, porque el emisor
es comn o sirve de referencia para las terminales de entrada y salida (en este caso es comn para las
terminales base y colector). Se requieren dos conjuntos de caractersticas para describir plenamente el
comportamiento de la configuracin en emisor comn: uno para el circuito de entrada o de base-emisor y uno
para el circuito de saluda o de colector-emisor. Los valores de corrientes y tensiones en continua en los
terminales de un transistor se denomina punto de trabajo y se suele expresar por la letra Q (Quiescent
operating point). El clculo de las tensiones e intensidades del transistor proporciona su punto de trabajo Q.

Figura 1. La configuracin de amplificador BJT en emisor comn con un transistor NPN

Uno de los criterios mas comunes es el de



El cual nos permite una buena estabilidad del punto Q y nos proporciona adems una no muy baja, lo cual es
bueno para aspectos de contar con una ganancia de corriente.

La necesidad de incluir una resistencia del emisor a tierra es estabilizar la polarizacin de c.d. de modo que el
cambio de corriente del colector provocado por corrientes de fuga en el transistor y por la beta de este, no
provoquen un gran desplazamiento del punto de operacin. La resistencia del emisor no puede ser demasiado
grande porque el voltaje a travs de el limita el intervalo de variacin de voltaje del colector al emisor, Esta
fraccin es experimental, para que el punto de trabajo del transistor permanezca estable con la temperatura.
Su clculo exacto es muy complicado, y por esto se ha adoptado este criterio, que asegura la estabilidad en
prcticamente todos los casos. Es por esto que:



La relacin entre I
E
e I
C
en la regin activa es






Por las ecuaciones 2 y 3 se puede concluir que:


La resistencia de colector se obtiene mediante la ecuacin:



2

A menudo, al disear un amplificador se desea una salida con mxima excursin no distorsionada. Si la seal
de entrada en c.a. es simtrica alrededor de cero, se puede obtener una mxima excursin colocando el punto
Q en el centro de la lnea de carga.




La tensin equivalente de Thevenin y la resistencia de base a tierra esta dada por:

(7)

Con la ley de tensiones de Kirchhoff en la red de la base, y la ecuacin anterior, se obtiene:

(8)

Para el circuito considerado, se desea tener alrededor del 10% de la corriente de entrada hacia la base y
alrededor del 90% a travs del resistor externo equivalente, R
B
. Esto proporciona estabilidad en la polarizacin
y permite la utilizacin de ecuaciones simplificadas, por esto la corriente en R
B
debe ser aproximadamente 10
veces mayor que la corriente de base. Por esto se hace:

(9)

Dado que la resistencia de Thevenin es igual al paralelo de R
1
y R
2
, sustituyendo de la ecuacin 6 se obtiene:

BB CC
CC B
V V
V R
R

=
1
(10) y
BB
CC B
V
V R
R =
2
(11)

La impedancia de entrada con salida en corto, h
ie
es:

b
be
ie
i
V
h =
(12)
A este amplificador se le denomina emisor comn debido a que la terminal de emisor para condiciones de CA,
es comn a la entrada y la salida del amplificador. Los capacitores Ci y Co se conocen como capacitores de
acoplamiento y tienen la funcin de permitir el paso de una seal de CA de un punto a otro sin presentar
oposicin su paso. La existencia de los mismos nos permite bloquear la CC y as mantener las condiciones de
polarizacin. El capacitor C
E
se le conoce como capacitor de desacoplo y su funcin es convertir un punto
(que no esta a tierra) en tierra de CA. El buen funcionamiento del amplificador depender del buen clculo de
los capacitores, pues estos deben funcionar lo ms posible como cortos circuitos a la frecuencia de la seal,
para que la respuesta en frecuencia presente un acoplamiento cercano al ideal en 0.5% de error se necesita
que la reactancia capacitaba sea 10 veces menor la resistencia entre las terminales de el capacitor.
Para poder calcular el capacitor
i
C tenemos que calcular la resistencia de Thvenin que este capacitor mira
entre sus terminales, ( )
s ie B ci
r h R R + = || siendo r
s
la impedancia de la seal de entrada, y para que el
3

acoplamiento se acerque al ideal este resultado se divide entre 10, siendo la reactancia capacitaba para este
capacitor, y este se calculara as:

10
||
hie
Ci
h rs
X = (13)

Este capacitor se calcula de la siguiente manera, ya que encontramos el valor anterior.

( )( )
Ci c
i
X f
C
t 2
1
= (14)

Para calcular Co se sigue un procedimiento similar, solo que la resistencia entre las terminales de este
capacitor ser la suma de R
C
y R
L
.

( )( )
Co c
o
X f
C
t 2
1
= (15)

Para poder calcular el capacitor
E
C tenemos que calcular la resistencia de Thvenin vista desde la
fuente de seal.


Figura 2. El circuito equivalente visto desde la terminal del emisor, tambin llamado circuito de base reflejado
en el emisor.

Donde
s B s
r R r ||
'
= en este circuito aparentemente cambian las resistencias de base en su valor.

10
1
||
+
+
=
|
ie s
CE
h r
RE
X (16)

Para que el acoplamiento se acerque al ideal este resultado se divide entre 10, siendo la reactancia
capacitaba para este capacitor, y este se calculara as:

( )( )
CE c
E
X f
C
t 2
1
= (17)

El voltaje de salida esta relacionado con el voltaje de entrada mediante un parmetro de ganancia, las
ganancias pueden expresarse como cantidades dimensinales o con unidades (V/V para ganancias e voltaje).
RE
Vs
rs'/(hfe+1)
B
hie/(hfe+1)
E
RTH
ie
ie
4





Y para este circuito esta dada por:


ie
L C
I
O
v
h
R R
V
V
A | = = (19)

Por lo general, sus valores son muy grandes y abarcan varios rdenes de magnitud, es comn que las
ganancias se expresen en trminos de logaritmos.

( ) ( )
V v
A dB A
10
log 20 = (20)

La ganancia de voltaje con RL= infinito:
CQ
C
v
I
mV
R
A
26
= (21)

La ganancia de voltaje quitando el capacitor del emisor, y con resistencia de carga, y la ganancia de voltaje si
RE=0:

E
CQ
L C
v
R
I
mV
R R
A
+
=
26
||
(22)
Bibliografa:

http://iniciativapopular.udg.mx/muralmta/mrojas/cursos/elect/descargas/index.html

http://proton.ucting.udg.mx/materias/mtzsilva/practica3/index.htm

http://www.unicrom.com/Tut_teorema_max_trans_pot.asp

C. J. Savant, Martin S. Roden, Gordon L. Carpenter, Diseo electrnico (circuitos y sistemas), Pgs. 75 a 82 y
91 a 97

Muhammad H. Rashid, Circuitos Microelectrnicos anlisis y diseo, Pgs. 134 y 135

Robert L. Boylestad y Louis Nashelsky, Electrnica: Teora de circuitos y dispositivos electrnicos, Pgs. 176 a 182,
252 a 263,198 y 199




5

2.- Desarrollo terico __

Para realizar este diseo de amplificador con la configuracin de emisor comn, se eligi un transistor NPN
2N3904 con el punto Q mostrado en la siguiente figura.

Figura 3. Imagen que mostr el trazador de curvas para el punto Q seleccionado, V
CEQ
= 6 V por lo propuesto
en la ecuacin 5 dado que Vcc = 12 V, y I
CQ
= 1.06 mA, y con una beta igual a 266.

Clculos de c.d.:

Por la ecuacin 2, el voltaje de emisor es:
V
V
V
E
2 . 1
10
12
= =

El valor de la resistencia de emisor, por la ecuacin 3, y dado que voltaje sobre corriente es igual a
resistencia, se obtiene:

O = = K
mA
V
R
E
13 . 1
06 . 1
2 . 1


La resistencia de colector se obtiene mediante la ecuacin 5:



La resistencia de base esta dada por la ecuacin 9, de la siguiente manera:

O =
O
= K
K
R
B
11 . 30
10
13 . 1 266


Para encontrar los valores de R
1
y R
2
, es necesario encontrar el valor de V
BB
, y se puede encontrar por medio
de la ecuacin 8.


6

)




Entonces R
1
y R
2
por las ecuaciones 10 y 11 se obtienen as:

O =

O
= K
V
V
K
R 2 . 36
12
02 . 2
1
11 . 30
1



Clculos de c.a.:

El parmetro h de impedancia de entrada con salida en corto, se calcula de la siguiente manera como lo
indica la ecuacin 12.

O =

= K
mA
mA
h
ie
52 . 6
06 . 1
26 266


Para calcular el capacitor de entrada, es necesario conocer la reactancia capacitiva para este, de acuerdo con
la ecuacin 13:

O =
O
= 536.42
10
52 . 6 || 50 K
X
Ci


Con este valor y dado que la frecuencia a la que se calculan los capacitores es 100 hz, podemos calcular el
capacitor de entrada como en la ecuacin 14.

( )( )
f
hz
C
i

t
2.96
42 . 536 100 2
1
=
O
=

Para calcular el capacitor de salida, el procedimiento es similar, la resistencia entre las terminales de este
capacitor ser la suma de R
C
y R
L
, y para que el acoplamiento se acerque al ideal este resultado se divide
entre 10. Tambin es importante aclarar que la resistencia de carga que se escogi fue de 4700 , y basado
en el teorema de mxima transferencia de potencia R
C
debe ser igual a R
L
. Por lo anterior este capacitor se
calcula de la siguiente manera:
( )
f
K
hz
C
o

t
69 . 1
10
4 . 9
100 2
1
=
|
.
|

\
| O
=

La reactancia del capacitor de emisor, se calculo de la siguiente manera por la ecuacin 16:

O =
+
O +
O
= 34.97
10
1 266
52 . 6 50
|| 13 . 1
K
K
X
CE


Y este capacitor se calcula por la ecuacin 17:

7

( )( )
f C
E

t
5 . 45
97 . 34 100 2
1
=
O
=

l
Figura 4. El circuito de amplificador con la configuracin de emisor comn con los valores calculados.


La ganancia de voltaje con una resistencia de carga de 4.7 K se calculo de acuerdo con la ecuacin 19:

-95.80
52 . 6
7 . 4 7 . 4
266 =
O
O O
=
K
K K
A
v


La ganancia de voltaje sin resistencia de carga, como en la ecuacin 21:

191.61
06 . 1
26
7 . 4
=
O
=
mA
mV
K
A
v


La ganancia de voltaje quitando el capacitor del emisor, y con resistencia de carga:

2.03
13 . 1
06 . 1
26
7 . 4 || 7 . 4
=
O +
O O
=
K
mA
mV
K K
A
v


Con la misma ecuacin se calculo la ganancia de voltaje si RE=0

95.80
0
06 . 1
26
7 . 4 || 7 . 4
=
+
O O
=
mA
mV
K K
A
v




Rc
4.7k
R2
178.8k
Re
1.13k
R1
36.2k
VCC
12V
Cb
2.96F
Cc
1.69F
Ce
45F
RL
4.7k
Q1
2N3904
rs
50
8

Las siguientes son algunas de las hojas de datos del fabricante del BJT 2N3904 utilizado:




9









10

Q1
2N3904
VCC
12V
Rs
50
R2
178.8k
R1
36.2k
Rc
4.7k
RE
1.13k
C1
1.69F
C2
45F
C3
2.96F
Rl
4.7k
XFG1
XSC1
Agilent
3.- Simulacin _______

Para poder comprobar el funcionamiento del amplificador, se simulo el diseo de emisor comn en las
siguientes condiciones:
A. ganancia de voltaje sin carga (R
L
= infinito).
B. ganancia de voltaje con carga de 4.7K.
C. ganancia de voltaje quitando el C
E
(capacitor del emisor).
D. ganancia de voltaje si R
E
= 0.

A. Ganancia de voltaje sin carga RL

a)







b)





Figura 5
a) Muestra el diagrama del amplificador en emisor comn sin carga RL con una seal de 20mVpp y
una frecuencia de 1KHz.
b) Es la imagen que nos muestra el osciloscopio virtual donde aparece en el canal 1 la entrada con
20mVpp y en el canal 2 la salida con 3.27 Vpp a 1KHz.


11

Q1
2N3904
VCC
12V
Rs
50
R2
178.8k
R1
36.2k
Rc
4.7k
RE
1.13k
C1
1.69F
C2
45F
C3
2.96F
Rl
4.7k
XFG1
XSC1
Agilent
La ganancia en este caso por la ecuacin 17 es:



B. ganancia de voltaje con carga de 4.7K

a)








b)





Figura 6
a) Muestra el diagrama del amplificador en emisor comn con carga RL con una seal de 20mVpp y
una frecuencia de 1KHz.
b) Es la imagen que nos muestra el osciloscopio virtual donde aparece en el canal 1 la entrada con
20mVpp y en el canal 2 la salida con 1.68 Vpp a 1KHz.
La ganancia para este inciso es:




12

Q1
2N3904
VCC
12V
Rs
50
R2
178.8k
R1
36.2k
Rc
4.7k
RE
1.13k
C1
1.69F
C3
2.96F
Rl
4.7k
XFG1
XSC1
Agilent
C. Ganancia de voltaje quitando el capacitor de emisor

a)








b)






Figura 7
a) Muestra el diagrama del amplificador en emisor comn sin capacitor de emisor con una seal de
20mVpp y una frecuencia de 1KHz.
b) Es la imagen que nos muestra el osciloscopio virtual donde aparece en el canal 1 la entrada con
20mVpp y en el canal 2 la salida con 40.26 mVpp a 1KHz.

La ganancia para este inciso es:





13

Q1
2N3904
VCC
12V
Rs
50
R2
178.8k
R1
36.2k
Rc
4.7k
RE
0
C1
1.69F
C2
45F
C3
2.96F
Rl
4.7k
XFG1
XSC1
Agilent
D. ganancia de voltaje si R
E
= 0.

a)







b)







Figura 8
a) Muestra el diagrama del amplificador en emisor comn con R
E
=0 con una seal de 20mVpp y una
frecuencia de 1KHz
b) Es la imagen que nos muestra el osciloscopio virtual donde aparece en el canal 1 la entrada con
20mVpp y en el canal 2 la salida con 2.05 Vpp a 1KHz.
La ganancia para este inciso es:




14

En la tabla siguiente se muestran los valores obtenidos en cada una de las simulaciones para poder comparar
los resultados




4.- Desarrollo real __









Figura 9
Muestra el diseo de proteus para la fabricacin del PCB con ares, en el se muestra que la salida esta
conectada a un circuito integrado U1 as como tambin el capacitor de emisor, esto se hizo con la finalidad
de poner una base de circuito integrado de 8 pines para conectar, una vez hecho en vaquela, la resistencia
de carga y el capacitor de emisor para posteriores pruebas. Tambin se colocaron potencimetros en las
resistencias R1, Rc y Re para facilitar la manipulacin de la forma de onda de la salida del amplificador.








Vi Vo Av Av(dB)
Sin Rl 20mv 3.27V -163.5 -44.27
Con Rl=4.7K 20mV 1.68V -84 -38.48
Sin Ce 20mV 40.26mV -2.03 -6.14
Con Re=0 20mV 2.05V -102.5 -40.21
15

Con RL = 4.7K












Imagen 1

Esta imagen es la respuesta en real del circuito con una resistencia de carga igual a 4.7K. en el canal 1 se
muestra la entrada con 20mv y a la salida un voltaje de 1.54v con lo que obtenemos para este caso una
ganancia igual a:



Con RL =















Imagen 2

Esta imagen es la respuesta en real del circuito con una resistencia de carga igual a infinito. En el canal 1 se
muestra la entrada con 20mv y a la salida un voltaje de 2.82v con lo que obtenemos para este caso una
ganancia igual a:



16

Sin C
E















Imagen 3
Esta imagen es la respuesta en real del circuito quitando el capacitor de emisor pero dejando la
resistencia de carga. En el canal 1 se muestra la entrada con 20mv y a la salida un voltaje de 44.8mv
con lo que obtenemos para este caso una ganancia igual a:


Si R
E
=0













Imagen 4
Esta imagen es la respuesta en real del circuito si hacemos la resistencia de emisor igual a cero. En
el canal 1 se muestra la entrada con 16.8mv y a la salida un voltaje de 580mv con lo que obtenemos
para este caso una ganancia igual a:


17

En la tabla siguiente se muestran los valores obtenidos en el procedimiento real para poder
comparar los resultados.






5.- Comparacin, maximizar y frecuencia________________________________________________

La tabla siguiente muestra los valores calculados, simulados y reales obtenidos:
calculados simulados reales
Vi Vo Av Av(dB) Vi Vo Av Av(dB) Vi Vo Av Av(dB)
Rl=4.7k -95.8 -39.62 20mv 3.27V -163.5 -44.27 20mV 1.54V -77 -37.7
Rl= -191.6 -45.64 20mV 1.68V -84 -38.48 20mV 2.82V -141 -43
Sin C
E
-2.03 -6.14 20mV 40.2mV -2.03 -6.14 20mV 44.8V -2.24 -7
R
E
=0 20mV 2.05V -102.5 -40.21 16.8mV 580mV -34.5 -30

Maximizacin
Con Rl








Imagen 5
Esta imagen muestra la respuesta del amplificador con una resistencia de carga igual a 4.7k, en el canal 1
se muestra la entrada con 20mVpp y en el canal 2 la salida con 2.78Vpp por lo que la ganancia para este caso
es:


Vi Vo Av Av(dB)
Sin Rl 20mV 1.54V -77 -37.7
Con
Rl=4.7K
20mV 2.82V -141 -43
Sin Ce 20mV 44.8V -2.24 -7
Con Re=0 20mV 580mV -34.5 -30
18

Si Rl=








Imagen 6
Esta imagen muestra la respuesta del amplificador con una resistencia de carga igual a , en el canal 1 se
muestra la entrada con 20.8mVpp y en el canal 2 la salida con 4.64Vpp por lo que la ganancia para este caso
es:


Sin C
E








Imagen 7
Esta imagen muestra la respuesta del amplificador si le quitamos el capacitor de emisor, en el canal 1 se
muestra la entrada con 20mVpp y en el canal 2 la salida con 260mVpp por lo que la ganancia para este caso
es:



19

Si R
E
=0








Imagen 8
Esta imagen muestra la respuesta del amplificador si le puenteamos la resistencia de emisor, en el canal 1 se
muestra la entrada con 18.4mVpp y en el canal 2 la salida con 1.48Vpp por lo que la ganancia para este caso
es:



La tabla siguiente nos muestra los valores reales y mejorados del amplificador para poder hacer una
comparacin entre ellas. El circuito se mejor modificando las resistencias variables R
1
=36.1k y R
E
=1.14k
cambiando sus valores a R
1
=19.2k y R
E
=160

reales mejorados
Vi Vo Av Av(dB) Vi Vo Av Av(dB)
Rl=4.7k 20mV 1.54V -77 -37.7 20mV 2.78V -139 -42.8
Rl= 20mV 2.82V -141 -43 20.8mV 4.64V -223 -47
Sin C
E
20mV 44.8V -2.24 -7 20mV 260mV -13 -22.2
R
E
=0 16.8mV 580mV -34.5 -30 18.4mV 1.48V -80.4 -38.1




20

En la tabla siguiente se muestra el comportamiento a diferentes frecuencias del circuito amplificador en emisor
comn.












6.- conclusiones____________ ____________________________________
El amplificador en configuracin de emisor comn, puede ser mejorado con resistencias variables en lugar de
fijas, para aumentar la ganancia. Los valores calculados difieren un poco de la realidad pero pueden ser
ajustados con resistencias variables para obtener la ganancia deseada.
Esta configuracin de amplificador invierte la fase, porque en el semiciclo positivo de entrada aumenta la
corriente de colector produciendo el semiciclo negativo de voltaje de salida.
La ganancia de voltaje cambia conforme cambia la frecuencia de la seal de entrada pero hay un rango de
frecuencias en que la ganancia no cambia tanto o no cambia nada. En la tabla de frecuencias se puede
apreciar que a partir de los 300 Hz el comportamiento del circuito mantiene una cierta estabilidad en la
ganancia teniendo su mejor desempeo en los 1000 Hz.

Frecuencia (hz) Vi (mV
pp
) Vo (V
pp
) Vo/Vi (V
pp
) Vo/Vi (dB)
10 20 140m 7 16.9
30 20 212m 10.6 20.5
60 20 296m 14.8 23.4
100 20 456m 22.8 27.15
300 20 940m 47 33.44
600 20 1.52 76 37.61
1000 20 1.66 83 38.38
3000 20 1.40 70 36.9
6000 20 1.46 73 37.26
10000 20 1.36 68 36.65
30000 20 1.44 72 37.14
60000 20 1.32 66 36.39
100000 20 1.42 71 37.02
300000 20 1.32 66 36.39
600000 20 1.40 70 36.9
1000000 20 1.46 73 37.26

Vous aimerez peut-être aussi