Vous êtes sur la page 1sur 8

MICROPROCESADORES Y MICROCONTROLADORES Jacobo Cceres Jjcaceres1@espe.edu.

ec Tema: Tipos De Memorias Y Familias De Micro controladores Resumen: Se puede decir que todos los
circuitos digitales utilizan datos binarios para funcionar correctamente, los circuitos estn diseados para contar, sumar, separar, entre otras aplicaciones. Los datos segn nuestras necesidades, pero por el tipo de funcionamiento de las compuertas digitales, los datos presentes en las salidas de las mismas, cambian de acuerdo con sus entradas. Abstract: You can say that all digital circuits using binary data to function properly, the circuits are designed to count, add, remove, among other applications. The data according to our needs, but by the type of operation of digital gates, data present at the outputs of the same, change according to your inputs. Fig.2 Disposicin FIFO asncrona Interpretacin de memoria LIFO Fig. 1

FIFO ASINCRONAS. Dependen de las entradas en lectura y escritura.

FIFO SINCRONAS. Los accesos de lectura y escritura dependen de las seales de reloj.

MEMORIAS DE ACCESO SECUENCIAL (SAM) El tiempo de acceso no es constante. FIFO. Es un registro serie-serie, donde el primer dato en entrar es el primero en salir.

Fig. 3 Disposicin FIFO sncrona APLICACIONES MEMORIAS FIFO.

Comunicacin bidireccional entre dos microprocesadores. Generador de funciones. Transferencia de datos. Imagen de video. LIFO. El ltimo dato en entrar es el primero en salir. Debido a si cambiamos de lectura a escritura tambin cambia el sentido de desplazamiento del registro

de entrada, de tal manera que los datos de entrada se cargaran en el registro seleccionado. Terminales comunes de entrada y salida. Durante la operacin de lectura los terminales actan como salida de datos. Y para la operacin de escritura los terminales actan como entrada de datos.

Fig.5 Arquitectura de una memoria RAM

Fig. 4 Almacenamiento memorias LIFO MEMORIAS DE ACCESO ALETORIO. (RAM) El tiempo de acceso es constante. Proporciona almacenamiento a corto plazo. ARQUITECTURA DE LA RAM Para leer una localidad se aplica un cdigo de direccin binario. A las entradas de direccin (A5.A0). As el dato 011010 selecciona el registro 26 para una operacin de lectura o escritura. Operacin de Lectura, la entrada R/W debe ser 1, y la entrada de seleccin CS debe ser cero. Con ello se habilitan los buffers de salida. Operacin de escritura se requiere que R/W = 0 y CS = 0. Esto habilita los buffers Fig. 6 Diagrama lgico de una memoria RAM

DIAGRAMA LOGICO DE LA MEMORIA RAM

CLASIFICACIN DE LAS MEMORIAS RAM

MEMORIAS RAM ESTTICA. (SRAM). Memoria RAM muy veloz y relativamente cara, construida con transistores, que no necesitan de proceso de refresco de datos. Anteriormente haba mdulos de memoria independientes, pero actualmente solo se encuentra integrada dentro de microprocesadores y discos duros para hacerlos ms eficientes.

tienen que grabarse durante el proceso de fabricacin, otras ROM pueden grabarse elctricamente. Al proceso de grabar elctricamente se lo conoce como programacin.

Fig.8 Arquitectura memoria ROM Qu registro ser habilitado por la direccin de entrada 1101 A3A2 = 11 Activa la lnea de seleccin de la columna 3. A1A0= 01 Activa la lnea de seleccin de regln 1 El registro habilitado es el 13. Qu direccin habilita el registro 7. Se debe seleccionar el regln 3 y columna 1. Regln 3 Columna 1 A1A0 = 11 A3A2 = 01

Fig. 7 Arquitectura SRAM MEMORIAS RAM DINMICAS. (DRAM). Es el tipo de memoria ms comn y econmica, construida con capacitores por lo que necesitan constantemente refrescar el dato que tengan almacenado es decir recargar las celdas de memoria, haciendo el proceso hasta cierto punto lento. El refresco se debe producir cada 8ms. Y tienen mayor capacidad que las SRAM. Multiplicacin de direcciones. Sirve para reducir el nmero de lneas de direccin. Ya que posee un arreglo de celdas de 128X128.

Direccin = 0111 TIPOS DE MEMORIAS ROM

MEMORIAS DE SOLO LECTURA. (ROM). Estn diseadas para retener datos que son permanentes o que no cambian con frecuencia. Los datos que se almacenen

ROM PROGRAMABLES y BORRABLES(EPROM). Memoria PROM que permite reprogramacin por medio de un

dispositivo especial y borrado por medio de luz ultravioleta, la cual borra todas las celdas al mismo tiempo. Esta compuesta por transistores Mosfet por compuerta flotante, es decir sin conexin elctrica. La memoria tiene dos entradas de control. Una EPROM sin grabar se lee como 0. El CE acta como habilitacin del circuito y tambin para colocarlo en modo de espera.

INTEGRADO EPROM

Fig. 10 Distribucin de pines memoria EEPROM

FAMILIAS DE MICROCONTROLADORES Gamas de micro controladores Los micro controladores PIC de 8 bits e clasifican en tres grandes gamas: Base, Media y Mejorada con un total de casi 300 modelos diferentes que contienen distintas capacidades de memoria, perifricos y distintos tipos de encapsulado. Fig 9. Distribucin de pines memoria EPROM ROM PROGRAMABLES y BORRABLES ELECTRICAMENTE (EEPROM). Evolucin de las memorias EPROM que permite alterar su contenido por medio de seales elctricas. Es decir realizar el borrado de forma elctrica. Entre 100.000 y un milln de veces. Se puede borrar un byte a la vez. GAMA BASE Se caracterizan porque responden nicamente a 33 instrucciones de 12 bits de longitud cada una y disponen de una pila con solo dos niveles de profundidad. Est compuesta por 14 modelos, de los cuales 6 estn encapsulados con 6 pines, razn por la cual se les suele apodar enanos

Fig.12 Caractersticas de los PIC gama media Fig. 11 Posicionamiento de los 14 dispositivos PIC de la gama base teniendo en cuenta su capacidad de memoria de programa y las patillas con las que estn encapsulados

LA GAMA MEJORADA

CARACTERSTICAS:

PIC de 6 pines (Gama base) Estos PICs tienen un gran xito en resolver aplicaciones simples, gracias a su reducido volumen y precio. En estos dispositivos se usa dos pines para la alimentacin, quedando solo 4 pines libres para las E/S y las funciones de sus perifricos. LA GAMA MEDIA CARACTERSTICAS: Dispone a un repertorio de 35 instrucciones. 14 bits de longitud cada una. Pila de 8 niveles. Un vector de interrupcin. 71 modelos diferentes.

Dispone a un repertorio de 77 instrucciones. 16 bits de longitud cada una. Pila de 16 niveles. dos vectores de interrupcin. Su nomenclatura es PIC18Xxxx. Esta gama es la que ms nmeros de dispositivos posee. Memoria programable puede alcanzar los 128 KB Memoria de datos puede alcanzar los 3963 bits Memoria de datos puede alcanzar hasta 1KB. Perifricos muy especializados (ejem. Conversor AD de 10 bits) Interfaces de comunicacin con bus IC, SPI, USART, CAN 2.0B.

Encapsulados de 8 a 64 pines.

Posee un multiplicador rpido hardware.

Significado de cada uno de los campos que componen la nomenclatura del PIC18Xxxx de la Gama Mejorada

MICROCONTROLADORESPIC DE 16 BITS Hay 2 grandes gamas de micro controladores de 16 bits. Gama MCU de 16 bits, formada por las familias de dispositivos PIC24F y PIC24H. Gama DSC de 16 bits, formada por las familias de dispositivos dsPIC30F y dsPIC33F GAMA DE MICROCONTROLADORESMCU DE 16 BITSCARACTERSTICAS (PIC24F) Se fabrican con tecnologa de 0,25 micras. Alcanzan un rendimiento de 16 MIPS a 32 MHz

Poseen arquitectura harvard. Memoria programable lineal de hasta 8MB.

LA GAMA MEJORADA Recursos y caractersticas de algunos dispositivos de la Gama Mejorada de 64 y 80 pines.

Memoria de datos de hasta 64 KB.

GAMA DE MICROCONTROLADORESMCU DE 16 BITS Diagrama por bloques principales recursos que conforman los microcontroladores de 16 bits PIC24F

GAMA DE MICROCONTROLADORESMCU DE 16 BITS Principales caractersticas de los 9 modelos da la familia PIC24F

GAMA DE MICROCONTROLADORESMCU DE 16 BITSCARACTERSTICAS (PIC24H) Se fabrican con tecnologa de 0,25 micras. Alcanzan un rendimiento de 40 MIPS .

Gama de Micro controladores DSC de 16 Bits Los modelos de la familia dsPIC 30F tienen Importantes capacidad de memoria La mayora de los recursos y perifricos Rendimiento de 30 MIPSSe alimentan con voltajes de 4.5 y 5.5 Se dividen en tres categoras Los de propsito general Los de control de Motores Para control de sensores

Memoria FLASH de hasta 256KB. Memoria RAM de hasta 16KB. Encapsulados formato TQFP .

Los micro controladores de la familia dsPIC33f son compatibles con la familia dsPIC30f ya que tienen las mismas instrucciones y la misma distribucin de pines pero se diferencian por: Su alimentacin es de 3.3 v Tienen un controlador DMA de 8 canales Un mayor nmero de interrupciones

Encapsulados de 64, 80 y 100 pines. Principal aporte frente a los PIC24F es incluir un controlador DMA con 8 canales. GAMA DE MICROCONTROLADORES MCU DE 16 BITS Principales caractersticas de los 13 modelos da la familia PIC24H

Un rendimiento de 40 MIPSTiene una interfaz para CODECExiste modelos con 256 Kb en FLASH y 30 Kb en RAM

Entre las memorias ROM se puede distinguir diversos tipos, pero tomando en cuenta su principal caracterstica de almacenamiento de informacin y barrido de datos. En las familias de micro controladores, se encuentra subdivida en tres principales Gama baja, media y mejorada entre sus principales variaciones se puede distinguir su capacidad de almacenamiento y velocidad de ejecucin de los procesos programados en las mismas. Bibliografa: Los modelos de la familia dsPIC33F tienen 27 dispositivos, no disponen de EEPROM http://ocw.um.es/ingenierias/siste mas-embebidos/material-de-clase1/ssee-da-t02-01.pdf http://www.mikroe.com/chapters/ view/79/capitulo-1-el-mundo-delos-microcontroladores/

APLICACIONES 15 dispositivos son destinados para propsitos generales De voz, audio, seguridad electro medicina, modem Los restantes son destinados para el control de motores los que se incluyen en los electrodomsticos, control de la direccin electrnica de automviles, inversores

CONCLUSIONES Entre los principales tipos de memoria tenemos las de memoria aleatoria, fija y voltil, entre ellas se puede encontrar una amplia gama de memorias con sus diferentes aplicaciones, a medida de la aparicin de elementos electrnicos capaces de almacenar informacin empez el desarrollo con la finalidad de obtener equipos que realicen una ejecucin.

Vous aimerez peut-être aussi