Vous êtes sur la page 1sur 14

UNIVERSIDADE FEDERAL DO PAR CAMPUS TUCURU FACULDADE DE ENGENHARIA ELTRICA

ALUNOS: LIEL NEVES DE FREITAS WESLEI RAMOS OVIDIO

10134001518 10134004418

CONSTRUIR E PROVAR TABELAS VERDADES/UTILIZAR LGICA POR FIOS/CIRCUITO AND DE FIAO/TRI-STATE

TUCURU-PA 2011

LIEL NEVES DE FREITAS WESLEI RAMOS OVDIO

CONSTRUIR E PROVAR TABELAS VERDADES/UTILIZAR LGICA POR FIOS/CIRCUITO AND DE FIAO/TRI-STATE

Relatrio de experincia acerca de construir e provar tabelas verdade, utilizar lgica por fios, circuito AND de fiao e chave tri-state. Usado como item de avaliao das habilidades desenvolvidas no experimento e em complemento aos demais relatrios para a mdia avaliativa do curso de engenharia eltrica, turma de 2010. Orientador: Professor do Laboratrio de Eletrnica Digital, Joo Negro.

Tucuru 2011

1- Resumo Nos experimentos que se seguem, foram analisadas de maneira prtica o estudo sobre os CIs, atravs das portas AND, NAND, OR e NOR, comprovando a veracidade da tabela verdade. Em outro experimento utilizou-se apenas CIs mudando a tenso e os pinos em cada caso testado. Isto foi feito tambm no outro experimento. Vimos tambm que uma tenso pode apresentar dois tipos de nveis lgicos: nvel lgico BAIXO ou nvel lgico ALTO, esta tenso pode ser medida com o auxlio de um multmetro. Em todos os experimentos contidos neste relatrio, as tabelas verdade utilizadas foram provadas de acordo com a montagem do circuito, onde provamos de maneira prtica que as mesmas esto de acordo com a teoria. Utilizamos tambm, a lgica por fios wired-AND, onde se ligou todas as sadas a uma sada s, onde se as sadas estiverem com nvel lgico 1 a sada de ligao tambm estar com nvel lgico 1. O coletor aberto no capaz de fazer sua sada ir para o estado ALTO por meio de um circuito ativo; ele pode apenas fazer com que ela esteja em nvel BAIXO. Essa caracterstica pode ser usada para possibilitar que vrios dispositivos compartilhem o mesmo fio para transmitirem um nvel lgico para outro dispositivo, ou combinar efetivamente as sadas dos dispositivos em uma funo lgica AND. Houve tambm um experimento com barramento de tenso na entrada do circuito, esta estrutura chamada de controle, fazendo parte da lgica tri-state. Onde esta porta possui uma estrutura de barramento, no deixando passar tenso com nvel lgico em estado ALTO. 2-Introduo A maior parte dos circuitos digitais existentes nos sistemas digitais modernos so circuitos integrados (CIs). A grande variedade de CIs lgicos disponveis tornou possvel a construo de sistemas digitais complexos menores e mais confiveis do que aqueles construdos com circuitos lgicos discretos. Existem diversas tecnologias para construir CIs digitais onde as mais comuns so: TTL, CMOS, NMOS e ECL, onde cada uma difere da outra no tipo de circuitos que so utilizados para obter a operao lgica desejada. Aprenderemos sobre como um CI se comporta quando este submetido a tenses diferentes e tambm quando medimos a tenso em cada um dos pinos. Tambm veremos quais so as portas lgicas utilizadas por cada CI. Os CIs utilizam vrias ferramentas entre elas est a lgica por fios, o tri-state e o coletor aberto, que determinam o funcionamento do circuito, podendo faz-lo funcionar em estado lgico ALTO, BAIXO e de alta impedncia, este ltimo utilizado pelo tri-state. O coletor aberto liga vrias sadas em uma s, ligando alm das sadas seus estados lgicos, emitindo apenas um nvel lgico, que ser o mesmo das sadas.

3-Objetivos - O objetivo do experimento foi mostrar que as tabelas verdades das portas em questo so de fato verdade, onde as portas utilizadas so especficas para cada CI utilizado. Tambm foi analisada a tenso em cada pino, para identificar os nveis lgicos podendo ser ALTO, BAIXO ou de alta impedncia. 4- Materiais e mtodos Experimento 01: - 1 CI 7432 - 1CI 7400 - 1CI 7402 - 1 CI 7408 - 1 multmetro - fios rgidos - 2 jacars - 1 fonte de tenso - 1 matriz de contatos - 1 Resistor de 220 - 1 Resistor de 15 K - 1 Capacitor de 1000 F EXPERIMENTO 01: Aps montarmos os equipamentos ligamos a fonte de alimentao onde esta transmitia um tenso de 5V, ento conectou-se o pino 14 na tenso de 5V (+Vcc) e o pino 7 no terra (-Vcc), ento ligou-se o pino 1 no +Vcc, onde observou-se que na entrada do pino 1 era 5V e em sua sada era 0V, desta forma a entrada do pino 2 era 0V. Ao colocarmos a tenso 0V na entrada do pino 1 a sua sada foi 5V, desta forma a entrada do pino 2 foi de 5V. Este processo se repetiu para todos os outros pinos, onde foi possvel concluir que ao concetarmos 5V na entrada da porta 1, esta teria em sua sada 0V, e ao conectarmos 0V em sua entrada esta teria em sua sada 5V. Por outro lado ao conectarmos na sada da porta 1 (pino 2) 5V a sada do pino desta porta seria de 0V, e ao conectarmos na saida da mesma porta (pino 2) uma tenso de 0V, esta teria em sua sada 0V, nestas condies a tenso que entra a mesma que sai. Ao ligarmos a sada da porta 1 na entrada da porta 2 e ligarmos a entrada da porta 1 no +Vcc observou-se que saia 5V. Aps isso medui-se a tenso dos pinos 3 e 4 onde obtvemos os seguintes resultados: no pino 3 a tenso foi 0V, j no pino 4 a tenso foi 5V. Ao mudarmos a tenso no pino 1 que era de 5V passando a ser de 0V, os resultados obtidos foram inversos aos obtidos quando a tenso era 5V, os resultados foram: o pino 3 passou a ter uma tenso de 5V, j o pino 4 passou a ter uma tenso de 0V. Analisamos a tenso de sada de uma porta lgica do CI 7432, quando este estava com a entrada em aberta, ento observou-se que a teso que passava pela sada do CI era de 5V.

Nesta parte do experimento 01 ligamos um resistor de 220 na entrada da porta 1 e no terra do circuito, ento mediu-se a tenso sobre o resistor e na sada da porta 1, no resistor a tenso encontrada foi 0V enquanto na sada da porta 1 a tenso foi de 5V. Ento trocou-se o resistor por um outro de 15 K e refizemos as mesmas medidas, onde a tenses encontradas foram de 0V no resistor e de 5V na sada da porta lgica 1. Neste momento inseriu-se no circuito um capacitor descarregado de 1000 F colocando-o entre a entrada da porta inversora 1 e o terra do CI, ento mediu-se a tenso do circuito com um multmetro, deixando-o alguns minutos encostado no circuito onde verificou-se o nvel lgico de instante em instante, ento observou-se que o capacitor passa do nvel lgico ALTO para o BAIXO, ficando descarregado, j a sada da porta inversora 1 passa do nvel lgico BAIXO para o ALTO. EXPERIEMNTO 02: Neste outro experimento para se conhecer o funcionamento das portas lgicas AND, NAND, OR e NOR foram realizados testes de operao para cada uma delas. Os testes consistiram em determinar a tabela verdade, onde comprovamos atravs da prtica que a teoria verdade. Primeiramente fixamos o CI 7408 na matriz de contatos e ligamos os fios em seus respectivos lugares, o pino 14 foi ligado ao +Vcc e o pino 7 ao terra do CI, onde este CI foi alimentado por uma tenso de 5V, ento foi escolhida a porta 1 do CI, sendo este formado por 4 portas AND. Na porta 1 os pinos 1 e 2 so terminais de entrada e o pino 3 o terminal de sada. Aps estes procedimentos ligou-se s entradas os nveis lgicos (0,0), (0,1), (1,0), (1,1) onde testou-se o nvel lgico da sada, durante cada situao das entradas. Para se medir o nvel lgico na sada utilizou-se um multmetro. Para a porta AND foi obtida a seguinte tabela verdade, tabela 1.
Tabela 1: tabela verdade da porta AND (CI 7408) desenvolvida atravs da anlise do CI

A 0 0 1 1

B 0 1 0 1

S 0 0 0 1

Com isso, concluiu-se que de fato, a tabela verdade da porta AND na teoria verdade, pois obteve-se os mesmos resultados na prtica. Neste momento trocou-se o CI 7408 pelo CI 7400, onde testamos novamente a tebela verdade, porm para outra porta lgica, neste caso a porta NAND, ento foi obtida a tabela verdade mostrada na tabela 2.

Tabela 2: tabela verdade da porta NAND (CI 7400) desenvolvida atravs da anlise do CI

A 0 0 1 1

B 0 1 0 1

S 1 1 1 0

Com isso, concluiu-se que de fato, a tabela verdade da porta NAND na teoria verdade, pois obteve-se os mesmos resultados na prtica. Agora utilizou-se o CI 7432 subistituindo o CI 7400, onde o CI 7432 possui porta OR. Atravs das anlises montou-se a tabela verdade deste CI, onde podemos observar os resultados na tabela 3.
Tabela 3: tabela verdade da porta OR (CI 7432) desenvolvida atravs da anlise do CI

A 0 0 1 1

B 0 1 0 1

S 0 1 1 1

Com isso, concluiu-se que de fato, a tabela verdade da porta OR na teoria verdade, pois obteve-se os mesmos resultados na prtica. Nesta parte do experimento trocou-se novamente o CI utilizado, neste caso o CI 7432 pelo CI 7402. Neste novo CI as portas encontravam-se invertidas devido possuir portas NOR, onde as entrada passaram a ser os pinos 2 e 3 e a sada passou a ser o pino 1. Ento foi obtida a tabela verdade com os resultados mostrada na tabela 4.
Tabela 4: tabela verdade da porta NOR (CI 7402) obtida atravs da anlise do CI

A 0 0 1 1

B 0 1 0 1

S 1 0 0 0

Ento confirmou-se que a tebela verdade desta porta est de fato correta, pois os resultados na teoria foram iguais aos obtidos na prtica. Ligou-se as entradas desta porta umas nas outras e tambm no terra, ento observou-se que havia tenso no circuito, porm ao desligarmos as entradas do terra oubservou-se que a tenso no circuito era 0V. Ento desligou-se as entradas onde obteu-se a tenso de 0V. Novamente desligou-se as entradas deixando apenas uma ligada ao terra, logo observou-se que a tenso no circuito foi 0V. Novamente desligou-se todas as entradas, mas desta vez ligou-se uma das entradas ao +Vcc, onde foi observado que a tenso existente no circuito foi novamente 0V.

Algumas tabelas foram montadas atravs dos experimantos como a tabela verdade dos circuitos 01, 02, 03 e 04.
circuito 01: portas NAND
U1

A
NAND

U3

U2

S
NAND

B
NAND

Tabela 5: tabela verdade do circuito 01

A 0 0 1 1

B 0 1 0 1

S 1 1 1 0

circuito 02: 2 portas NAND e uma porta NOR

U1

NAND

U3

U2

S
NOR

B
NAND

Tabela 6: tabela verdade do circuito 02

A 0 0 1 1

B 0 1 0 1

S 1 0 0 0

circuito 03: portas OR


U1

A B C

U2

OR OR

Tabela 7: tabela verdade do circuito 03

A 0 0 0 0 1 1 1 1

B 0 0 1 1 0 0 1 1

C 0 1 0 1 0 1 0 1

S 0 1 1 1 1 1 1 1

circuito 04: portas OR e NOR

A B C

U1 U2
OR

S
NOR

Tabela 8: tabela verdade do circuito 04

A 0 0 0 0 1 1 1 1

B 0 0 1 1 0 0 1 1

C 0 1 0 1 0 1 0 1

S 1 0 0 0 0 0 0 0

Atravs das anlises feitas sobre os CIs constatamos que algumas vezes por falta de material podemos utilizar outros CIs qiue possuam mesmas entradas e sadas, porm existem outros onde as entradas e as sadas so diferentes como o caso dos CIs 7408 e 7411, onde no podemos substituir o CI 7408 pelo CI 7411, pois este alm de possuir mais entradas, possui tambm entradas e sadas deiferentes das encontradas no CI 7408. Outras vezes podemos simplesmente inverter as entradas e as sadas das portas do CI, para podermos subistituir um CI pelo outro. EXPERIMENTO 03: Outra experincia foi feita, desta vez o circuito utilizou lgica por fios, ento montou-se o circuito lgico baseado no circuito 05, para ento preenchermos a tabela verdade correspondente a porta lgica utilizada.

circuito 05: portas NOR sem resistor

A B

U1

L0
NOR

L2 C D
U2

L1
NOR

A tabela verdade obtida pode ser observada na tabela 09.


Tabela 9: tabela verdade da porta NOR

ENTRADAS A B C D 1 1 1 1 0 0 1 1 0 0 0 0 1 1 0 0

SADAS 0 1 1 0 0 0 1 1 L2 0 0 1 0

Estes resultados foram obtidos atravs das difentes combinaes feitas no CI, onde concluiu-se que apenas em uma das combinaes houve nvel lgico lgico ALTO. EXPERIMENTO 03: Desta vez a tabela verdade obtida foi desenvolvida atravs de anlises experimentais feitas com o CI 7400 com porta NAND.
cicuito 06: porta NAND de coletor aberto

A B

U3

L2
NAND

Atravs disso a tabela verdade obtita foi a tabela 10.

Tabela 10: tabela verdade do circuito 06

Entrdas Sadas A B L2 0 0 1 0 1 0 1 0 0 1 1 0

Desta maneira observou-se que em apenas uma sada estar com nvel lgico ALTO, ou seja 1. Isso quer dizer que nesta sada havia tenso igual a 5V.
circuito 07: porta NAND, este circuito um gate de coletor aberto com resistor de pul-up

BAT1
5V

R1
PULLUP

A U3 L2 B
NAND

A tabela verdade foi desenvolvida atravs das anlises do circuito 07.


Tabela 11: tabela verdade do circuito 07

ENTRADAS SADAS A B L2 0 0 1 0 1 1 1 0 0 1 1 1 O funcionamento correto do gate ocorre somente quando feita a ligao do resistor de pull-up. EXPERIMENTO 04: O circuito 8 foi montado para demosntrar o funcionamento de uma porta AND adicionada a ele, para comprovarmos a funcionalidade da porta vrios testes foram desenvolvidos por meio deste circuito.
circuito 08: circuito AND montado por meio de fiao utilizando portas de coletor aberto

SW1
SW-SPDT

SW2
SW-SPDT

SW3 BAT2
220V SW-SPDT

SW4
SW-SPDT

SW5
SW-SPDT

A B C D E F

U1

U4

L2 R1
1k5

NAND

AND

U2

NAND

U3

NAND

SW6
SW-SPDT

As portas de coletor aberto funcionam como um tipo de sada em muitos CIs. Em vez de o circuito integrado emitir um sinal da sada especfico de tenso ou corrente, o sinal de sada aplicado base de um transistor, cujo coletor aberto no pino do CI. O emissor do transistor, por sua vez, conectado internamente ao pino terra (GND). Para funcionar nessa configurao, necessria a instalao de um resistor pull-up entre a sada e o VCC para que o circuito funcione. Aps os teste realizados no circuito, montou-se a tabela verdade do mesmo, conforme mostra a tabela 12.

Tabela 12: tabela verdade do circuito 08

A 0 0 0 0 0 0 0 0 0 0 1

ENTRADAS B C D E 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 1 0 0 0 1 0 0 0 1 1 0 0 1 1 0 1 0 0 0 1 0 0 1 1 1 1

F 0 1 0 1 0 1 0 1 0 1 1

SADAS L2 1 1 1 1 1 1 1 1 1 1 0

Com a tabela verdade do circuito 08 montada, concluiu-se que a porta adicionada ao circuito funcionou corretamente pois os resultados obitidos na prtica foram iguais aos resultados analisados na teoria, comprovando mais uma vez a veracidade da tabela verdade das portas. EXPERIMRNTO 05: Neste outro experimento conetou-se uma das chaves 3S (tri-state) do CI 74126 e completou-se a tabela verdade do memso. O circuito pode ser descrito conforme o circuito 09 e a tabela obtida pode ser observada conforme a tabela 13.
circuito 09: modelo de barramento Tri-State

A C

L0

O tri-state serve como barramento, ou seja, se a tenso de entrada no pino de controle do CI for de ALTA impedncia esta no passar pelo circuito, caso contrrio a tenso poder passar normalmente.

A partir desta afirmao montou-se a tabela verdade do circuito 09, onde N significa que houve barramento pelo tri-state, 0 a tenso no circuito foi 0V e 1 a tenso no circuito foi de 5V.

Tabela 13: tabela verdade do circuito 09

ENTRADAS SADAS Controle Dado L0 C A 0 0 0 0 1 1 1 1 N 1 0 0 EXPERIMENTO 06: Agora se analisou o circuito 10, onde este um exemplo de barramento com chaves de trs estados, este circuito possui um terceiro estado chamado de estado de alta impedncia, onde sua sada est eletricamente desconectada, ou seja, no est ligada nem ao nvel alto nem ao nvel baixo. Aps analisarmos o circuito 10 foi montada a tabela verdade do mesmo, como podemos observar na tabela 14.

circuito 10: circuito de barramento com Gates tri-state

A E B F C G O tri-state gates utilizado para ligar vrios sinais em um nico ponto onde vrios mdulos compartilham as mesmas linhas para transmitir informao. Com isso montou-se a tabela verdade deste circuito (tabela 14). L2

Tabela 14: tabela verdade do circuito 10

ENTRADAS DE CONTROLE ENTRADAS DE DADOS SADA DO BUS E F G A B C L2 0 1 1 0 0 0 0 0 1 1 1 0 0 1 0 1 1 0 1 0 0 0 1 1 0 0 1 0 1 0 1 1 0 0 0 1 0 1 0 1 0 1 1 0 1 0 0 1 0 1 1 0 1 0 0 0 1 1 0 0 1 0 0 1 1 0 0 0 1 1 1 1 0 0 0 0 0 As letras E, F e G funcionam como controle do circuito fazendo com que a tenso entre no circuito, j as letras A, B e C funcionam como entradas de dados, onde a sada das portas lgicas o L2. Ento se observou que em alguns casos a tenso no circuito fluiu normalmente, pois no havia barramento, em outros casos isso no aconteceu, pois as entradas de controle no permitiram que a tenso passasse por todo circuito, considerando que a tenso estava com um alto estado de impedncia. 5-Concluso Aps o trmino do experimento e anlise dos resultados, conclumos e constatamos que as tabelas verdades das portas utilizadas pelos CIs so verdadeiras tanto na teoria quanto na prtica, conclumos tambm que para cada CI existe uma determinada porta lgica. Conclumos tambm que ao mudarmos a tenso do circuito na entrada de uma porta lgica, mudamos tambm o resultado de sada desta porta, onde obtivemos resultados diferentes para cada porta lgica utilizada, mesmo quando usamos os mesmos pinos de entrada e sada. Como foi o caso das portas AND, NAND e OR, apenas a porta NOR usou entradas e sada diferentes das outras portas. Observou-se tambm que o coletor aberto ligou todas as sadas fazendo com que as mesmas mostrassem apenas um nvel lgico na sada de ligao. Em outro experimento observou-se que devido ao tri-state, no houve tenso no circuito, pois este impediu que a mesma circulasse. Isto foi possvel devido estrutura de controle na entrada da porta, pois esta estrutura considerou que a tenso estava com estado de alta impedncia. Conclumos tambm, que no se deve ligar sadas totem-pole juntas, pois estas causaram um curto no circuito, pois a corrente aumentar muito. Essa corrente pode no danificar imediatamente, mas durante um perodo de tempo, ela pode causar sobreaquecimento, mau desempenho e tambm provocar um eventual dano ao dispositivo.

6-Referncias Tocci - Ronald J./ Widmer - Neal S./ Moss - Gregory L.- Sistemas Digitais Princpios e Aplicaes - Livro 10 Edio.

Vous aimerez peut-être aussi