Vous êtes sur la page 1sur 5

TECHNOLOGIE DES CIRCUITS INTEGRES TTL - CMOS

1.1

Dfinition de circuit intgr :


Un circuit intgr dsigne un bloc constitu par un monocristal de silicium ( Puce ) de quelques millimtres carrs lintrieur duquel se trouve inscrit en nombre variable des composants lectroniques lmentaires ( Transistors, diodes, rsistances, condensateurs, ... ).

1.2 Dfinition de classes dintgration :


ans lordre c!ronologique, on distingue " classe dintgration # $es microcircuits SSI ( %ingle %i&e 'ntgration ) # ()) transistors par cm*. $es circuits intgrs MSI ( +dium %i&e 'ntgration ) # ())) transistors par cm*. $es circuits LSI ( $arge %i&e 'ntgration ) # ()))) ())))) transistors par cm*. $es circuits VLSI ( ,er- $arge %i&e 'ntgration ) # ).( ( million transistors par cm*.

+ .'%/TT/

1.3

Notion de niveau

!ogi"ue# :

Pour une 0amille donne, les niveau1 logiques 2 ) 3 et 2 ( 3 ne correspondent pas une tension prcise, mais une certaine 2 plage 3 de tension. 4n appellera pour les valeurs de tension en entre ( 'nput )# VIHmin # Tension minimale en entre qui assure le niveau logique !aut. VILmax # Tension ma1imale en entre qui assure le niveau logique bas.

Vcc VIHmin
Caractristique dentre

( Etat indfini )

VILmax

4n appellera pour les valeurs de tension en sortie ( 4utput )# VOHmin # Tension minimale de sortie ltat logique !aut. V Lmax # Tension ma1imale de sortie ltat logique bas.

Vcc
Caractristique de sortie

VOHmin

( Etat indfini )

VOLmax 0

1.! Co$%ati&i!it de# niveau Vcc VOHmin

!ogi"ue# . Vcc VIHmin

VOHmin - VIHmin

( Etat indfini )

VILmax - VOLmax

( Etat indfini )

VOLmax 0

0
Niveaux de sortie circuit 1

VILmax 0

Niveaux dentre circuit 2

5ompatibilit au niveau !aut # 'l 0aut que ,4.min 6 ,'.min 5ompatibilit au niveau bas # 'l 0aut que ,'$ma1 6 ,4lma1

+ .'%/TT/

1." Te$%# $o'en de %ro%agation(


$orsquon applique lentre dun circuit un niveau logique, il - a un certain retard pour que la sortie ragisse. 5ette dure est le temps mo-en de propagation t P .

S
0!

tPHL Entre

tPLH Sortie

tP.$# Temps de propagation du niveau !aut au niveau bas. tP$.# Temps de propagation du niveau bas au niveau !aut. tPD = (tPHL + tPLH ) / 2

7emarque # 5e temps dtermine la 0rquence ma1imale 8+9: laquelle les circuits intgrs sont capables de ragir.

1.# )acteur de c*arge : Sortance N(


5e paramtre caractrise le nombre ; ma1imal dentres de portes logiques pouvant <tre commandes par la sortie dun autre oprateur logique de la m<me 0amille.

"

IO

II II II

" " "

'4. # 5ourant de sortie ma1imal ltat !aut '4$ # 5ourant de sortie ma1imal ltat bas ''. # 5ourant dentre ma1imal ltat !aut ''$ # 5ourant dentre ma1imal ltat bas

%ortance ; ( 9 ltat !aut ) = '4. > ''. %ortance ; ( 9 ltat bas ) = '4$ > ''$

7emarque # $a documentation constructeur 0ournie les donnes suivantes # '4., ''., '4$, ''$.

1.$ Notion de fa$i!!e# de circuit# !ogi"ue# :


'l e1iste plusieurs 0amilles de circuits tec!nologiques. $es * plus utilises sont # TT$ ( Transistors Transistors $ogic )

%emiconducteur ?

5+4% (transistors e00et de c!amp +4% ? 5omplmentaire ? +tal ? 41-de ? )

+ .'%/TT/

P34T2S L356782S TTL


Plusieurs technologies : TTL standard (n est plus utilise) TTL Low Power TTL Schottky (Rapide) TTL Low Power Schottky TTL Ad anced Schottky 00 TTL Ad anced Low Power Schottky Caractristiques de fonctionne ent :
!a""e dali"entation # ! " #$% !&'

Transistor Transistor

%iche de r'rence *-7

Niveaux Logiques d une porte logique TTL (LS) S34T62 74 74 L 74 S 74 LS 74 AS 74 00 00 00 00 "


"CC *i eau 5 6 "30
ini

2NT422 "6
"CC *i eau 5 6 427 . "60
ini

4 *i eau indter"in

*i eau indter"in "3L "6L


axi axi

*i eau 5 0 0

023 .

*i eau 5 0 0

027 .

!a""e de te"prature # de ( )C * # +( )C' Puissance dissipe # en iron , - par porte (srie LS)$

Sortie * collecteur ouvert (Open collector


1n sort directe"ent sur le collecteur du transistor de sortie$ 1+li7ation de connecter une rsistance R de tira7e au 83 .$ Pour un calcul ri7oureu, de R2 se reporter ) la pa7e 49 du :e"otech

S9 :ole

%r&uence de 'onctionne"ent # (us&u) . /01' Sortance # (us&u) ,( (srie LS)$


(*o"+re dentres &ue lon peut relier ) une sortie de porte)

.
To

La sortie est &ui alente ) un interrupteur$

%ai+le i""unit au, +ruits$ Caractristique d 2ntre$Sortie dun .


.0 .1

Sortie . tats (3-state


83.

S9 :ole

74 LS 00 ./

;ans une porte classi&ue2 l un des 4 transistors T6 ou T4 du tote" p<le est conducteur$ ;ans une porte 9 tats2 il est possi+le de +lo&uer si"ultan"ent les 4 transistors T6 et T4 par l entre de alidation =* (=* > 0)$ 1n dispose alors de 9 tats en sortie#
2N 6 6 0 T; Passant ?lo&u ?lo&u T, ?lo&u Passant ?lo&u 2tat @aut ?as @aute i"pdance (Sortie 5 en l air )$

.1L

./L ./

.0

./

+ .'%/TT/

P34T2S L356782S C/3S


Plusieurs technologies : Srie ?((( : 40 00 ? (sorties +u''rises # a"pli'ies) 40 00 B? (sorties nonC+u''rises) Srie +? : 74 0 00 (identi&ue ) la srie 4000) 74 @0 00 (@i7hCspeed 0:1S # 0:1S rapides) Caractristiques de fonctionne ent :
!a""e dali"entation # de . " * ;! "' !a""e de te"prature # de @ ?( )C * # A! )C' Puissance dissipe # en iron ;( n- par porte$ %r&uence de 'onctionne"ent # (us&u) ;, /01'
4 63L 66N

%iche de
/odlisation de lentre et de la sortie dune porte logique

S34T62
4s 63

2NT422
66N C5

"<

"3

"6

45

2tat logique = ;

2tat logique = ;

C5 "3L "6L 45

Sortance #

(us&u) !( (srie 4000?)$

(*o"+re dentres &ue lon peut relier ) une sortie de porte)

=,cellente i""unit au, +ruits$

Caractristique d 2ntre$Sortie dun .


.;

2tat logique = ( . 54>N<284S C>4>CT246ST6782S "30:# "3L # "60 # 4S > en iron 900 "6L # 45 > plusieurs : 630 # C5 > en iron 30 p% 63L # 66N #

2tat logique = ( Tension de sortie ) l tat haut$ Tension de sortie ) l tat +as$ Tension d entre ) l tat haut$ Tension d entre ) l tat +as$ 0ourant de sortie ) l tat haut$ 0ourant de sortie ) l tat +as$ 0ourant d entre$

./

1
./

.;; A

.;

+ .'%/TT/

Vous aimerez peut-être aussi