Vous êtes sur la page 1sur 5

INSTITUTO POLITCNICO NACIONAL

ESCUELA SUPERIOR DE CMPUTO


LABORATORIO DE ELECTRNICA DIGITAL

PRCTICA No. 8
MULTIPLICADOR BINARIO DE 4X2 BITS USANDO PLDs

GRUPO: EQUIPO: INTEGRANTES:


______ ______

______________

______________

_______________________________________________________ _______________________________________________________ _______________________________________________________

______ _______________________________________________________ ______ _______________________________________________________ ______

PROFESOR:

JULIO CESAR SOSA SAVEDRA

FECHA DE REALIZACIN: ______________________ FECHA DE ENTREGA: COMENTARIOS:


____________________________________________________________ ____________________________________________________________ ____________________________________________________________ ______________________

59

1 OBJETIVO GENERAL Implementar un PLD para obtener un multiplicador de 2 por 4 bits 2 OBJETIVO ESPECFICO Uso de un PLD para obtener un multiplicador de 2 x 4 bits, el cual permitir reducir un gran numero de circuitos combinatorios. Implementacin Soft are !ue permita la programacin del PLD "aciendo uso del criterio del alumno

3 MATERIAL Y EQUIPO EMPLEADO # $%L22&#' 2 (4LS4( 2 Displa)*s de ( segmentos # Protoboard %lambre para conexin

4 INTRODUCCIN Un PLD es un circuito integrado !ue contiene un numero mu) grande de compuertas, flip+flop*s ) registros !ue estn conectados entre s, dentro del circuito integrado, muc"as de las conexiones son del tipo fusible. Se dice !ue el circuito integrado es programable por!ue la funcin !ue este realice en una aplicacin esta determinado por la interrupcin selecti-a de algunas de las conexiones, mientras !ue al mismo tiempo se de.an otras intactas.
A B X 4 conexin fusible intacta 4 conexin alambrada

AB

/igura #. 0ipos de conexiones en un PLD 1l usar PLD*s tiene las siguientes -enta.as2 3a)or -elocidad de operacin Las ar!uitecturas !ue se pueden desarrollar pueden ser ms comple.as 1xiste una gran -ariedad de tipos de encapsulados 1xisten diferentes tecnolog,as de programacin 3enor disipacin de potencia

3enor costo de "ard are 1l programa se puede reali5ar por -arios m6todos 7if+t"en+else, case, diagrama de estados, tablas de -erdad, formas de onda, ecuaciones booleanas8. Los PLD*s tienen 2 planos, uno de compuertas %9D 7Plano %9D8 ) otro de compuertas :; 7Plano :;8, los cuales se pueden programar seg<n su clasificacin. 1xisten = tipos de PLD*s2 P%L 7Lgica de %rreglos Programables82 tienen el plano %9D programable ) el plano :; fi.o. PL% 7%rreglos Lgicos Programables82 tienen ambos planos programables, esto permite !ue su costo se ele-e ) sea su des-enta.a. PL1 71lemento Lgico Programable82 tienen el plano %9D fi.o ) el plano :; programable.

Los PLD*s tipo P%L tambi6n se di-iden en $%L*s 7Lgica de %rreglos $en6ricos8, !ue se pueden programar "asta #'' -eces, pues utili5an tecnolog,a 11P;:3 ) ;%L*s 7Lgica de %rreglos ;eprogramables8, !ue son emulados con ar!uitectura $%L. 5 DESARROLLO 5 1 Dise>ar un circuito multiplicador de 4x2 bits "aciendo uso de un $%L, en donde el multiplicando ser de 4 bits ) el multiplicador de 2 bits. %= %2 %# %' ? @# @' %# @' %' @' A %' @# S# S' 3ultiplicando % 3ultiplicador @

B'

%= @# S4

%= @' %2 @' A A %2 @# %# @# S= S2

%' %# %2 %= @' @#

3ultiplicador de 4x2 bits 7PLD8

D' D# D2 D= D4 DC DD D(

Decodificador @BD a ( segmentos Decodificador @BD a ( segmentos


( (

/igura 2. Diagrama a blo!ues del multiplicador binario de 4x2 bits usando un PLD

"

5 2 :btener un programa ) en base a el, generar los arc"i-os correspondientes para !ue se pueda programar el $%L. 5 3 1l circuito decodificador debe recibir las salidas del $%L. 5 4 1l resultado obtenido desplegarlo en los displa)*s correspondientes de acuerdo a dise>o. ! CONCLUSIONES 7Son indi-iduales8 " BIBLIOGRAFIA 1l alumno deber anotar la referencia de la bibliograf,a consultada.

Vous aimerez peut-être aussi