Vous êtes sur la page 1sur 8

Stadio Cascode

In tecnologia MOS per compensare il basso valore di guadagno specifico fornito dalla relazione Avlimite = gm /gds, si ricorre alluso di topologie Cascode. Lo stadio cascode offre il vantaggio di eliminare leffetto Miller sulla capacit in-out del dispositivo usato come invertitore, e inoltre aumenta significativamente la impedenza di uscita dello stadio stesso.

figura 1 Schema di riferimento per stadio Cascode

Lanalisi dello stadio richiede il calcolo delle seguenti funzioni di trasferimento (fdt nel seguito): TY12 = Zout = I cc out Vi Vout I out

Dove lingresso considerato sul gate di M1 e luscita (letta in corto circuito (CC)) sul drain di M2. Il prodotto delle due fdt sopra riportate fornir anche il guadagno in tensione Av al quale siamo certamente interessati. Vediamo come calcolare per passi le due fdt di interesse. La TY12 richiede di calcolare le seguenti fdt:

Prof. Alessandro Trifiletti Universit degli studi di Roma La Sapienza

Elettronica analogica con applicazioni

I1 TY1 = out Vi A I2 = Yin 2 I I in 2


cc out

Zin 2

Ovvero frazioniamo, per comodit di calcolo e visibilit dei risultati, il guadagno complessivo nel prodotto della TA1 del primo stadio caricata per il guadagno in corrente del secondo stadio. quindi necessario calcolare in preliminarmente limpedenza di carico del MOS M2 presentata verso M1.

figura 2 Calcolo del carico offerto da M2

Assumendo che i due MOS abbiano gli stessi parametri primari, ne segue:

Yin 2 = g m 2 + g ds 2 + sC gs 2 g m 2 + sC gs 2 , il carico offerto da M2 verso l'invertitore dato dal


parallelo di una resistenza di valore medio piccolo con la capacit dingresso Cgs2. A questo punto possiamo vedere lo schema al quale riferire la nostra analisi:

TA: transammetenza Prof. Alessandro Trifiletti Universit degli studi di Roma La Sapienza
1

Elettronica analogica con applicazioni

figura 3 calcolo della fdt TY1

I quattro bipoli passivi Y1-3 schematizzano le ammettenze di modello, Y4 limpedenza di carico appena calcolata e il simbolo compreso fra Y3 e Y4 rapresenta un probe di corrente Iout ed posizionato nel punto in cui vogliamo rilevare la fdt di interesse. Considerando lequilibrio delle correnti al nodo D, si ottiene:

(Vi - Vo)Y2 = gm Vi + (Y3 + Y4) Vo

(Y2 - gm)Vi = (Y2 + Y3 + Y4) Vo

Vo Y 2 gm = Vi Y 2 + Y3 + Y 4

Essendo interessati alla corrente di uscita nel carico (impedenza di ingresso di M2) scriveremo:

Io = - Vo Y4

e quindi:

Io Vo Io Vo Y 2 gm = = Y 4 = Y 4 . Vi Vi Vo Vi Y 2 + Y3 + Y 4

A questo punto utile ricordare le espressioni delle varie ammettenze,

Prof. Alessandro Trifiletti Universit degli studi di Roma La Sapienza

Elettronica analogica con applicazioni

Y1 = sCgs Y 2 = sCgd Y3 = gds Y 4 = gm + sCgs

ed esplicitare la fdt cercata.

(sCgd gm ) Io = (gm + gds + sCgs ) (sCgd + gds + gm + sCgs ) Vi


ordinando si ottiene:

sCgd sCgs 1 gm 1 + gm Io = gm Vi s(Cgs + Cgd ) 1 + gm


Notiamo quindi la presenza di uno zero positivo e una coppia polo zero praticamente compensata (le costati tempo sono molto vicine). Occorre ora calcolare la fdt AI2 facendo riferimento allo schema seguente.

figura 4 calcolo della fdt Ai2

La funzione di trasferimento mette in relazione la corrente di drain (nel punto in cui applicato il probe di corrente) e la corrente impressa sul source. Il circuito presenta due nodi ai quali scrivere le relazioni di equilibrio di Kirchoff. Al nodo di S:

Iin = Vs(Y1 + g m ) + (Vd Vs )Y3


Al nodo di D:
Prof. Alessandro Trifiletti Universit degli studi di Roma La Sapienza

Elettronica analogica con applicazioni

g m Vs = Vd (Y2 + Y4 ) + (Vd Vs )Y3


Siamo interessati alla relazione Vd/Iin dalla quale ricavare il guadagno in tensione, occorre quindi eliminare la Vs dalle due equazioni ai nodi.

Vs(Y3 + g m ) = Vd (Y2 + Y3 + Y4 ) Vs = Vd

(Y2 + Y3 + Y4 ) (Y3 + g m )

riordinando la prima eq. e sostituendo la seconda, si ottiene :


Iin = Vs(Y1 + g m + Y3 ) + Vd Y3 (Y + Y3 + Y4 ) Iin = Vd Y3 (Y1 + g m + Y3 ) 2 (Y3 + g m )

(Y + g m )Y3 (Y1 + g m + Y3 )(Y3 + Y4 ) Iin = Vd 1 (Y1 + g m ) (Y1 + Y3 + g m )(Y2 + Y4 ) Y1 Y3 Iin = Vd (Y3 + g m )

da questa relazione finale possibile ricavare la fdt guadagno in corrente in condizioni di corto circuito, come segue:

Ai =

Iout Iin Iout Iout Vd = Iin Vd Iin Iout = VdY 4 (Y3 + g m ) (Y3 + g m )Y4 Iout = Y 4 = Iin (Y1 + Y3 + g m )(Y2 + Y4 ) Y1 Y3 (Y1 + Y3 + g m )(Y2 + Y4 ) Y1 Y3

passando al limite per Y4 , si ottiene

(Y3 + g m ) (g m + g ds ) Iout 1 = = = Iin (Y1 + Y3 + g m ) (g m + g ds + sC GS ) sC GS 1 + g + g m ds


a polo singolo e a frequenza elevata (=Cgs/gm).

1 , sC GS 1 + g m

che mostra come il guadagno di corrente di cc dello stadio CG sia caratterizzato da una fdt

Resta da calcolare fa fdt impedenza di uscita dello stadio CG. Anche questo conto pu essere sviluppato per parti, calcolando in prima battuta la fdt impedenza di uscita del CS e quindi la fdt impedenza di uscita dellintero stadio.
Prof. Alessandro Trifiletti Universit degli studi di Roma La Sapienza

Elettronica analogica con applicazioni

La figura (ottenuta da Sapwin) mette in evidenza il circuito di test. evidente osservare che YoutCS = g ds + sC gd , risulta quindi un parallelo RC. possibile, a questo punto analizzare la fdt Zout dello stadio CG, facendo riferimento allo schema di figura:

in cui Gs schematizza la YoutCS appena trovata. Procedendo ai nodi si ottiene:

Vs (Y1 + Ys ) + g m Vs + (Vs VT )Y3 = 0 Vs (Y1 + Ys + g m + Y3 ) = VT Y3 Vs Y3 = VT Y1 + Ys + g m + Y3


possibile a questo punto esprimere la corrente che scorre nel generatore di test:

Prof. Alessandro Trifiletti Universit degli studi di Roma La Sapienza

Elettronica analogica con applicazioni

I T = g m Vs + (VT Vs )Y3 = Y3 = VT Y3 (Y3 + g m ) = Y1 + Ys + g m + Y3 Y1 Y3 + Ys Y3 = VT Y1 + Ys + g m + Y3

Bisogna aggiungere in parallelo Y2 che risulta direttamente sulla porta di ingresso e si ottiene:
Y1 Y3 + Ys Y3 + Y2 Y1 + Ys + g m + Y3

Yout =

a questo punto occorre esplicitare i termini simbolici:

Yout = =

gds(Gs + sCgs ) + sCgd gds + Gs + sCgs + g m

Y1 Y3 + Ys Y3 + Y2 = Y1 + Ys + g m + Y3

analizzando il primo termine si ottiene:

Zout =

gds + Gs + sCgs + g m gds(Gs + sCgs )

sCgs sCgs + g rdsRs gm 1 m 1 + g g g rdsRs m m = m sCgs sCgs sCgs gdsGs1 + 1 + 1 + Gs Gs Gs

Si vede quindi che la porta di uscita di un cascode pu essere descritta bene con un parallelo RC.

Verifica con Sapwin. Lo schema simulabile il seguente:

Prof. Alessandro Trifiletti Universit degli studi di Roma La Sapienza

Elettronica analogica con applicazioni

la fdt calcolata da Sapwin la seguente (impedenza piuttosto che ammettenza):

( + GS + GY1 + GY3 + Hgm)

------------------------------------------------------------------------------

( + GY2 GS + GY3 GS + GY2 GY1 + GY3 GY1 + GY3 GY2 + Hgm GY2)

da confrontare con:
Y1 Y3 + Ys Y3 + Y2 Y1 + Ys + g m + Y3

Yout =

Prof. Alessandro Trifiletti Universit degli studi di Roma La Sapienza

Elettronica analogica con applicazioni

Vous aimerez peut-être aussi