Vous êtes sur la page 1sur 2

Circuito sequencial um circuito digital que tem seu comportamento determinado parcial ou totalmente, para alm das entradas

s do momento, pelas entradas que ocorreram no 1 passado. Os mais importantes so os biestveis, que, por serem constitudos por portas lgicas e terem a capacidade de armazenar um bit de informao, so por vezes vistos como 2 elementos de memria. Os circuitos sequenciais biestveis dividem-se em sncronos (Flip-flop) e assncronos (Latch) conforme sua caracterstica de alterar a sada a qualquer instante ou 2 somente quando houver variao no sinal de clock.

Em eletrnica e circuitos digitais, o flip-flop ou multivibrador biestvel um circuito digital pulsado capaz de servir como uma memria de um bit. Um flip-flop tipicamente inclui zero, um ou dois sinais de entrada, um sinal de clock, e um sinal de sada, apesar de muitos flip-flops comerciais proverem adicionalmente o complemento do sinal de sada. Alguns flip-flops tambm incluem um sinal da entrada clear, que limpa a sada atual. Como os flip-flops so implementados na forma de circuitos integrados, eles tambm necessitam de conexes de alimentao. A pulsao ou mudana no sinal do clock faz com que o flip-flop mude ou retenha seu sinal de sada, baseado nos valores dos sinais de entrada e na equao carecterstica do flip-flop. De forma geral podemos representar o flip-flop como um bloco onde temos 2 sadas: Q e Q', entrada para as variveis e uma entrada de controle (Clock). A sada Q ser a principal do bloco. Este dispositivo possui basicamente dois estados de sada. Para o flip-flop assumir um destes estados necessrio que haja uma combinao das variveis e do pulso de controle (Clock). Aps este pulso, o flip-flop permanecer neste estado at a chegada de um novo pulso de clock e, ento, de acordo com as variveis de entrada, mudar ou no de estado. Quatro tipos de flip-flops possuem 8 aplicaes comuns em sistemas de clock no-sequencial: flip-flop T ("toggle"), flip-flop S-R ("set-reset"), flip-flop J-K e o flip-flop D ("delay").O comportamento de um flip-flop descrito por sua equao caracterstica, que prev a "prxima" (aps o prximo pulso de clock) sada, Q_{next}, em termos dos sinais de entrada e/ou da sada atual, Q..

Flip-flop SR[editar] O flip-flop SR (ou RS) possui duas entradas, S (set) e R (reset), alm do clock. Sua sada 1 quando S = 1 e R = 0 (ao set), e 0 quando S = 0 e R = 1 (ao reset). Quando ambas entradas forem 0, a sada a sada anterior, isto , o estado atual. Quando ambos S e R so 1, o flip-flop tem comportamento inesperado, chamado de estado proibido. Flip-flop JK[editar] Flip-flop JK um flip-flop que pode memorizar um nico bit de informao e onde o prximo estado de sada caracterizado como uma funo das duas entradas presentes e do estado presente.16 So

largamente utilizados em contadores17 e nada mais so que flip-flops RS com realimentao.18 Quando se aplica uma borda de subida na entrada J, sua sada Q vai a nvel lgico 1 (se j no estiver nele) e, ao se aplicar uma borda de descida na entrada K, sua sada Q vai a nvel 0.19 um aprimoramento do flipflop S-R, pois, enquanto as combinaes "J = 1, K = 0" e "J = 0, K = 1" so respectivamente set e reset, "J = K = 1" no leva a um estado proibido, mas inverte o flip-flop, tornando-se um flip-flop T.20

Flip-flop D[editar] Flip-flop tipo D (delay, atraso)21 um circuito sncrono de memria com uma entrada (D), um sinal de clock e sadas Q e QQ, sendo esta ltima responsvel por realimentar o circuito com o valor memorizado.22 Possui uma entrada que se liga diretamente sada quando h alterao no clock.21 Quando esta alterao ocorre, o flip-flop D assume o valor 1 se D = 1 ou 0 se D = 0, independente do valor atual.21 Pode-se interpretar este flip-flop como uma primitiva linha de atraso ou hold de ordem zero, pois a informao ligada na sada um ciclo aps seu recebimento na entrada.21 o mais econmico e eficiente flip-flop em nmero de transistores e rea de silcio.23

Vous aimerez peut-être aussi