Vous êtes sur la page 1sur 22

LABORATORIO: ELECTRONICA II

EXPERIMENTO N 2

AMPLIFICADOR EN CASCADA
Objetivo: Determinar a! "ara"ter#!ti"a! $e O%era"i&n $e am% i'i"a$or en "a!"a$a (M) tieta%a!*+ Pro"e$imiento: ,+ Im% ementar e !i-)iente "ir")ito+

2+ Rea i.ar e an/ i!i! $e "ir")ito e0%erimenta en DC 1 AC+

Evaluar la ganancia de: Av1, Av2. Determinar Zi, Zo.

Te&ri"amente:
An/ i!i! en DC: En anlisis en DC, los condensadores se comportan como circuitos abiertos.

Por divisor de tensin:

!"2# $22 % & '1(# % ) 22 %*

2B32+45 2

!E" !+ E E" !+ !E E"2.(, - #..

2E3,+65 2

/E" E & 0E /E"1.1, & 1.2 %

IE3,+44 mA
apro2imadamente igual a IC:

77777777Como IE es

IC3,+44 mA
cc" C ) /C$0C C" cc - /C$0C C"2# - '1.(( mA$3.. %*

2C3,2+82 2

C" CE ) E CE"12..2 - 1.1,

2CE3,9+65 2

An/ i!i! en AC: En el anlisis en AC los condensadores se comportan como circuitos cerrados.

Donde: 1(# % && 22 %44444..........,:+2 ; 0C444444444444444<+8 ; 05 '0esistencia de Carga*44, ;

6sando el modelo 78brido: ib2 o :ie1 :;e1 ib1 :ie2 :;e2 ib2

ib1 i

/mpedancia de entrada

/mpedancia de salida

6samos un 9"1## para los dos transistores.

:ie1 " 9$re :ie1 " 1##'2, m & /E*444444444444. :ie1 " 1##'2, m & 1.(( mA*

IE3,+44 mA

=ie, 3 ,+56 ;
Como 9 es 1## para los dos transistores, entonces:

=ie, 3 =ie2 3 ,+56 ; ='e, 3 ='e2 3 ='e 3 >


Zi " 1<.2 % && :ie Zi " 1<.2 % && 1.,1 %

?i 3 ,+44 ;

El valor de Zo siempre va a ser el valor de la 0esistencia de colector '0C*, en caso :ubiera o no resistencia de carga '0C* se sigue considerando Zo " 0C= para nuestro caso: 0C " 3.. %

?o 3 <+8 ;
Evaluar Av1 > Av2:

2i , Av1 " ib1 o1 & i1 i o1 " +:;e$ib1$3.. % :ie1 i1 " :;e1 ib1

2o, 2i 2

ib2

2o2 o :ie2 :;e2 ib2

3.. % && 1<.2 % && :ie2 " ,+,5 ;

3.. % && 1 % " 9+6@ ;

Av1 " o1 & i 1 o1 " +:;e $ ib1 $ 1.1, % o1 " +1## $ ib1 $ 1.1, %4444volta?e de salida del transistor 1 i 1 " ib1$:ie1 i 1 " ib1 $ 1.,1 %44444444 volta?e de entrada del transistor 1 Av1 " '+1##$ib,$1.1, %* & 'ib,$1.,1 %*

Av, 3 A5:+94
+++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ +++++++++++ Av2 " o2 & i 2 o2 " +:;e $ ib2 $ #.1@ % o2 " +1## $ ib2 $ #.1@ % i 2 " +:;e$ib2$:ie2 i 2 " ib2$1.,1 % Av2 " '+1## $ ib2 $ #.1@ %* & 'ib2 $ 1.,1 %*

Av2 3 A<:+<, E0%erimenta mente:


5os datos e2perimentales sern :allados ms adelante, Aa Bue las preguntas Bue siguen a continuacin estn re;eridas a la parte e2perimental.

@+ A% iB)e )na !eCa 2i Senoi$a en a entra$a $e manera B)e no !e %ro$)."a $i!tor!i&n en a !a i$a '3,;=.+

Cenemos Bue aplicar una seDal en la entrada, de manera tal Bue la seDal de salida no sea distorsionada. Probamos primero con una seDal de 2 m .

Ebservamos Bue la seDal sale distorsionada. Probamos con #.1 m

5a seDal de salida sigue saliendo distorsionada. Por lo tanto atenemos Bue probar con otra seDal de entrada= probamos con una seDal de #.1 m .

Al parecer esta seDal es la adecuada= entonces traba?aremos con #.1 m .

<+ Anote o! $ato! e0%erimenta e! $e a %o ari.a"i&n "orre!%on$iente a o! tran!i!tore!+

Tab a , C01 11.2, C02 11.2(<

CE' ol.*

!' ol.* !E' ol.* /E'mA*

2.@1. #.,(< 1.3.(

2.@1. #.,(1 1.3.(

Como nos piden %o ari.a"i&n correspondiente a los transistores, traba?aremos en DC.

2CE:

Para TR,: C"1@.#@

E "1...#

Para TR2: C " 1@.#@ E " 1...1

Por lo tanto el volta?e de colector emisor ser: Para TR,: CE " C - E CE " 1@.#@ - 1...#

2CE 3 ,,+25 2
Para TR2: CE " C - E CE " 1@.#@ - 1...1

2CE 3 ,,+24: 2
2B:

Para TR,:

2B 3 2+@68 2
Para TR2:

2B 3 2+@68 2

2BE:

Para TR,: !"2.@1. E "1..21

Para TR2: ! " 2.@1. E " 1..2<

Por lo tanto el volta?e de base emisor ser:

Para TR,: !E " ! - E !E " 2.@1. - 1..21

2BE 3 9+54: 2

Para TR2: !E " ! - E !E " 2.@1. - 1..2<

2BE 3 9+546 2

IE:

Para TR,:

IE 3 ,+<84 mA

Para TR2:

IE 3 ,+<84 mA

D* Ob!ervamo! B)e o! $ato! e0%erimenta e! !on a%ro0ima$amente i-)a e! a o! obteni$o! te&ri"amente+

4+ Re-i!tre en a tab a 2 o! $ato! obteni$o! "on !eCa :

2in 1.31 m

2o, +1@.1@ m

2o2 313.(. m

Ai, <3.31

Ai2 13(.<<

Av, +<3.(.

Av2 +@2.,.

Avt @#1<.,

2in:

Al aplicarle una seDal de #.1 m , obtenemos una seDal m2ima de: FeDal m2ima " 13#...@2 u in " 13#...@2 G 1.31 m

2in 3 ,+<, m2

2o, 1 2o2:

o1 corresponde al volta?e de salida, ubicado antes de la #nea roja, A o2 corresponde al volta?e de salida del transistor Bue se ubica despuHs de la #nea roja.

A:ora nosotros sabemos Bue la salida de volta?e para un transistor con con;iguracin emisor+comIn, es siempre negativa, es por eso Bue observamos en el gra;ico anterior Bue el volta?e de salida para TR, toma el valor de +1@.121, m , A es correcto el signo negativo, Aa Bue la seDal sale en ;orma des;asada.

A:ora la seDal de salida para TR2 deber8a ser tambiHn negativa, pero observemos Bue su seDal de entrada ' i2*, va a tomar el valor de la seDal de salida de TR,, o sea el valor de o1: o1" i2

2o , 3A,@+,265 m2 2i 2 3A,@+,265 m2

Di?imos anteriormente, Bue para un transistor con con;iguracin emisor+comIn, la seDal de salida sale en ;orma des;asada, entonces si tenemos una seDal de entrada negativa (A,@+,265 m2*, su correspondiente seDal de salida saldr des;asada en ;orma positiva A obviamente ampli;icada, para nuestro caso ser: <,<+4585 m2+

En conclusin:

2o , 3A,@+,265 m2 2o 2 3 <,<+4585 m2

Ai ,:

Ai 1" io & ii Ai 1 " 2.1.@ uA & #.#2@ uA

Ai , 3 :<+<6
Ai 2:

Ai 2" io & ii Ai 2 " @1,.. uA & 2.1.@ uA

Ai 2 3 ,<4+::

Av1:

Av1 " o & i Av1 " +1@.23 m & #.13 m

Av, 3 A:<+48
Av2:

Av2 " o & i Av2 " 3@2.(( m & +1@.23 m

Av2 3 A@2+58

Avt " Av1$Av2 Avt " '+<3.(.*$'+@2.,.*

Avt 3 @96:+5

5+ Me$ir: ?in ?o

5os valores de Zin A Zo, ;ueron :allados en la parte '2*'Ceoricamente* Zi " 1<.2 % && :ie Zi " 1<.2 % && 1.,1 %

?i 3 ,+44 ;
El valor de Zo siempre va a ser el valor de la 0esistencia de colector '0C*, en caso :ubiera o no resistencia de carga '0C* se sigue considerando Zo " 0C= para nuestro caso: 0C " 3.. %

?o 3 <+8 ;
Podemos obtener los valores e2perimentales de las impedancias con las siguientes mediciones:

Para Zi: Zi"<<.,3 u & #.#2@ uA Zi"3@@2.1. J

?i3<+@@ ;

Para Zo: Zo"@12.3 m & @12.. uA Zo"3@@2.1. J

?o39+::: ; E ,;
8+ Ob!erva"ione! 1 Con" )!ione!+

/. //.

Cenemos Bue tener en cuenta la teor8a de transistores, para poder entender Bue comportamiento tienen dentro del circuito. Ebservamos Bue la ganancia de volta?e total'Avt* toma una valor grande'@#1<.,*, por lo tanto podemos concluir Bue este tipo de ampli;icador'en Cascada* es usado para aplicaciones en la cual necesitamos una salida realmente grande.

Vous aimerez peut-être aussi