UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA UNAD Tecnologa en Gestin de Redes de Acceso de Telecomunicaciones - ECBTI 201417 Sistemas Digitales Bsicos
ACT 10 - TRABAJO COLABORATIVO 2 GUA DE ACTIVIDADES
Temticas Revisadas:
Unidad 2: Sistemas Digitales Bsicos Captulo 4: Introduccin al Lenguaje VHDL Captulo 5: Principios del Lenguaje VHDL Captulo 6: Diseo Lgico combinacional con VHDL
Estrategia de Aprendizaje: Aprendizaje Basado en Problemas
Peso evaluativo: 65 puntos.
Aspectos generales del trabajo: Se profundizarn las temticas generales de la Unidad 2, por medio de la implementacin de los diseos realizados en el Trabajo Colaborativo 1 en el Lenguaje VHDL.
Objetivo de la Actividad
Identificar y analizar las entidades, instancias y seales que se utilizan en el diseo del cdigo de los circuitos lgicos combinacionales en Lenguaje VHDL
Producto Esperado:
El Grupo Colaborativo debe presentar el diseo resultante en Lenguaje VHDL de las actividades 1, 2, 3, 4 y 5 realizadas en el del trabajo colaborativo 1, en un archivo PDF con el nombre TC2_Nombre del Grupo, por ejemplo TC2_Grupo3.pdf y que incluya portada, introduccin, contenido, desarrollo de la prctica, conclusiones y referencias usadas
GUIA DE ACTIVIDADES A partir de los diseos obtenidos luego del anlisis de cada una de las actividades descritas en el Trabajo Colaborativo 1, el Grupo Colaborativo deber implementar estos resultados en Lenguaje VHDL. Se realizaran los siguientes puntos:
1. Documento en formato texto donde se presente el cdigo VHDL de cada una de las actividades (Uno por cada actividad). Ejemplo: Actividad1.txt 2. Una descripcin detallada de cada una de las Entidades, Instancias y seales previstas en el diseo (Para cada actividad). 3. Descripcin detallada del cdigo (Por cada actividad) 4. Pantallazos de la compilacin y simulacin del cdigo.
Ing. Diana Gissela Victoria Duque Directora Curso
UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA UNAD Tecnologa en Gestin de Redes de Acceso de Telecomunicaciones - ECBTI 201417 Sistemas Digitales Bsicos
El desarrollo de esta actividad es de la siguiente manera:
Aportes individuales para el desarrollo del trabajo en el lenguaje VHDL Entrega de los parmetros para el desarrollo de la actividad, es decir definir cmo van a subdividir el circuito a implementar, definir las instancias, etc. Trabajo en foros de grupos para el desarrollo de la actividad, intercambio de ideas para el diseo de las arquitecturas de cada una de las instancias previstas Elaboracin del documento del equipo que debe incluir: Metodologa de trabajo, roles de los integrantes, producto del trabajo. Socializacin del trabajo grupal final