Vous êtes sur la page 1sur 10

11-7 DIAGNOSTICO DE FALLAS EN LOS DACs

Los DACs son digitales como analgicos. Pueden utilizarse sondas y pulsadores lgicos en las
entradas digitales, y su salida es analgica. Hay dos formas de probar la operacin DAC: una
prueba de precisin esttica y un de escalera.
La prueba esttica implica establecer la entrada binaria a un valor fijo y medir la salida analgica
con un multmetro de alta precisin y comprobar que el valor de salida se encuentre entre el
intervalo esperado; en caso no funciones algunas causas de la falla:
Variacin de los valores en los componentes internos del DAC (resistencias) u desgaste de
otros componentes. Esta condicin puede producir con facilidad valores de salida fuera
del intervalo de precisin.
Conexiones abiertas o cortos en cualquiera de las entradas binarias. Esto evita que una
entrada agregue su ponderacin a la salida analgica, es difcil de detectar cuando la falla
se encuentra en las entradas menos significativas.
Una referencia de voltaje defectuosa. La salida analgica depende en forma directa de v
ref
,
esto puede dar resultados no esperados.
Error de desplazamiento excesivo, provocado por el desgaste de un componente o la
temperatura. Esto producira salidas desviadas por unas cantidad fija. Si el DAC tiene de
ajuste de desplazamiento externa.
La prueba de escalera se utiliza para comprobar la monotonicidad del DAC; esto es que
compruebe que la salida se incremente de intervalo a intervalo, a medida que se incrementa la
entrada binaria. Esta prueba puede ayudar a detectar fallas internas o externas que hagan que una
entrada no tenga contribucin o que tenga una contribucin permanente a la salida analgica.


11-8 CONVERSIN ANALGICA-DIGITAL (ADC)
Un convertidor analgico-digital toma un voltaje de entrada analgico, y despus de cierto tiempo
produce un cdigo de salida digital que representa a la entrada analgica. Por lo general este
proceso de conversin A/D es ms complejo y consume ms tiempo que el proceso D/A, por lo
cual se han desarrollado varios mtodos. Examinaremos algunos de ellos con detalle, an y
cuando tal vez nunca sea disear o construir ADCs.
Varios tipos de ADCs utilizan DAC en parte de sus circuitos.la figura 11-12 es un diagrama de
bloques general, la sincronizacin est dada por la seal del reloj de entrada. El amplificador
operacional comparador tiene dos entradas analgicas y una salida digital que cambia de estado,
dependiendo de cul de las entradas sea mayor.

La operacin bsica de los ADCs de este tipo consiste en los siguientes pasos:
1. Pulsar seal de inicio.
2. Controlar la velocidad del reloj, la unidad de control modifica en forma continua el
nmero binario que se almacena en el registro.
3. El DAC convierte el numero binario del registro en un voltaje analgico, v
AX
.
4. El comparador compara V
AX
con la entrada analgica Va y sus salidas del comparador
permanecer en ALTO. Cuando V
AX
se exceda de Va las salidas del comparador cambiaran
a BAJO.
5. La lgica de control activa la seal de fin de conversin (EOC) cuando se completa esta.
Las diversas situaciones de este esquema de conversin A/D difieren principalmente en la
forma en la cual la seccin de control modifica de manera continua los nmeros del registro.
En otro caso la idea es la misma ya que el registro retiene la salida digital cuando se completa
el proceso de conversin.
11-9 ADC DE RAMPA DIGITAL
La forma ms fcil de un ADC es en la figura 11-12 se utiliza un contador binario como registro y
permite que el reloj incremente el contador, a esto se le conoce como ADC de rampa digital
debido al a forma de onda en VAX es una rampa de intervalo se le conoce como escalera y as en
la figura 11-13 se le conoce tambin ADC tipo contador.
La figura 11-13 es el diagrama para un ADC de rampa digital. Contiene un contador, comparador y
una compuerta AND de control. La operacin sera la siguiente:
1. Se aplica un pulso de INICIO para restablecer en contador a 0.
2. Si todos los bits de entrada son 0, la salida del DAC ser V
AX
= 0v.
3. Como V
A
> V
AX
, la salida del comparador(EOC) estar en ALTO.
4. Cuando INICIO regresa a BAJO, la compuerta AND se habilita y los pulsos de reloj pasan
hacia el contador.
5. A medida que el contador avanza, la salida de DAC se incrementa segn la cuenta.
6. Este proceso continua hasta que el DAC llega hasta un valor mayor a Va por una cantidad
igual o mayor. En este punto el EOC cambiar a BAJO.
7. El proceso de conversin est ahora completo, como lo indica la transicin.
8. El contador retendr el valor digital hasta que el siguiente pulso INICIO comience una nuev
conversin.









EJEMPLO 11-12



EJEMPLO 11-13


RESOLUCIN Y PRECISIN A/D
Es muy importante comprender los errores asociados con la realizacin de cualquier tipo de
mediciones. Una fuente de error inevitable en el mtodo de rampa digital es cuando el tamao del
escaln es ms pequeo que el de la medicin.
Este error de cuantizacin, que se puede reducirse si se incrementa el nmero de bits en el
contador y en el DAC, se especifica algunas veces como un error de +1LSB.
Una prctica ms comn es hacer el error de cuantizacin simtrico alrededor de un mltiplo
entero de la resolucin, para hacer que sea de +- LSB.la imprecisin e inconsistencia se deben a
los componente imperfectos tales como las resistencias de precisin, los comparadores,
interruptores de la escala completa, justo igual que el DAC, en el peor de los casos la salida de un
1 binario podra representar un valor nominal de 10mV con un voltaje real aplicado de 2.5mV.




EJEMPLO 11-14

TIEMPO DE CONVERSIN t
C

El tiempo de conversin se muestra en la figura 11-13(b) como el tiempo entre el final del pulso
INICIO y la activacin de la salida EOC. El contador empieza a contar desde cero y avanza en forma
ascendente hasta que Vax se exceda a Va, punto en el cual EOC cambia a BAJO para finalizar el
proceso de conversin.
Para un convertidor de N bits, esto ser:







EJEMPLO 11-15

11-10 ADQUISICIN DE DATOS
Existen muchas aplicaciones en las que los datos analgicos deben digitalizarse y transferirse hacia
la memoria de una computadora. El proceso mediante el cual la computadora adquiere estos
datos analgicos digitalizados se le llama adquisicin de datos. Al proceso de adquirir un solo
punto de datos se le llama muestreo de la seal analgica. En una aplicacin de almacenamiento
tal como la grabacin de audio digital, de video o de un osciloscopio digital, la microcomputadora
interna almacenarla los datos y despus los transfiere hacia un DAC para ms adelante
reproducirlas en seal analgica.
La computadora genera un nuevo pulso INICIO poco despus de t1 para iniciar en segundo de ciclo
de conversin. Al momento de restablecer la escalera a 0 y EOC regresa a alto el contador se
restablece. El proceso mediante el cual la computadora genera un pulso INICIO, monitorea EOC y
carga de los datos del DAC en la memoria se lleva a cabo bajo el control de un programa que
ejecuta la computadora. Este programa de adquisicin de datos determinar cuantos puntos de
datos de la seal analgica se almacenaran en la memoria de la computadora.
Figura 11-15
(a) Sistema tpico de adquisicin de datos para una computadora.
(b) Formas de onda que muestran cmo la computadora inicia cada nuevo ciclo de conversin
y despus carga los datos digitales en la memoria al final.






TABLA 11-5
Muestra de dato digitalizados.
FIGURA 11-16
Digitalizacin de una seal analgica, reconstruccin de una seal.






TRASLAPE ESTECTRAL
La metra obvia en la reconstruccin de seales es que la reconstruccin sea casi idntica a la seal
analgica original. Segn lo demostrado por un hombre llamado Harry Nyquist, la seal entrante
debe mostrarse a una velocidad mayo que el doble del componente de frecuencia ms alta de la
seal entrante.
FIGURA 11-17
Una seal fantasma debido al submuestreo.

El problema con el submuestreo (fs< 2 Fent mxima) es que el sistema digital no iene idea de que
en realidad haba una frecuencia ms alta que la entrada. Pues tan solo muestra almacena los
datos, al momento de reconstruir la seal tiene una frecuencia fantasma de (100hz).

Vous aimerez peut-être aussi