Vous êtes sur la page 1sur 12

Beneme rita Universidad Auto noma

De Puebla
Facultad De Ciencias De La Computacin


Circuitos elctricos

Prof.: Dr. Mario Mauricio
Bustillo Daz

Jess Max Melchor Jimnez.

Practica: Marco terico de la
practica 3

Fecha: 03/06/14

Circuito integrado 7408
El TTL (Lgica Transistor - Transistor) 7408 es un circuito que contiene puertas lgicas AND.
Circuito Integrado: 7408
Operador: AND
Tecnologa: TTL, 74LS08, 74S08
Puertas: 4
Entradas: 2 por puerta
Cpsula: DIP 14 pins

Caractersticas
Las Caractersticas tcnicas son las siguientes:
Caractersticas tcnicas
Parmetro 7408 74LS08 74S08 UNIDAD
Tensin de Cashampeo Vcc 5 0.25 5 0.25 5 0.25 V
Tensin de entrada nivel rodilla VIH 2.0 a 5.5 2.0 a 7.0 2.0 a 5.5 V
Tensin de entrada nivel janiwi VIL -0.5 a 0.8 -0.5 a 0.8 -0.5 a 0.8 V
Tensin de salida nivel alto VOH
condiciones de funcionamiento: VCC = 4.75, VIH = 2.0
2.4 a 3.4 2.7 a 3.4 2.7 a 3.4 V
Tensin de salida nivel bajo VOL
condiciones de funcionamiento: VCC = 4.75, VIL = 0.8
0.2 a 0.4 0.35 a 0.5 mx 0.5 V
Corriente de salida nivel alto IOH mx -0.8 mx -0.4 mx -1 mA
Corriente de salida nivel bajo IOL mx 16 mx 8 mx 20 mA
Tiempo de propagacin 15.0 9.0 5.0 ns

Descripcin de las terminales

Pin 1: La entrada A de la compuerta 1.
Pin 2: La entrada B de la compuerta 1.
Pin 3: Aqu veremos el resultado de la operacin de la primer compuerta.
Pin 4: La entrada A de la compuerta 2.
Pin 5: La entrada B de la compuerta 2.
Pin 6: Aqu veremos el resultado de la operacin de la segunda compuerta.
Pin 7 Normalmente GND: Es el polo negativo de la alimentacin, generalmente tierra.
Pin 8: Aqu veremos el resultado de la operacin de la cuarta compuerta.
Pin 9: La entrada B de la compuerta 4.
Pin 10: La entrada A de la compuerta 4.
Pin 11: Aqu veremos el resultado de la operacin de la tercer compuerta.
Pin 12: La entrada B de la compuerta 3.
Pin 13: La entrada A de la compuerta 3.
Pin 14 Normalmente VCC: Alimentacin, es el pin donde se conecta el voltaje de
alimentacin de 5 0.25 voltios.

Funcionamiento de la compuerta AND


Cada compuerta tiene dos variables de entrada designadas por A y B y una salida binaria
designada por Q. La compuerta AND produce la multiplicacin lgica AND dada por la
siguiente tabla de verdad:
Tabla de Verdad
A B Q
0 0 0
0 1 0
1 0 0
1 1 1

Como se puede observar solamente el resultado ser 1 cuando ambas compuertas lgicas
sean 1. El smbolo de operacin algebraico de la funcin AND es el mismo que el smbolo de
la multiplicacin de la aritmtica ordinaria (*). Las compuertas AND pueden tener ms de dos
entradas y por definicin, la salida es 1 si y solo si todas las entradas son 1.









Circuito integrado 7432
El 7432 es un circuito que contiene puertas lgicas OR.
Circuito Integrado: 7432
Operador: OR
Puertas: 4
Entradas: 2 por puerta
Caractersticas
Las Caractersticas tcnicas son las siguientes:

Descripcin de las terminales

Pin 1: La entrada A de la compuerta 1.
Pin 2: La entrada B de la compuerta 1.
Pin 3: Aqu veremos el resultado de la operacin de la primer compuerta.
Pin 4: La entrada A de la compuerta 2.
Pin 5: La entrada B de la compuerta 2.
Pin 6: Aqu veremos el resultado de la operacin de la segunda compuerta.
Pin 7 Normalmente GND: Es el polo negativo de la alimentacin, generalmente tierra.
Pin 8: Aqu veremos el resultado de la operacin de la cuarta compuerta.
Pin 9: La entrada B de la compuerta 4.
Pin 10: La entrada A de la compuerta 4.
Pin 11: Aqu veremos el resultado de la operacin de la tercer compuerta.
Pin 12: La entrada B de la compuerta 3.
Pin 13: La entrada A de la compuerta 3.
Pin 14 Normalmente VCC: Alimentacin, es el pin donde se conecta el voltaje de
alimentacin de 5 0.25 voltios.



Funcionamiento de la compuerta OR



Cada compuerta tiene dos variables de entrada designadas por A y B y una salida binaria
designada por Q. La compuerta AND produce la suma lgica AND dada por la siguiente tabla
de verdad:
Tabla de Verdad
A B Q
0 0 0
0 1 1
1 0 1
1 1 1

Como se puede observar solamente el resultado ser 1 cuando alguna de las compuertas
lgicas sea 1. El smbolo de operacin algebraico de la funcin OR es el mismo que el smbolo
de la suma de la aritmtica ordinaria (+). Las compuertas OR pueden tener ms de dos
entradas y por definicin, la salida es 1 si y solo si alguna de las entradas son 1.






Circuito integrado 7404


7404 es una compuerta not. Se compone de seis inversores que realizan la accin invertido lgico. La salida
de un inversor es el complemento de su estado lgico de entrada, es decir, cuando la entrada es alta su
produccin es baja y viceversa.







Pin Description:


Pin No Function Name
1
Input/output of 1
st
inverter
Input1
2 Output1
3
Input/output of 2
nd
inverter
Input2
4 Output2
5
Input/output of 3
rd
inverter
Input3
6 Output3
7 Ground (0V) Ground
8
Output/input of 4
th
inverter
Output4
9 Input4
10
Output/input of 5
th
inverter
Output5
11 Input5
12
Output/input of 6
th
inverter
Output6
13 Input6
14 Supply voltage; 5V (4.75 - 5.25 V) Vcc
q
q
q
q
q
L



A


Compuerta lgica XOR
Para lograr hacer esta compuerta se necesitan dos inversores (7404), dos compuertas
AND (7408) y una sola compuerta OR (7432).
Para ellos necesitaremos la ayuda de los circuitos ya descritos anterior , conectaremos
una de las variables booleanas a un inversor, y la salida de esta a una compuerta AND
junto con la variable booleana restante, aremos lo mismo con la otra variable booleana, la
que no fue conectada a un inversor, esta vez la conectaremos a un inversor y la salida ser
conectada a una compuerta AND, y la otra entrada de la compuerta AND le conectaremos
la otra variable sin el inversor, ambas salidas de las compuertas AND las conectamos a
una compuerta OR. En el siguiente diagrama se muestra como se conectan las comuertas
para lograr una compuerta XOR.

Compuerta lgica igualdad
Para lograr hacer esta compuerta se necesitan 3 inversores (7404), dos compuertas AND
(7408) y una sola compuerta OR (7432).
Para ellos necesitaremos la ayuda de los circuitos ya descritos anterior , conectaremos
una de las variables booleanas a un inversor, y la salida de esta a una compuerta AND
junto con la variable booleana restante, aremos lo mismo con la otra variable booleana, la
que no fue conectada a un inversor, esta vez la conectaremos a un inversor y la salida ser
conectada a una compuerta AND, y la otra entrada de la compuerta AND le conectaremos
la otra variable sin el inversor, ambas salidas de las compuertas AND las conectamos a
una compuerta OR, y la salida de la compuerta OR se conecta a un inversor. En el
siguiente diagrama se muestra como se conectan las compuertas para lograr una
compuerta igualdad.

Vous aimerez peut-être aussi