Vous êtes sur la page 1sur 1

Ateliers de conception et ralisation de circuits intgrs

Responsable : ric TOURNIER (tournier@laas.fr, 05 61 33 69 17)


Objectifs
La mise au point fonctionnelle de circuits intgrs est aujourdhui indissociable doutils informatiques
de conception assiste par ordinateur (CAO) de natures trs diverses. Ces outils adressent des aspects
aussi larges que la description fonctionnelle de systmes par langages de haut-niveau (ex VHDL-AMS) et
leurs simulations comportementales, leur partitionnement logiciel/matriel (Co-design), la synthse
automatise de certaines parties matrielles le plus souvent numriques ou bien la saisie manuelle
directe de composants lmentaires, les simulations varies (lectriques, lectromagntiques, temporelles,
frquentielles, ), le placement/routage automatis ou bien la saisie manuelle dun dessin des masques
( layout ), la vrification des rgles de dessin de la technologie utilise (DRC), la validation du dessin
de masques par rapport la schmatique initiale (LVS), lextraction de donnes parasites afin de
dterminer limpact du dessin de masques sur les performances du circuit par rtro-simulation et den
identifier et corriger les faiblesses, etc. Lutilisation de logiciels spcifiques est gnralement lie la
culture des entreprises, mais la tendance volutive dutilisation de ces logiciels dmontre un besoin multi-
supports faisant appel plusieurs plateformes dveloppes par diffrents fournisseurs (Cadence, Mentor,
Synopsys, Silvaco, Agilent, ) : linteroprabilit devient parfois dlicate et passe par une matrise du
panel des principaux logiciels utiliss.
Cette unit a pour objectif dinitier les tudiants une grande partie de ces tapes de conception, en
manipulant ces logiciels du monde professionnel qui, sils ne sont bien souvent pas dun abord facile pour
les non-initis, sont incontournables dans les mtiers lis la conception des circuits intgrs. Deux
logiciels leaders du march seront utiliss au cours de bureaux dtude, Cadence et ADS respectivement
orients vers des approches de simulation dans les domaines temporels et frquentiels.
Contenu
I. Intgration de circuits numriques CMOS (16h TP) Cadence
1.1 Synthse logique VHDL,
1.2 Placement/routage automatis,
1.3 Rtroannotation de dlais et rtrosimulations.
II. Intgration de circuits numriques rapides CML/ECL (32hTP) - Cadence
2.1 Dimensionnement dtages CML/ECL,
2.2 Conception de diviseurs de frquence,
2.3 Simulations temporelles et en rgime priodique tabli,
2.4 Dessin des masques pilot par schmatique,
2.5 Extraction des parasites et rtrosimulations.
III. Intgration de circuits analogiques haute-frquence (44hTP) - ADS
3.1 Approche spcifique haute-frquence et passerelles basse frquence,
3.2 Complmentarit des simulations temporelles et frquentielles,
3.3 Composants constantes rparties et constantes localises,
3.4 Adaptation dimpdance et dimensionnement de lignes
3.5 Conception dun rcepteur MMIC en bande X (10 GHz) : LNA, VCO, mixer
Pr-requis
Bases dlectronique analogique et numrique. lectronique HF. Transformes (Fourier, Laplace, en Z).
Bibliographie
Mathmatiques du signal, D. Ghorbanzadeh et al., d. Dunod, 2008
lectronique applique aux hautes frquences, F. de Dieuleveult et al., d. Dunod, 2008
Principes et applications de l'lectronique, tomes 1 et 2, F. de Dieuleveult et al., d. Dunod, 1997