Vous êtes sur la page 1sur 13

FACULTAD DE INGENIERA ELECTRNICA, ELCTRICA Y TELECOMUNICACIONES

ESTUDIANTE : ASENCIO SEVILLANO TIBURCIO






FACULTAD DE INGENIERA ELECTRNICA, ELCTRICA Y TELECOMUNICACIONES

ESTUDIANTE : ASENCIO SEVILLANO TIBURCIO

INFORME PREVIO
Laboratorio N1: Circuitos Temporizadores
Cuestionario Previo:
1.- Analizar el funcionamiento interno del CI LM555. Describe el uso de sus terminales.









El conjunto de chips 555 es exactamente esto: una combinacin de lgica digital (por lo
tanto un dispositivo sencillo de dos estados), con una entrada analgica para medir la
carga de un condensador externo, y con una ruta de impedancia baja (corriente mdica)
para descargar el condensador.
Ntese que los amplificadores operacionales estn ajustados como comparadores con
voltajes de 1/3 y 2/3 Vcc. El circuito digital se corresponde con un biestable puesta a
1/puesta a 0 y tambin que la salida del biestable se activa en el BJT (la ruta de descarga
del condensador). El circuito funcionar de modo que el condensador externo se cargar
hasta que alcance 2/3 Vcc y entonces el amplificador operacional superior conmutar
estados. Esto cambia el biestable, que dispara el BJT para descargar el condensador. El
condensador sigue
descargando hasta que alcanza 1/3 Vcc, y entonces el amplificador operacional inferior
cambia el estado y el BJT se activa, repitindose el proceso.

Como caracteristivas principales del 55 podemos decir:
Su elevada estabilidad termica: varuiacion del orden de 0.0005 por 100/C.
Amplio margen de tension de alimentacion: entre 4.5 y 16 voltios(llegando a los 18
voltios para algunas versiones )
Corriente de salida: hasta 200mA, tanto entregado como abosrvido lo que en
muchos caso innecesario el empleo de circuitos exteriores para excitar la carga ya
FACULTAD DE INGENIERA ELECTRNICA, ELCTRICA Y TELECOMUNICACIONES

ESTUDIANTE : ASENCIO SEVILLANO TIBURCIO

que esta se puede conectar indistintamente entre la salida ymasao entre la salida
y +Vcc, debiendo tener presente unicamente que, en uno y otro caso, los niveles
de carga estan invertidos entre si.
Temporizaciones uocilaciones: practicamente independientes de la tension de
alimentnacion
2.- Explicar los tres estados posibles de un temporizador 555 (alto, bajo y memoria).
Cmo estn controlados por los terminales de disparo y de umbral? Describir el uso de
los dems terminales.
El circuito integrado temporizador 555 tiene dos posibles estados de operacin (ALTO Y
BAJO) y uno de memoria. Estos lo definen tanto la entrada de disparo, como la de
umbral. La entrada de disparo se compara mediante un comparador con un voltaje de
umbral inferior, VLT, cuyo valor es de Vcc/3. La entrada de umbral se compara por medio
de otro comparador con un voltaje de umbral superior, VUT el cual tiene un valor de
2Vcc/3. Cada entrada cuenta con dos niveles de voltaje posibles, sea por arriba o por
debajo de su voltaje de referencia. Por lo tanto, por cada par de entradas hay cuatro
posibles combinaciones que darn lugar a cuatro estados de operacin.
En la Tabla se muestran las cuatro posibles combinaciones de entrada y los estados
correspondientes al 555. En el estado de operacin A, tanto el voltaje de disparo como el
de umbral se encuentran por debajo de sus valores de umbral lmite y el valor de la
terminal de salida es alto. En el estado de operacin D, las dos entradas estn por arriba
de sus voltajes de umbral y el nivel de la terminal de salida es bajo.
Se puede notar que las entradas bajas producen una salida alta, y las entradas altas
producen una salida baja.

Sin embargo como se muestra en la Tabla, el circuito integrado temporizador posee un
estado de memoria. Este se produce cuando el nivel de la entrada de disparo est por
arriba de su voltaje de referencia respectivo, y el nivel de la entrada umbral est por
debajo de su voltaje de referencia.
La figura de abajo sirve como auxiliar visual para comprender la forma en que se
presentan estos estados de operacin. El voltaje de entrada Ei se aplica tanto en la
terminal de disparo como en la del umbral. Cuando el valor de Ei se encuentra por
debajo de VLT durante los intervalos A-B y E-F, se produce el tipo de operacin
designado como A, y el nivel de salida V03, es alto. Cuando el nivel de Ei se encuentra
por arriba de VLT, pero por debajo de VUT, dentro del intervalo B-C, el 555 entra al
FACULTAD DE INGENIERA ELECTRNICA, ELCTRICA Y TELECOMUNICACIONES

ESTUDIANTE : ASENCIO SEVILLANO TIBURCIO

estado C y recuerda su ltimo estado A. Cuando Ei excede al nivel VUT, la operacin D
enva una salida baja. Cuando Ei desciende a un nivel entre VUT y VLT, durante el
tiempo D-E, el 555 recuerda el ltimo estado D y su salida permanece baja. Finalmente,
cuando Ei desciende por debajo del nivel VLT durante el tiempo E-F, el estado A enva
una salida alta.

FUNCIONAMIENTO DEL CI 555
3.- Determinar en forma analtica la frecuencia de la seal de salida de un CI 555
trabajando como multivibrador astable. Cmo se calcula el Ciclo de Trabajo? Calcular
los tiempos en alto y bajo de la seal de salida del circuito del experimento. Cul es la
frecuencia de salida?
OPERACIN ASTABLE

En la figura 1 puede observarse el 555 conectado como multivibrador astable. Observe
las formas de onda de la figura 1b que corresponde al funcionamiento del circuito. En el
instante A, los terminales 2 y 6 disminuyen de nivel justo por debajo de VLT = 1/3 VCC y
el voltaje de la terminal 3 de salida va a su nivel alto (estado A). La terminal 7 se comporta
como un circuito abierto y el capacitor C se carga a travs de RA + RB. Durante el tiempo
A-B en el que la salida est en nivel alto, el 555 se encuentra en el estado de memoria C,
recordando su estado A anterior. Cuando VC aumenta y rebasa justamente el valor VUT =
2/3VCC en el instante B, el 555 entra en el estado D y enva la seal de salida al nivel
bajo.
FACULTAD DE INGENIERA ELECTRNICA, ELCTRICA Y TELECOMUNICACIONES

ESTUDIANTE : ASENCIO SEVILLANO TIBURCIO

La seal en la terminal 7 tambin est en nivel bajo y el capacitor C se descarga a travs
de la resistencia RB. Durante el tiempo B-C en el que la seal de salida est en nivel bajo,
el 555 se encuentra en el estado de memoria C, recordando su estado anterior D. Cuando
VC desciende justo por debajo de VLT la secuencia se repite.











FACULTAD DE INGENIERA ELECTRNICA, ELCTRICA Y TELECOMUNICACIONES

ESTUDIANTE : ASENCIO SEVILLANO TIBURCIO

FRECUENCIA DE OSCILACIN

La seal de salida conserva un nivel alto durante el intervalo en el que C se carga y
aumenta del valor a 2/3 VCC.Este intervalo de tiempo se calcula mediante la ecuacin:
talto = 0.695(RA + RB )C

La salida est en nivel bajo durante el intervalo en el que c se descarga del valor 2/3 VCC
a
1/3 VCC y se calcula con la expresin:
tbajo = 0.695RBC

Por lo tanto, el perodo de la oscilacin, T, es:
T = talto + tbajo = 0.695(RA + 2RB) C

La frecuencia de oscilacin es:








La figura 1c es una grfica de la ecuacin 1), para diversos valores de (RA+2RB) y
muestra de manera rpida las combinaciones de resistencia y capacitancia necesarias
para disear un multivibrador astable.











En el circuito experimental el valor de f = 0.478 Hz.

FACULTAD DE INGENIERA ELECTRNICA, ELCTRICA Y TELECOMUNICACIONES

ESTUDIANTE : ASENCIO SEVILLANO TIBURCIO

Frecuencia de Operacin del CI 555

El ciclo til es obtenido por:
R
B
DC =
R
A
+ 2R
B

Obteniendo el mximo ciclo til, RA ser el ms pequeo posible, pero lo suficientemente
grande para limitar la corriente de descarga (pin 7) dentro del mximo razonable de la
descarga del transistor (200 mA).
El mnimo valor de RA es obtenida por:
R
A
Vcc (Vdc) Vcc (Vdc)

I
7
(A) 0.2 A

4.- Determina en forma analtica el tiempo de duracin del pulso de salida de un CI 555
trabajando como multivibrador monoestable. Calcular los tiempos de duracin del pulso
de salida del circuito del experimento.
OPERACIN MONOESTABLE

No en todas las aplicaciones se necesita una onda repetitiva continua, como la que se
obtiene con un multivibrador astable. En muchas aplicaciones lo que se necesita es un
nivel de voltaje determinado durante cierto lapso de tiempo. En este caso lo que se
necesita es un multivibrador monoestable o de un disparo (one shot)). La figura es el
diagrama del circuito del 555 cuando ste funciona como multivibrador monoestable.
Cuando un pulso con variacin en sentido negativo (canto de bajada) se aplica al terminal
2, la salida se eleva y el terminal 7 elimina el cortocircuito del capacitor C. El voltaje a
travs de C se eleva de 0 volts a una velocidad que esta determinada por RA y por C.
Cuando el voltaje del capacitor alcanza el valor de 273 VCC, el comparador de la figura 1
provoca que la salida cambie de un nivel alto a uno bajo. En la figura a se muestran las
formas de onda del voltaje de entrada y de salida. La salida est en nivel alto para el
tiempo que se determina mediante:



La figura b es una grfica de la ecuacin anterior y permite observar rpidamente cules
son los valores correspondientes de RA y C.


FACULTAD DE INGENIERA ELECTRNICA, ELCTRICA Y TELECOMUNICACIONES

ESTUDIANTE : ASENCIO SEVILLANO TIBURCIO


















5.- Explicar el uso y aplicaciones del CI 74LS121, como multivibrador astable y
monoestable. Mostrar la dependencia del ancho de salida en funcin de los valores de la
resistencia y del condensador externo.
Circuito Integrado 74121
Circuito monoestable integrado no redisparable.
Est previsto para conectarse a R y C externos.
Las entradas etiquetadas como A1, A2 y B son entradas de activacin de disparo.
La entrada R
int
est conectada a una resistencia interna de temporizacin de
2K.
Establecimiento de la anchura del impulso
FACULTAD DE INGENIERA ELECTRNICA, ELCTRICA Y TELECOMUNICACIONES

ESTUDIANTE : ASENCIO SEVILLANO TIBURCIO

Cuando no se utiliza ningn componente de temporizacin externo y la resistencia
de temporizacin interna se conecta a Vcc, se produce un impulso tpico de unos
30ns. La anchura de impulso se puede ajustar entre 30 ns y 28 seg.


Utilizando los componentes externos. La anchura del impulso de salida se ajusta
mediante los valores de la resistencia (Rint =2k, Rext variable) y del condensador de
acuerdo con la siguiente frmula:
tw = 0.7*R*Cext
Donde R puede ser tanto Rint como Rext. Cuando R se expresa en K y Cext en
pF, la anchura del impulso de salida tw se obtiene en ns.

6.- Explicar el uso del CI 74LS122 y 74LS123 como un multivibrador astable y como un
monoestable. Mostrar la dependencia del ancho de salida en funcin de los valores de la
resistencia y del condensador externo.
Circuito Integrado 74LS122
FACULTAD DE INGENIERA ELECTRNICA, ELCTRICA Y TELECOMUNICACIONES

ESTUDIANTE : ASENCIO SEVILLANO TIBURCIO


Es un circuito monoestable redisparable con entrada de borrado (clear).
Tambin es diseado para aadir R y C externas.
Las entradas etiquetadas como A1, A2 B1 y B2 son entradas de activacin de
disparo.
Sin ningn componente adicional se obtiene un impulso de unos 45 ns de
anchura.
Se puede conseguir impulsos ms anchos mediante el uso de componentes
externos.
La frmula para calcular los valores de estos componentes es:

7.- Calcular y dibujar el circuito de un monoestable que genere un pulso de salida con un
tiempo de duracin de 1 segundo.
Seria este pero para tener una salida de 1 segundo se necesita que

=0.9f y R=1k
con ello se genera una salida de un segundo.
FACULTAD DE INGENIERA ELECTRNICA, ELCTRICA Y TELECOMUNICACIONES

ESTUDIANTE : ASENCIO SEVILLANO TIBURCIO


8.- Analizar los circuitos de la parte experimental.
Como ver durante el proceso de respuesta a las anteriores preguntas se respondieron a
los analices de los circuitos experimentales.
9.- Analizar el funcionamiento interno del CI. LM556. Describir el uso de sus terminales.
CI LM556
Este integrado contiene en su interior dos 555 totalmente independientes entre s,
de modo que respetando las patitas que corresponden a las entradas y la salida
de cada uno de ellos, se puede realizar el circuito y obtener los mismos resultados.
Generalmente esta es una solucin que se emplea cuando el espacio disponible
en el circuito impreso es reducido y no da lugar a la colocacin de dos 555, porque
en definitiva el costo ser prcticamente el mismo y la cantidad de componentes a
utilizar tambin.
Esto nos dice que siempre que sea posible es mejor usar dos 555 que uno solo
556, y una razn de peso para esta aseveracin es que en caso de que uno de
ellos se queme o sufra algn deterioro, se reemplaza este solamente, mientras
que si fuera un habr que cambiar los dos.
En la figura se realiza el esquema interno de un integrado donde se observan las
distintas etapas que componen a los dos que contiene, como as tambin la
identificacin de sus patitas y la funcin que cumplen. Notar que la mitad lateral de
este integrado corresponde a un completo, y la otra mitad al otro.
FACULTAD DE INGENIERA ELECTRNICA, ELCTRICA Y TELECOMUNICACIONES

ESTUDIANTE : ASENCIO SEVILLANO TIBURCIO


Descripcin de las terminales del Temporizador 556:
Descarga 1(patilla 1): Utilizado para descargar con efectividad el condensador
externo utilizado por el temporizador para su funcionamiento.
Umbral 1(patilla 2): Es una entrada a un comparador interno que tiene el 556 y se
utiliza para poner la salida a nivel bajo.
Control de voltaje 1(patilla 3): Cuando el temporizador se utiliza en el modo de
controlador de voltaje, el voltaje en esta patilla puede variar casi desde Vcc (en la
prctica como Vcc -1 voltio) hasta casi 0 V (aprox. 2 Voltios). As es posible
modificar los tiempos en que la salida est en alto o en bajo independiente del
diseo (establecido por los resistores y condensadores conectados externamente
al 556). El voltaje aplicado a la patilla de control de voltaje puede variar entre un 45
y un 90 % de Vcc en la configuracin monoestable. Cuando se utiliza la
configuracin astable, el voltaje puede variar desde 1.7 voltios hasta Vcc.
Modificando el voltaje en esta patilla en la configuracin astable causar la
frecuencia original del astable sea modulada en frecuencia (FM). Si esta patilla no
se utiliza, se recomienda ponerle un condensador de 0.01F para evitar las
interferencias.
Reset 1 (patilla 4): Si se pone a un nivel por debajo de 0.7 Voltios, pone la patilla
de salida a nivel bajo. Si por algn motivo esta patilla no se utiliza hay que
conectarla a Vcc para evitar que el 556 se "resetee".
Salida 1(patilla 5): Aqu veremos el resultado de la operacin del temporizador, ya
sea que est conectado como monoestable, astable u otro. Cuando la salida es
FACULTAD DE INGENIERA ELECTRNICA, ELCTRICA Y TELECOMUNICACIONES

ESTUDIANTE : ASENCIO SEVILLANO TIBURCIO

alta, el voltaje ser el voltaje de alimentacin (Vcc) menos 1.7 Voltios. Esta salida
se puede obligar a estar en casi 0 voltios con la ayuda de la patilla de reset
1(normalmente la 4).
Disparo 1(patilla 6): Es en esta patilla, donde se establece el inicio del tiempo de
retardo, si el 556 es configurado como monoestable. Este proceso de disparo
ocurre cuando este pin va por debajo del nivel de 1/3 del voltaje de alimentacin.
Este pulso debe ser de corta duracin, pues si se mantiene bajo por mucho tiempo
la salida se quedar en alto hasta que la entrada de disparo pase a alto otra vez.
GND (patilla 7): es el polo negativo de la alimentacin, generalmente tierra.
Disparo 2 :Patilla 8
Salida 2 :Patilla 9
Reset 2 :Patilla 10
Control de voltaje 2:Patilla 11
Umbral 2 :Patilla 12
Descarga 2 :Patilla 13
Vcc (Patilla 14): Alimentacin, es el pin donde se conecta el voltaje de
alimentacin que va de 4.5 voltios hasta 18 voltios (mximo). Hay versiones
militares de este integrado que llegan hasta 18 Voltios.
BIBLIOGRAFIA:
Sistemas Digitales Principios y Aplicaciones (Ronald Tocci, Widmer y
L.Moss)
http://electronicavm.files.wordpress.com/2011/04/c-i-555.pdf
http://es.scribd.com/doc/61811068/el-temporizador-555
http://es.wikipedia.org/wiki/Circuito_integrado_555
http://tecnopiron.webcindario.com/ejemplos%20ipelectricidad/circuitos555.pdf

Vous aimerez peut-être aussi