Vous êtes sur la page 1sur 4

LABORATORIO No.

4: CIRCUITOS ARITMTICOS

1. OBJETIVOS GENERALES:

Verificar el comportamiento de circuitos aritmticos combinacionales
sencillos.

2. OBJETIVOS ESPECIFICOS:

2.1 Verificar el circuito combinacional sumador completo.
.
2.2 Disear, implementar y verificar el circuito aritmtico restador.


3. FUNDAMENTO TEORICO


Si se analiza con atencin la anterior tabla de verdad se puede ver que
la columna del Acarreo es el resultado de una compuerta AND y que la
columna Suma es una compuerta O exclusiva. Si se implementa esta
tabla de verdad se obtiene el siguiente circuito


Hasta aqu se ha logrado implementar una suma de dos nmeros de un
bit, pero en una computadora las sumas de hacen con un nmero mayor
de bits. Si cada par de sumandos binarios puede producir un bit de
acarreo, tambin debe tener la capacidad de reconocer cuando viene un
bit de acarreo del sumador de nivel inferior (digamos cuando en el
sistema decimal hay un "llevo" debido a la suma de las unidades y hay
que pasarla a las decenas)

Para lograr este propsito se implementa el siguiente tabla de verdad y
circuito:





El circuito anterior es un poco complicado de graficar as que se puede
reemplazar por una caja negra con tres entradas y dos salidas (ver la
tabla de verdad)






Con la anteriormente mencionado se puede implementar un sumador de
"n" bits. Ejemplo: un sumador de 4 bits: (n = 4)
Nota:
- Cin = acarreo entrante
- Cout = acarreo saliente


El sumador que se muestra suma dos nmero binarios de 4
bits cada uno.
A = A
3
A
2
A
1
A
0
y B = B
3
B
2
B
1
B
0
y
la suma ser S = C
out3
S
3
S
2
S
1
S
0

El bit menos significativo en los dos sumandos A y B es Ao y
Bo y el ms significativo es A3 y B3.
La suma se inicia en el sumador completo 0 (el inferior) con
las suma de Ao y Bo, si esta suma tuviese acarreo (Cout =
1) este pasara al sumador 1, y as sucesivamente hasta
llegar al sumador 3 en la parte superior del grfico. Si el
sumador superior tiene acarreo ("1"), ste se refleja en la
suma al lado izquierdo de la sumatoria final.
El acarreo entrante inferior no se conecta.






4. PROCEDIMIENTO

4.1. El circuito No.1 se denomina sumador completo (Full adder);
implemente sobre la protoboard el mismo:


CIRCUITO No. 1

4.2. Compruebe la validez de la tabla No. 1.

Tabla 1
A B C ACARREO SUMA
0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 0
1 0 0 0 1
1 0 1 1 0
1 1 0 1 0
1 1 1 1 1


4.3 ASIGNACIN

4.3.1 Disee el circuito del restador completo, para esto utilice el
apartado de Apndice de su informe para demostrar como
obtuvo el circuito.

4.3.2 Implemente en una tarjeta de pruebas (protoboard) el
circuito diseado por usted.


4.3.3 Verifique el funcionamiento del restador completo
construyendo una tabla de verdad similar a la Tabla No. 1

Circuito No. 2

Tabla 2
X Y Po P R
0 0 0 0 0
0 0 1 0 1
0 1 0 0 1
0 1 1 1 1
1 0 0 0 1
1 0 1 0 0
1 1 0 0 0
1 1 1 1 1


DISCUSIN DE RESULTADOS

Se observa que por medio de circuitos lgicos combinacionales se pueden
obtener

5 CONCLUSIONES

Vous aimerez peut-être aussi