Vous êtes sur la page 1sur 68

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

MANUAL DE
PRCTICAS DE
ELECTRNICA
DIGITAL

JEFATURA DE INGENIERA ELCTRICA


ACADEMIA DE INGENIERA ELCTRICA
NOMBRE DEL DOCENTE:

NOMBRE DEL ALUMNO:

QUINTO SEMESTRE

VERSIN 1

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

NDICE
Pgina
INTRODUCCIN

Prctica 1

Caractersticas fsicas de elementos digitales

Prctica 2

Aplicacin del integrado NE555N

16

Prctica 3

Convertidor de Digital a Analgico con circuito R-2R

22

Prctica 4

Suma digital con Bits

28

Prctica 5

Control de un proceso de calidad en pulverizado

38

Prctica 6

Diseo de un decodificador a 7 segmentos empleando


mapas de Karnaugh

50

Prctica 7

Diseo de un contador de dcadas con Flip-flop JK y D

60

BIBLIOGRAFA

68

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

INTRODUCCIN
La materia de Electrnica Digital, es de gran importancia en la carrera de Ingeniera
Elctrica, debido a que permite el diseo de procesos con funciones lgicas que
permitan optimizar los sistemas y controlar su funcionamiento
.
El manual desarrollado plantea un compendio de prcticas dirigidas a los
estudiantes de la materia de Electrnica Digital, buscando que aprendan a utilizar
elementos para lgica digital, como es el caso de integrados, flip-flops, displays, etc.
Dentro de las prcticas desarrollas se inicia con la identificacin de elementos a
utilizar en el diseo de circuitos lgicos, as como su funcionamiento y simulacin
con multisim. Conforme se desarrollan las prcticas se van planteando ejercicios que
aportan los conocimientos en el saber-hacer de la materia y que adems permitirn
desarrollar circuitos simplificados que realicen el mismo funcionamiento a uno de tipo
robusto.

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

PRCTICA 1
CARACTERSTICAS
FSICAS DE ELEMENTOS
DIGITALES
INGENIERA ELCTRICA

QUINTO SEMESTRE

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

CARACTERSTICAS FSICAS DE ELEMENTOS DIGITALES


Objetivo general
Aprender el funcionamiento en forma virtual y fsica de elementos digitales para que se
apliquen en el diseo de circuitos lgicos digitales de procesos definidos.

Objetivos especficos:
Conocer las caractersticas de operacin de forma fsica y virtual de elementos
digitales de para comprender su funcionamiento.
Desarrollar circuitos propuestos de forma virtual y fsica para aplicar los elementos
digitales en prcticas posteriores de diseo en lgica de operacin.

Informacin bsica
Familias lgicas de los circuitos integrados
Una familia lgica es un conjunto de componentes digitales que comparten una tecnologa
comn de Fabricacin y tienen estandarizadas sus caractersticas de entrada y salida; es
decir, son compatibles unas con otras. Como consecuencia de la estandarizacin, la
interconexin entre dispositivos lgicos de una misma familia es particularmente sencilla y
directa: no requiere de etapas adicionales de acoplamiento.
La enumeracin de los pines de un integrado se muestra en la figura 1.

Figura 1. Numeracin de pines de un integrado


I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Las caractersticas elctricas destacables de estos componentes son las siguientes:

Tensin de alimentacin: 5 V, con una tolerancia (de 4,5 V a 5,5 V).

Niveles lgicos: entre 0,2 V y 0,8 V para el nivel bajo (L) y entre 2,4 V y 5 V para el
nivel alto (H), ya que estos chips son activados por altos y bajos, o tambin llamados
0 y 1, dgitos del sistema binario utilizados para estos usos en la electrnica.

Cdigo identificador: el 74 para los comerciales y el 54 para los de diseo militar.


Estos ltimos son chips ms desarrollados, ya que los de serie 74 soportan menos
rangos de temperaturas.

Temperatura de trabajo: de 0 C a 70 C para la serie 74 y de -55 hasta los 125 C


para la 54.

En las figuras: 2,3,4,5,6,7,8,9,10,11,12, se muestran diferentes tipos de compuertas de la


familia TTL (Transistor Transistor Logic)

Figura 2. Integrado y tabla de verdad


compuerta NAND

Figura 4. Integrado y tabla de verdad


de Inversor

Figura 3. Integrado y tabla de verdad


compuerta NOR

Figura 5. Integrado y tabla de verdad


compuerta AND

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Figura 6. Integrado y tabla de verdad


de compuerta OR

Figura 7. Integrado y tabla de verdad


de decodificador de 7 segmentos

Figura 8. Integrado y tabla de verdad


de Flip-Flop JK con clear

Figura 9. Integrado y tabla de verdad


de Flip-Flop D con preset y clear

Figura 10. Integrado y tabla de verdad


de Flip-Flop JK con preset y clear
I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Figura 11. Integrado y tabla de verdad


de compuerta OR

Figura 12. Integrado de contador de


de dcadas

En la figura 13, se muestra el generador de pulsos LM555.

Figura 13. Generador de pulsos 555


De los elementos que se emplean para visualizar datos de una cadena de bits, se
encuentran los displays de siete y ocho segmentos, cuya configuracin se muestran en las
figuras 14 y 15.

Figura 14. Display de siete segmentos

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Figura 15. Display de ocho segmentos


Protoboard
El "protoboard", "breadboard" (en ingls) o "placa board" es un tablero con orificios
conectados elctricamente entre s (Figura 16).

Figura 16. Configuracin del protoboard


Cuando se va a realizar una simulacin, se emplean compuertas lgicas virtuales, que son
utilizadas para realizar funciones lgicas. Un programa empleado es el multisim, que cuenta
con una amplia gama de elementos y puertas lgicas de integrados de la familia TTL y el
cual se encuentra representado por un icono, como se muestra en la figura 17

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Figura 17. Seleccin de una compuerta lgica en multisim


Para poder seleccionar el icono, se realiza lo siguiente:
1. busca con el cursor el botn place TTL de la pantalla principal y dar click
2. Al aparecer la ventana select a component, se puede buscar el tipo de integrado
que se desea emplear.
3. Escoger el tipo de integrado a utilizar en group - TTL.
4. Dar click en ok y aparecer una ventana donde se elegir uno de las compuertas o
componentes que conforman a un integrado fsico y que se clasifican con letras.

Material necesario:
Instrumentos:
Fuente de voltaje fijo o variable hasta 15 VCD.
Materiales:
Integrados: 1 compuerta AND 74LS08, 1 compuerta OR 74LS32, 1 compuerta
NAND 74LS00 y 1 compuerta NOR 74LS02.
3 resistencias de 330 .
Conductor de calibre pequeo.
1 protoboard.
4 leds.
Herramientas:
Pinzas de punta y pinzas de corte.
Otros:
Software de simulacin (Multisim).

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

10

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Procedimiento:
1. Comprobar la funcionalidad de cada una de las compuertas (AND, OR, NAND y NOR)
elaborando la simulacin (Figura 18, 20, 22 y 24), armado fsico (Figura 19, 21, 23 y
25) y verificar con su tabla de verdad correspondiente.

Figura 18. Simulacin de operacin


de 1 compuerta AND de 2
entradas y 1 salida

Figura 20. Simulacin de operacin


de 1 compuerta OR de 2
entradas y 1 salida

Figura 19. Conexin fsica para verificar


La lgica de 1 compuerta AND
de 2 entradas y 1 salida del
Integrado 74LS08

Figura 21. Conexin fsica para verificar


La lgica de 1 compuerta OR
de 2 entradas y 1 salida del
Integrado 74LS32

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

11

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Figura 22. Simulacin de operacin


de 1 compuerta NAND de 2
entradas y 1 salida

Figura 23. Conexin fsica para verificar


La lgica de 1 compuerta NAND
de 2 entradas y 1 salida del
Integrado 74LS00

Figura 24. Simulacin de operacin


de 1 compuerta NOR de 2
entradas y 1 salida

Figura 25. Conexin fsica para verificar


La lgica de 1 compuerta NOR
de 2 entradas y 1 salida del
Integrado 74LS02

2. Describir las observaciones correspondientes del funcionamiento de las compuertas


lgicas, incluyendo fotos del circuito fsico y de operacin.

Nota.- En el caso que en las figuras 19, 21, 23 y 25, se muestra la conexin de un motor de
CD a la salida de la compuerta, se puede utilizar 1 led como indicador de la salida.

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

12

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Cuestionario
1. Mencione cual es nivel de tensin de operacin de los integrados empleados de las
compuertas de la familia TTL?.

2. Si se conecta la salida de una compuerta AND a una de las entradas de una


compuerta OR y la otra entrada de la compuerta manda a 0, Cules seran las
respuestas a la salida de la compuerta OR?, considerando que se envan la
combinaciones correspondientes a las 2 entradas de la compuerta AND. Dibujar el
arreglo fsico y la tabla de verdad correspondiente.

3. Investigar los tipos de displays que pueden ser empleados y mencionar conforme la
alimentacin en comn, de Qu tipo son?.

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

13

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Conclusiones

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

14

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

15

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

PRCTICA 2
APLICACIN DEL
INTEGRADO NE555N
INGENIERA ELCTRICA

QUINTO SEMESTRE

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

16

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

APLICACIN DEL INTEGRADO NE555N


Objetivo general
Implementar el Integrado NE555N en el circuito de control equivalente de un semforo para
controlar el detenerse o avanzar por medio de pulsaciones.

Objetivos especficos:
Elaborar la simulacin en multisim para comprobar que va a operar en forma
adecuada el circuito de control.
Armar el circuito fsico con el integrado NE555N para realizar una comparacin
conforme a la simulacin y entender su funcionamiento.

Material necesario:
Instrumentos:
Fuente de voltaje fijo o variable hasta 15 VCD.
Materiales:
1 integrado NE555N o similar.
1 potencimetro de 100 K
6 resistencias: 2 de 330 , 1 de 1 K, 1 de 10 K , 1 de 20 K y 1 de 100 K.
Conductor de calibre pequeo.
1 protoboard.
2 leds (rojo y verde).
3 capacitores: 1 de 1 f, 10 f y 47 f a 16 V.
Herramientas:
Pinzas de punta y pinzas de corte.
Otros:
Software de simulacin (Multisim).

Procedimiento
1. Elaborar la simulacin en multisim (para seleccionar el generador de pulsos se da
click en Place Mixed, como se muestra en la figura 26) del circuito de control de la
figura 27, empleando el integrado NE555N.

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

17

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Figura 26. Seleccin en multisim del integrado NE555N (equivalente LM555CN)

Figura 27. Circuito de control equivalente de un semforo

2. Armar el circuito de forma fsico, siguiendo el circuito de la figura 27, considerando


que se puede emplear hasta un voltaje de 7 VCD en la fuente y otro valor del
capacitor hasta 47 f, va a depender de la velocidad a controlar de los pulsos con el
integrado NE555N.
3. Cambiar a diferentes valores del capacitor y de la resistencia en serie con el
potencimetro que permitan notar las diferencias en la velocidad de generacin de
pulsos a la salida del NE555N.

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

18

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Desarrollo de la prctica

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

19

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

20

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Conclusiones

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

21

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

PRCTICA 3
CONVERTIDOR DE DIGITAL
A ANALGICO (D/A) CON
CIRCUITO R-2R
INGENIERA ELCTRICA

QUINTO SEMESTRE

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

22

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

CONVERTIDOR DE DIGITAL A ANALGICO (D/A) CON CIRCUITO R-2R


Objetivo General
Elaborar un circuito que proporcione salidas en binario para la conversin digital a analgico
con un circuito en escalera R-2R de 4 entradas.

Objetivos especficos:
Armar un circuito de generacin de pulsos para conectarlo a un contador de dcadas
BCD y obtener cuatro salidas digitales.
Realizar las operaciones analgicas de la conversin D/A para determinar el voltaje a
la salida analgica.
Elaborar la simulacin y la conexin completa del convertidor D/A que permita realizar
mediciones en la salida analgica para comprobar que el voltaje obtenido a la salida
analgica corresponde a las cuatro entradas digitales.

Material necesario:
Instrumentos:
Fuente de voltaje fijo o variable hasta 15 VCD.
1 multmetro digital.
Materiales:
1 integrado NE555N o similar.
1 integrado 74LS90 (Contador de dcadas BCD)
1 potencimetro de 100 K
1 resistencia de 10 K .
3 resistencias que pueden ir desde 100 hasta 1 K
5 resistencias que deben ser al doble del valor (2R) de las 3 que se adquieran
conforme al punto anterior
Conductor de calibre pequeo.
1 protoboard.
1 capacitor de 47 f a 16 V.
4 relevadores a 5 VCD de accionamiento en la bobina
Herramientas:
Pinzas de punta y pinzas de corte.
Otros:
Software de simulacin (Multisim).
I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

23

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Procedimiento
1. Elaborar la simulacin del circuito de la figura 28 de un contador de dcadas
empleando un generador de pulsos NE555N, cuyas salidas se van a emplear para las
entradas del circuito en escalera R-2R.

Figura 28. Simulacin en multisim del generador de dcadas

2. Adaptar las salidas del 74LS90 a un conjunto de relevadores que permitan con
contactos enviar bits de 0 y 1 a un nivel de tensin de 10 V hasta 16 V que se deben
conectar al circuito en escalera R-2R y obtener una salida analgica (Figura 29).

Salida analgica

Figura 29. Relevadores adaptados a la entrada del circuito R-2R

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

24

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

3. Simular el circuito completo en multisim y armar el circuito fsicamente para


comprobar el voltaje analgico a la salida, de acuerdo a los bits de entrada en el
circuito R-2R.
4. Empleando el mtodo de tensiones en los nodos, obtener el voltaje analgico en la
salida para 3 combinaciones de 4 bits y para las dems combinaciones se puede
emplear la expresin general para obtener los dems voltajes.
5. Tomar el voltaje con el multmetro a la salida analgica y compararlo con el resultado
analtico con cada cambio de bits.

Nota.- En caso de ser necesaria alguna modificacin en el circuito propuesto, elaborar el


diagrama de alambrado correspondiente con las modificaciones e incluirlo en tamao doble
carta, explicando el funcionamiento y el porqu de dichas modificaciones.

Desarrollo de la prctica

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

25

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

26

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Conclusiones

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

27

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

PRCTICA 4
SUMA DIGITAL CON BITS
INGENIERA ELCTRICA

QUINTO SEMESTRE

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

28

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

SUMA DIGITAL CON BITS


Objetivo General
Aplicar los conceptos de lgica de compuertas para el diseo de un circuito sumador de uno,
dos y hasta cuatro bits.

Objetivos especficos:
Elaborar la simulacin de un circuito lgico de un sumador para comprobar su
funcionamiento conforme a entradas en binario.
Armar el circuito fsicamente que permita introducir bits para comparar las sumas con
las obtenidas en la simulacin.

Material necesario:
Instrumentos:
Fuente de voltaje fijo o variable hasta 0-15 VCD.
1 multmetro digital.
Materiales:
3 Integrado 74LS86 (Compuerta OR EXCLUSIVA).
3 integrado 74LS08 (Compuerta AND).
1 Integrado 74LS32 (Compuerta OR).
5 leds de color rojo.
Conductor de calibre pequeo.
1 protoboard.
Herramientas:
Pinzas de punta y pinzas de corte.
Otros:
Software de simulacin (Multisim).

Procedimiento:
1. Realizar la simulacin del circuito lgico (Figura 30) que suma un bit con software
multisim.

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

29

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Figura 30.- Suma de un bit con compuertas lgicas

2. El circuito de la figura 30, muestra la suma de un bit A + bit B, que en el caso de la


simulacin es la suma de 1 + 1 en binario, en el cual al considerar las siguientes
reglas en la suma de binarios:
0+0=0
0+1=1
1+0=1
1 + 1 = 0 se acarrea 1
Se tiene como respuesta que la salida 1 es 0 y la salida 2 es 1 debido al acarreo, en
este caso una compuerta OR EXCLUSIVA da una respuesta similar a la suma y con
la compuerta AND se realiza el acarreo. Conforme a lo mencionado y considerando
otras combinaciones a las entradas en bits, a completar la tabla 1 para la suma de un
bit

B
0
0
1
1

+
+
+
+

A
0
1
0
1

Salida 2

Salida 1

Tabla 1.- Resultados de la suma de un bit

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

30

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

3. Armar el circuito fsicamente empleando la compuerta OR EXCLUSIVA (Figura 31) y


comparar la respuesta a la salida conforme a la simulacin y la tabla 1.

Figura 31.- Compuertas OR EXCLUSIVAS, integrado 74LS86

4. Elaborar la simulacin (figura 32), obtener la tabla de comportamiento y armar el


circuito fsico para la suma de dos bits.

Figura 32.- Arreglo para sumar 2 bits con compuertas lgicas

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

31

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

5. Explicar el funcionamiento del circuito sumador de dos bits de la figura 32 y llenar la


tabla 2 del comportamiento a las salidas del circuito.

D
0
0
1
1
1
0
1

C
0
1
0
0
1
1
1

+
+
+
+
+
+
+

B
0
0
1
0
1
1
1

A
0
1
0
0
0
0
1

SALIDA 3

SALIDA 2

SALIDA 1

Tabla 2.- Resultados de la suma de dos bits

6. Elaborar el diseo de un circuito sumador de 4 bits, realizando: la simulacin,


diagrama de alambrado, Armado del circuito fsico y la respuesta correspondiente a
varias combinaciones de 4 bits a la entrada en una tabla.
Nota.- El circuito de alambrado, se debe elaborar a mano en un cuadro de papel bond de 40
cm X 40 cm y se debe anexar al reporte, detallando en el diagrama cada uno de los
elementos, enumerando pines, indicando niveles de voltaje y que es cada elemento.

Desarrollo de la prctica

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

32

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

33

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

34

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

35

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

36

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Conclusiones

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

37

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

PRCTICA 5
CONTROL DE UN
PROCESO DE CALIDAD EN
PULVERIZADO
INGENIERA ELCTRICA

QUINTO SEMESTRE

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

38

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

CONTROL DE UN PROCESO DE CALIDAD EN PULVERIZADO


Objetivo General
Disear un circuito lgico empleando compuertas lgicas para controlar un proceso de
pulverizado.

Objetivos especficos:
Elaborar la simulacin del circuito lgico para comprobar que va a realizar el proceso
especificado
Armar el circuito fsicamente para mostrar el funcionamiento del circuito lgico en el
proceso de pulverizado.

Material necesario:
Instrumentos:
Fuente de voltaje fijo o variable hasta 0-15 VCD.
1 multmetro digital.
Materiales:
Integrados 74LS04 (Compuerta NOT).
Integrados 74LS08 (Compuerta AND).
Integrados 74LS32 (Compuerta OR).
Integrado 74LS47 (Decodificador BCD a 7 segmentos).
Integrado 74LS90 (Contador de dcadas)
Display de nodo comn.
Resistencias de 330 .
Relevadores de 5 VCD.
Circuito generador de pulsos.
Conductor de calibre pequeo.
1 protoboard.
Dems elementos que se requieran en el diseo del circuito lgico.
Herramientas:
Pinzas de punta y pinzas de corte.
Otros:
Software de simulacin (Multisim y Proteus).
I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

39

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Procedimiento:
1. El circuito a disear, debe controlar el movimiento de un contenedor y un proceso de
vibracin en otro recipiente (Figura 33) bajo las siguientes condiciones:
Al inicio del proceso al tener el conteo de 0, se debe encender un led de color
verde.
Al caer roca pulverizada en el contenedor, tenga un movimiento de derecha a
izquierda que complete el proceso en el conteo 1, 2, 3 y 4, donde en cada
pulso tenga un retardo de tiempo entre cambios de 3 segundos. Durante el
recorrido, se debe distribuir uniformemente la roca pulverizada.
Una vez que se termine de distribuir la roca pulverizada, se debe comenzar
con el proceso de vibracin en la parte inferior del recipiente en el siguiente
conteo 8, 9, 10, 11 y 12 con retardo de tiempo entre cambios de 6 segundos.
Una vez terminado ambos procesos, en el conteo 14 y 15 se debe encender
un led de color rojo que se concluy con el proceso.

Figura 33.- Bosquejo general del mdulo a disear

2. El circuito que controle el proceso, debe ser elaborado con compuertas lgicas,
simplificado con mapas de Karnaugh y se pueden utilizar elementos auxiliares de
apoyo como son: relevadores, circuito generador de pulsos, etc.

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

40

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

3. Elaborar el circuito de alambrado correspondiente a mano en una hoja de papel bond


de 50 X 50 cm, perfectamente detallado y anexarlo al reporte de la prctica.
4. Realizar la simulacin correspondiente a todo el circuito de control en Multisim y
Proteus y elaborar el circuito de emplacado en Proteus correspondiente.

Desarrollo de la prctica

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

41

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

42

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

43

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

44

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

45

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

46

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

47

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

48

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Conclusiones

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

49

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

PRCTICA 6
DISEO DE UN
DECODIFICADOR A 7
SEGMENTOS EMPLEANDO
MAPAS DE KARNAUGH
INGENIERA ELCTRICA

QUINTO SEMESTRE

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

50

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

DISEO DE UN DECODIFICADOR A 7 SEGMENTOS EMPLEANDO MAPAS DE


KARNAUGH
Objetivo General
Elaborar un circuito empleando compuertas lgicas para ser empleado por un Display de 7
segmentos de forma virtual.

Objetivos especficos:
Elaborar la simulacin del circuito lgico para comprobar su funcionamiento en
multisim
Llevar a cabo el encapsulado virtual del circuito lgico para sea empleado con un
Display virtual de 7 segmentos

Material necesario:
Otros:
Software de simulacin (Multisim).

Procedimiento:
1. Considerando los segmentos a iluminar en un Display (Figura 34) y para 4 bits de
entrada; empleando miniterminos y maxiterminos plantear las funciones que
proporcionen la respuesta a la salida requerida por cada segmento (a, b, c, d, e, f y g)

Figura 34.- Segmentos que componen a un display

2. Empleando mapas de Karnaugh, realizar las simplificaciones correspondientes para


miniterminos y maxiterminos.

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

51

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

3. Elaborar el circuito correspondiente en multisim para miniterminos y maxiterminos del


decodificador de 7 segmentos, que funcione para display de nodo y ctodo comn.
4. Llevar a cabo el encapsulado de los circuitos y verificar que dan la codificacin
correspondiente BCD a siete segmentos en los displays.

Desarrollo de la prctica

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

52

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

53

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

54

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

55

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

56

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

57

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

58

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Conclusiones

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

59

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

PRCTICA 7
DISEO DE UN CONTADOR
DE DESCADAS CON FLIP
FLOP JK Y D
INGENIERA ELCTRICA

QUINTO SEMESTRE

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

60

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

DISEO DE UN CONTADOR DE DECADAS CON FLIP-FLOP JK Y D


Objetivo General
Elaborar un circuito digital empleando Flip-Flop JK y D para un conteo de dcadas de forma
virtual y fsica

Objetivos especficos:
Elaborar la simulacin con bsculas JK y D para comprobar su funcionamiento en
multisim
Armar el circuito fsico para comparar su funcionamiento con respecto a la simulacin
virtual

Material necesario:
Instrumentos:
Fuente de voltaje fijo o variable hasta 15 VCD.
Materiales:
1 integrado NE555N o similar.
1 potencimetro de 100 K
13 resistencias: 9 de 330 , 1 de 1 K, 1 de 10 K , 1 de 20 K y 1 de 100
K.
Conductor de calibre pequeo.
1 protoboard.
2 Integrados 74LS74 (Basculas D con Preset y Clear).
2 Integrados 74LS76 (Basculas JK con Preset y Clear).
1 Integrado 74LS47 (Decodificador BCD a 7 segmentos).
1 Display de nodo comn.
Herramientas:
Pinzas de punta y pinzas de corte.
Otros:
Software de simulacin (Multisim o Proteus).

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

61

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Procedimiento:
1. Elaborar los circuitos correspondientes a un contador de dcadas de 4 bits con
basculas JK (Figura 35) y D (Figura 36).

Figura 35.- Flip-Flop JK (74LS76)

Figura 36.- Flip-Flop D (74LS74)

2. Realizar la simulacin de los circuitos elaborados con basculas JK y D y verificar su


funcionamiento.
3. Armar el circuito fsico correspondiente al contador de dcadas con basculas JK y D.

Desarrollo de la prctica

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

62

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

63

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

64

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

65

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

66

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

Conclusiones

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

67

MANUAL DE PRCTICAS DE ELECTRNICA DIGITAL

BIBLIOGRAFA
1. Tocci, R. J., Widmer Neal S., Moss Gregory L., Sistemas digitales, Principios y
aplicaciones, 10 Edicin, Ed. Pearson, 2007.
2. Mano, Morris, Kime Charles R., Logic and computer design fundamentals, 4. Edicin,
Ed. Prentice Hall, 2007.
3. Manuales de datos TTL y CMOS (Texas Instruments).
4. Nelson, Victor P., Nagle, H. Troy, Irwin, J. David, Anlisis y diseo de circuitos lgicos
digitales, Ed. Prentice Hall

I.E. JUAN GABRIEL HERNNDEZ VSQUEZ

68

Vous aimerez peut-être aussi