Académique Documents
Professionnel Documents
Culture Documents
INTRODUCCION
En el informe se investig acerca de circuitos
electrnicos, la aplicacin digital de transistores
mosfet, operadores y ecuaciones lgicas.
A partir de eso se pueden llegar a acabo los
objetivos generales del laboratorio en donde se
requiere disear, simular con la ayuda de PSpice
anlisis de dos familias lgicas TTL y CMOS.
La compuerta lgica est definida como un
dispositivo electrnico que es la expresin
representada fsicamente de un operador
booleano, es decir que el dispositivo deber
cumplir las condiciones del operador booleano
(operacin lgica), los cuales son: AND, OR,
NOT, NAND, NOR, XAND, XOR; estos
dispositivos vienen en circuitos integrados
reciben 1 o 0 como entrada.
PLANTEAMIENTO
a) Seleccin de compuertas y descripcin a
la familia que pertenecen.
OPERADOR SN7401 el cual es una
compuerta el cual trabaja como una
NAND, en otras palabras una NOT
AND. Que es el circuito bsico de la
familia lgica TTL.
La puerta NAND es una puerta lgica
que produce una salida que es falsa
solamente si todas sus entradas son
verdaderas; o verdadera en el caso de
que las entradas sean falsas, es
significativa debido a que cualquier
funcin booleana se puede implementar
mediante el uso de una combinacin de
puertas NAND. Esta propiedad se llama
integridad funcional, es decir, se puede
implementar cualquier otra funcin
lgica (AND, OR, etc) utilizando solo
puertas NAND. Al igual que en los en
los circuitos integrados TTL utilizando
transistores de emisor mltiple, se
requiere un menor nmero de
transistores que una puerta NOR.Los
sistemas digitales que emplean ciertos
circuitos lgicos se aprovechan de
integridad funcional de NAND.
http://cidelamesa.blogspot.com/p/circuitosdigitales.html
b) Operacin lgica
B)
Operacin lgica:
Familia TTL
AND-OR-Inversor.
Inversor.
AND-Inversor.
NOR.
Niveles Lgicos
Alto Nivel de Voltaje en la Entrada VIH
Bajo Nivel de Voltaje en la Entrada VIL
Alto Nivel de Voltaje en la Salida VOH
Bajo Nivel de Voltaje en la Salida VOL
Mxima Corriente de Entrada requerida
IIL cuando V = VOL
Mxima Corriente de Entrada requerida
IIH cuando V = VOH
Rango
2.0
0.8
2.4
0.4
1.5
40
48
mA
0.25
mA
mA
Niveles logicos
VIH min
VIL max
VOH min
VOL max
IOL min
IOH min
rangos
3.5
1.5
4.4
0.33
0.51
0.51
unidades
V
V
V
V
mA
mA
TTL SN7401
Estado alto
VOH VIH = VNIL
2,4V - 2,0V = 0,4V.
Estado bajo
VIL VOL = VIH
O,8V 0,4V = 0,4V
CD 4068B CMOS
Estado alto
VIL mx VOL mx = VNIL
1.5V 0.33V = 1.17V
Estado bajo
VOH min VIH min = VNIH
4.4V 3.5V = 0.9V
Tabla 3 Clculos margen de ruido. Fuente propia
e) Simulacion en Spice
i)
Fanout=
j)
I OH 0.25 mA
=
=6.25=6
I IH
40 A
Io VoZi
=
Ii ViZo
k) Todos los dispositivos de la familia
lgica CMOS son especialmente
susceptibles a daos por carga
electrosttica. Ya que tiene una alta
impedancia de entrada, por ende una
pequea carga electrosttica que circule
por estas altas impedancias puede dar
origen a voltajes peligrosos; Esto se
debe a que la estructura interna que tiene
el CMOS est basada en la tecnologa
MOS (Metal Oxido Semiconductor).
Esta alta impedancia permite que se
desarrollen fcilmente voltajes altos,
capaces de destruir la capa de xido
aislante que separa la compuerta del
canal en estos dispositivos.Las entradas
CMOS no deben dejarse desconectadas
debido a su alta sensibilidad al ruido y a
la electricidad esttica, estos factores
pueden sobrecalentar los transistores
MOSFET P y N ponindolos en estado
de conduccin.
Un circuito integrado CMOS se destruye
con voltajes estticos entre 250 y 3000V.
l)
0V
VDD
30% VDD
70% VDD
TTL
CMOS
33MHz-145MHz
90MHz-150MHz
BIBLIOGRAFIA
Familias TTl y CMOS
http://www.virtual.unal.edu.c
o/cursos/ingenieria/2000477/l
ecciones/090101.htm
http://www.ti.com/lit/ds/syml
ink/sn74f240.pdf
Familias Logicas
http://www.uhu.es/adoracion.
hermoso/Documentos/Tema2-CaracTTL.pdf
CONCLUSIONES
La diferencia entre la familia lgica TTL y
CMOS: en la compuerta TTL se hace uso de
transistores bipolares, consumen ms potencia,
tienen una velocidad de operacin ms elevada