Académique Documents
Professionnel Documents
Culture Documents
1.1
FET
Maior
Menor
Menor
Maior
Menor
TBJ
Menor
Maior
Maior
Menor
Maior
Como visto o JFET um dispositivo de trs terminais, sendo que um deles controla a corrente entre
os outros dois. Para esse transistor, o dispositivo de canal n ser o principal e haver pargrafos e
sees a respeito do impacto do uso de um JFET de canal p.
Fig. 2 Transistor JFET
Na ausncia de um potencial aplicado, o potencial JFET possui duas junes p-n no polarizadas. O
resultado uma regio de depleo em cada juno, semelhante mesma regio de um diodo no1
polarizado. Uma regio de depleo no possui portadores livres e, por isso, no permite a
conduo atravs da regio.
VGS=0V, VDS>0V
Porta conectada fonte para dar condio VGS=0V.
Resultado: terminal de porta e fonte no mesmo potencial e uma regio de depleo na
extremidade inferior de cada material p.
Aplicando VDD (=VDS), estabelece-se a corrente ID.
ID=IS.
Fig. 3 JFET com VGS=0V e VDS>0V.
Note que a regio de depleo na parte superior maior que a inferior (fig. 3). A regio superior do
material est polarizada reversamente em cerca de 1,5V e a regio inferior polarizada reversamente
em apenas 0,5V (fig. 4).
Fig. 4 Variao dos potenciais reversos de polarizao atravs da juno p-n de um JFET de canal n.
Elevando o valor de VDS a um valor em que as duas regies de depleo se toquem, surge a
condio de estrangulamento (VP). ID no cortada pois ele limitada pela corrente mxima IDSS.
Fig. 6 Condio de estrangulamento
Se VDS>VP JFET caractersticas de uma fonte de corrente. Logo: IDSS mxima se VGS=0V e
VDS>|VP|.
Fig. 7 Fonte de corrente equivalente para VGS=0V, VDS>VP
VGS<0V
Aplicando uma tenso negativa, pode-se definir curvas semelhantes a VGS=0V, mas com
valores para VDS.
Se VGS=VP ID=0mA.
Fig. 8 Aplicao de uma tenso negativa no terminal de porta de um JFET
No primeiro grfico da fig. 10, o crescimento vertical indica que houve uma ruptura, e a corrente
atravs do canal (no sentido normalmente esperado) limitada agora apenas pelo circuito externo.
Fig. 11 Smbolos do JFET: (a) canal n; (b) canal p
1.2
Caracterstica de transferncia
) , onde
a varivel de controle,
so constantes.
Se VGS=0V, ID=IDSS
Se VGS=VP, ID=0mA
Exemplo 1 Esboce a curva de transferncia definida por IDSS=12mA e VP=-6V.
1.3
Matchad
Folha de dados: Alldatasheet.com
Relaes importantes
JFET
TBJ
(
1.4
Emprego do MOSFET
No h conexo eltrica direta entre o terminal de porta e o canal de um MOSFET, pois a camada
SiO2 representa uma camada isolante.
A camada isolante de SiO2 na construo do MOSFET a responsvel pela alta impedncia de
entrada do dispositivo.
A fig. 15 mostra o MOSFET tipo depleo de canal n com VGS=0V e uma tenso VDD aplicada.
Fig. 15 MOSFET tipo depleo de canal n
Fig. 16 Curvas caractersticas de dreno e de transferncia para um MOSFET tipo depleo de canal n
Exemplo 3 Esboce a curva de transferncia para um MOSFET tipo depleo de canal n com
IDSS=10mA e VP=-4V.
Fig. 18 Smbolos grficos para (a) MOSFETs tipo depleo de canal n (b) MOSFETs tipo depleo de canal p
Observe na fig. 19 que no existe um canal entre as duas regies dopadas tipo n. Essa a
principal diferena que existe entre a construo do MOSFET tipo depleo e o MOSFET tipo
intensificao.
A caracterstica de transferncia dada pela equao no linear controlada pela tenso portafonte que a tenso limiar, e pela constante k definida pelo dispositivo empregado.
(
) , onde (
) e
(
) representam um ponto particular das curvas do
dispositivo ligado. A equao que determina o valor de k :
)
)
Fig. 20 Curvas caractersticas de dreno de um MOSFET tipo intensificao de canal n com V T=2V e k=0,278 x
10-3 A/V2.
Para valores de VGS menores do que o nvel de limiar, a corrente de dreno de um MOSFET tipo
intensificao 0mA.
Fig. 21 Esboo das curvas caractersticas de transferncia de um MOSFET tipo intensificao de canal n
Fig. 22 MOSFET tipo intensificao de canal p com VT=2V e k=0,5 x 10-3 A/V2
Fig. 23 Smbolos para (a) MOSFET tipo intensificao de canal n e (b) MOSFET tipo intensificao de canal p
1.5
Polarizao do FET
As relaes gerais que podem ser aplicadas anlise cc dos amplificadores a FET so:
Para o JFET e o MOSFET tipo depleo, a equao de Shockley relaciona as variveis de entrada e
sada:
(
JFET
10
O resistor RG est presente para assegurar que Vi aparea na entrada do amplificador FET na
anlise ca.
Para a anlise cc:
(
Equaes: ...
A configurao com autopolarizao elimina a necessidade de duas fontes cc. A tenso de controle
porta-fonte agora determinada pela tenso atravs do resistor RS colocado no terminal da fonte da
configurao, como mostrado na fig. 26.
Fig. 26 Configurao de JFET com autopolarizao
Para a anlise cc, os capacitores podem novamente serem substitudos por circuitos abertos, e o
resistor RG pode ser substitudo por um curcto-circuito equivalente, j que IG=0A.
O resultado o circuito da fig. 27:
Fig. 27 Anlise cc da configurao com autopolarizao
Equaes: ...
Exemplo 5: Determine os seguintes parmetros para o circuito da figura abaixo:
VGSQ, IDQ, VDS, VS, VG, VD.
12
Equaes...
Fig. 30 Esboo da equao do circuito para a configurao com divisor de tenso
13
Exemplo 6: Determine os seguintes parmetros para o circuito da figura abaixo: IDQ, VGSQ, VD, VS,
VDS, VDG.
MOSFET
Tipo depleo
Anlise semelhante ao JFET.
Exemplo 7: Para o MOSFET tipo depleo de canal n da figura abaixo, determine: IDQ, VGSQ e VDS.
Tipo intensificao
14
Equaes: ...
Exemplo 8: Determine IDQ e VGSQ para o MOSFET tipo intensificao da figura abaixo:
15
Equaes:...
Exemplo 9: Determine IDQ, VGSQ, VDS para o circuito a figura abaixo:
1.6
Circuitos combinados
16
1.7
Projeto
Para a elaborao de um projeto existem outras limitaes alm das condies cc do circuito em
questo.
rea de aplicao, nvel de amplificao desejada, potncia do sinal e as condies de operao so
algumas das consideraes para sua realizao.
Deve-se se tomar cuidado com nveis de rudo nas condies reais para evitar distores e
descasamento de impedncia.
Nem sempre as condies do projeto na anlise cc existem disponveis no mercado. Normalmente
se faz a anlise cc e depois verifica os dispositivos disponveis para venda.
Exemplo 11: Determine o valor de gm para um JFET que apresenta Idss=8mA e Vp=-4V nos
seguintes pontos de polarizao cc.
(a) VGS=-0,5V
(b)VGS=-1,5V
(c)VGS=-2,5V
Exemplo 12: Para o JFET com a curva caracterstica de transferncia do exemplo anterior:
(a) Determine o valor mximo de gm.
(b) Determine o valor de gm para: VGS=-0,5V; VGS=-1,5V; VGS=-2,5V.
18
Exemplo 13: Sabendo-se que yfs=3,8mS yos=20S, esboce o modelo equivalente ca do FET.
Circuito JFET com polarizao fixa
Fig. 37 Configurao do JFET com polarizao fixa
19
20
Rs sem desvio
Fig. 43 Configurao JFET com autopolarizao incluindo o efeito de Rs com r d
21
22
Fig. 51 Determinao de Zo
23
Exemplo 14: Escolha os valores de RD e RS para o circuito da figura abaixo para produzir um
ganho igual a 8, usando um valor relativamente alto de gm para esse dispositivo definido em
VGS=1/4VP.
24
Logartmo
Fig. 54 Folha de grfico semilog
25
Decibis
O efeito de impedncias diferentes (R1R2) costuma ser ignorado, e a equao de GdB aplicada
apenas para estabelecer uma base de comparao entre os valores tenso ou corrente. Para essas
situaes, o ganho em decibel deve ser denominado ganho de tenso ou corrente em decibis, para
diferenci-lo do decibel empregado para valores de potncia.
Uma das vantagens de usar uma relao logartmica a maneira como ela pode ser aplicada em
estgios em cascata. Por exemplo, o ganho de tenso total de uma sistema em cascata dado por:
| | | || || | | |
Aplicando a relao logartmica apropriada obtemos:
| |
| |
| |
| |
| |( )
Isso significa que o ganho em decibel de um sistema em cascata simplesmente asoma dos ganhos
em dB de cada estgio:
26
Observe que a escala horizontal uma escala logartmica, permitindo a representao das regies de
baixas e altas frequncias. Para cada grfico, as regies de baixas, altas e mdias frequncias foram
definidas. Alm disso, os motivos principais da reduo do ganho nas altas e baixas frequncias
foram indicados dentro de parnteses. Para o amplificador com RC, a queda nas baixas frequncias
devida ao aumento na reatncia de CC, CS ou CE e, nas altas frequncias, a queda resultado da
capacitncia parasita de alguns elementos e do ganho dependente da frequncia dos dispositivos
ativos. Para compreender a queda no ganho em sistemas com acoplamento por transformador,
necessrio compreender tanto a operao de transformao quanto o circuito equivalente do
transformador.
27
Para cada sistema da figura 57, h uma faixa de frequncias na qual o valor do ganho igual ou
prximo ao valor nas frequncias mdias. Para estabelecer os limites de frequncia em que temos
um alto ganho relativo, 0,707AVmed o ganho escolhido para especificar a frequncia de corte. As
frequncias correspondentes f1 e f2 so normalmente chamadas de frequncias de canto, corte,
banda, quebra, ou meia potncia. O fator 0,707 foi escolhido porque, nesse nvel, a potncia de
sada metade do valor na banda mdia, isso , nas mdias frequncias: (quadro...)
3.1
Para o amplificador TBJ ou FET de nico estgio, nas baixas frequncias, a frequncia de corte
determinada pela combinao R-C pelos capacitores CC, e pela rede CE e CS que determina os
parmetros resistivos. Pode ser estabelecido para cada elemento capacitivo um circuito R-C
semelhante ao da figura 58 e pode ser determinada a frequncia na qual a tenso cai a 0,707 do seu
valor mximo. Uma vez determinadas as frequncias de corte para cada capacitor, a frequncia de
corte inferior do sistema pode ser determinada.
Fig. 58 Combinao R-C que definir a frequncia de corte inferior
Sendo assim o capacitor pode ser substitudo pelo curto-circuito equivalente (figura 59). Isso resulta
em Vo Vi para altas frequncias.
Fig. 59 Circuito R-C da figura 58 em frequncias muito altas
Em f =0 Hz:
28
A aproximao de circuito aberto pode ser aplicada, como mostra a figura 60:
Fig. 60 Circuito R-C da figura 59 em f=0Hz
Essa situao est mostrada na figura 61. A sada 70,7% da entrada. A frequncia em que isso
ocorre :
Em logaritmo:
(quadro...)
29
Observe que esses resultados fornecem uma reta quando colocados em uma escala log. Na mesma
figura desenhada outra reta para a condio de 0dB, onde f f1. Conforme j mencionado, os
segmentos de reta (assntotas) so precisos para 0dB quando f f1, para a reta horizontal, e quando
f1 f, para a reta inclinada.
Vimos que, no entanto, que quando f-f1, h uma queda de 3dB no ganho em relao ao valor no
meio da faixa. Utilizando essa informao associada ao traado dos segmentos de reta, podemos
montar um grfico razoavelmente exato da resposta em frequncia, como indicado na figura 62. O
grfico de assntotas com pontos de quebra associados chamado de diagrama de Bode da
amplitude versus frequncia.
Os clculos da curva mostram que:
Multiplicando-se a frequncia por 2, equivalente a 1 oitava, obtm-se uma alterao de 6dB
no ganho, como pode ser observado pelo aumento de ganho de f1/2 para f1.
Para uma variao de 10:1 na frequncia, equivalente a uma dcada, h uma variao de
20dB no ganho, como pode ser notado de f1/10 para f1.
A partir de agora, podemos obter um grfico em decibel para uma funo com o formato da
equao do ganho em dB (Av(dB)). Primeiro determine f1 do circuito e depois esboce duas assntotas
uma ao longo da reta de 0dB e a outra passando por f1, com uma inclinao de 6dB/oitava ou
20dB/dcada. Finalmente, encontre o ponto de 3dB em f1 e esboce a curva.
Exemplo 18 Para o circuito da figura abaixo:
(a) Determine a frequncia de corte.
(b) Esboce as assntotas e localize o ponto de -3dB.
(c) Esboce a curva de resposta em frequncia.
30
3.2
Fig. 63 Amplificador TBJ com carga RL, com capacitores que afetam a resposta em baixas frequncias
(Quadro...)
CS,CC e CE afetaro a resposta apenas em baixas frequncias. Para as frequncias no meio da faixa,
os equivalentes de curto-circuito dos capacitores podem ser inseridos. Embora cada um afete o
ganho em faixas de frequncias semelhantes, a frequncia de corte inferior mais alta determinada
por CS, CC, CE ter o maior impacto sobre a resposta, pois a ltima frequncia de corte antes do
meio da faixa. Se as frequncias esto relativamente distantes entre si, a frequncia de corte mais
alta determinar a frequncia de corte inferior do sistema. Se houver duas ou mais frequncias de
31
corte altas, o resultado ser o aumento da frequncia de corte inferior e a reduo da banda
passante resultante do sistema. Em outras palavras, h uma interao entre elementos capacitivos
que pode afetar a frequncia de corte inferior do sistema. No entanto, se as frequncias de corte
estabelecidas por cada capacitor diferirem suficientemente entre si, o efeito de uma sobre a outra
poder ser desprezado.
Exemplo 19:
(a) Determine a frequncia de corte inferior para o circuito da figura abaixo, utilizando os
seguintes parmetros:
CS=10F,
CE=20 F,
CC=1 F
RS=1k,
R1=40K,
R2=10K,
RE=2K,
RC=4K,
RL=2,2K
=100
ro=,
VCC=20V
32
33
O fato de fLE ser significativamente maior que fLS ou fLC sugere que esse ser o fator predominante
na determinao da resposta de baixa frequncia para o sistema completo. Observe a grande
semelhana entre o grfico que tem sob influncia apenas de CE com o grfico geral com a
influncia de CS, CC e CE ao mesmo tempo. Ambos confirmam, sem dvida, o fato de que a mais
alta das frequncias de corte inferior tem o maior impacto sobre a frequncia de corte inferior para o
sistema.
(b) Esboce a resposta em frequncia utilizando um diagrama de Bode.
34
OBS: No se esquea de que a anlise realizada nesta seo no se limita ao circuito analisado
(figura 63). Para qualquer configurao de transistor, simplesmente isole cada combinao R-C
formada por um elemento capacitivo e determine as frequncias de corte. As frequncias resultantes
determinaro, ento, se h uma forte interao entre os elementos capacitivos na determinao da
resposta completa e qual elemento o maior responsvel pela frequncia de corte mais baixa do
circuito. A anlise realizada na prxima seo far um paralelo com a desenvolvida anteriormente
na determinao das frequncias de corte inferiores do amplificador FET.
Amplificador FET
Fig. 68 Elementos capacitivos que afetam a resposta em baixas frequncias de um amplificador JFET
Resumo...
35
Exemplo 20:
a) Determine a frequncia de corte inferior para o circuito da figura 68, utilizando os seguintes
parmetros:
CG=0,01F
CC=0,5F
CS=2 F
Rsig=10K
RG=1M
RD=4,7K RL=2,2K
IDSS=8mA
Vp=-4V
rd=
VDD=20V
b) Esboce a resposta em frequncia, utilizando um diagrama de Bode.
3.3
Para qualquer amplificador inversor, a capacitncia de entrada ser incrementada pelo efeito da
capacitncia Miller, que sensvel ao ganho do amplificador e capacitncia intereletrodos
(parasita) entre os terminais de entrada e sada do dispositivo ativo.
Veja seo 11.8 livro texto.
3.4
- Parmetros do circuito
36
37
- Variao de hfe ou
Figura 73- Circuito equivalente ca para pequenos sinais em alta frequncia de Giacoletto ( hbrido)
Exemplo 21: Para o circuito da figura abaixo, com os parmetros abaixo determine:
Rs=1K,
R1= 40K,
R2= 10K,
RE=2K,
RC=4K,
RL=2,2K,
CS=10F,
CC=1F,
CE=20F,
=100,
ro=,
VCC=20V,
Cbe=36pF,
Cbc=4pF,
Cce=1pF,
Cwi=6pF,
Cwo=8pF.
38
39
Amplificador FET
Figura 77- Elementos capacitivos que afetam a resposta em altas frequncias do FET
40
CC= 0,5F,
CS= 2F,
RD= 4,7K,
RS= 1K,
RL= 2,2K,
IDSS= 8mA,
Vp= -4V,
rd=,
VDD= 20V,
Cgd= 2pF,
Cgs= 4pF,
Cds= 0,5pF,
Cwi= 5pF,
Cwo= 6pF
41
A principal funo dos estgios em cascata atingir um ganho global maior. Como a polarizao cc
e os clculos ca para um amplificados em cascata seguem as equaes deduzidas para os estgios
individuais, um exemplo demonstrar os diferentes clculos para se determinar a operao de
polarizao cc e ca.
Exemplo 23: Calcule a polarizao cc, o ganho de tenso, a impedncia de entrada, a impedncia
de sada e a tenso de sada resultante para o amplificador em cascata mostrado na figura abaixo.
Calcule a tenso na carga, se uma carga de 10K for conectada na sada.
Exemplo 24: Calcule o ganho de tenso, a impedncia de entrada e a impedncia de sada para o
amplificador TBJ em cascata da figura abaixo. Calcule a tenso de sada resultante se uma carga de
10K for conectada sada.
44
Exemplo 25: Calcule o ganho de tenso para o amplificador Cascode da figura abaixo:
45
Circuito equivalente ca
Para anlise ca tomemos como exemplo um circuito Darlington seguidor de emissor.
Figura 87 Circuito Darlington para anlise ca
46
47
O par realimentado utiliza um transistor pnp acionando um transistor npn e ambos atuam
efetivamente como se fossem um transistor pnp. Conforme ocorre com a Conexo Darlington, o par
realimentado tambm possui um ganho de corrente elevado.
Polarizao cc
Quadro...
Exemplo 28: Calcule as correntes e tenses de polarizao para o circuito da figura 91 para que Vo
seja metade da tenso da fonte (ICRC=9V).
Operao ca
Figura 92 Circuito equivalente ca da figura 91
48
49
4.5
Figura 94 (a) Circuito de realimentao srie de tenso, (b) Circuito equivalente sem realimentao
O circuito da figura 94(a) mostra um amplificador com dois estgios em cascata, cujos ganhos de
tenso so respectivamente Av1 e Av2. A sada do segundo estgio dirigida para a entrada por meio
dos resistores R1 e R2. O sinal sobre o resistor Rl soma-se com sinal negativo ao sinal de entrada ve
(este caso corresponde realimentao negativa da tenso srie).
Considerando-se na figura 94(a) que o ganho de corrente do segundo estgio muito maior que a
unidade, o erro cometido ser pequeno na utilizao das frmulas da faixa de passagem e da
distoro harmnica, pois poderemos desprezar i face a i.
O projeto com realimentao negativa pode ser avaliado atravs de um diagrama de blocos, como o
da figura 95 e assim pode ser feito o estudo de estabilidade do sistema e desenvolver diversos
projetos de malha de controle para diversas aplicaes seja ela industrial ou no. Exemplos: avies,
celulares, eletrodomsticos, eletrnicos, plantas industriais, plataformas de petrleo, etc.
50
Este tipo de acoplamento usado para a amplificao de sinais chamados de corrente contnua,
em virtude de a frequncia ser muito baixa.
Observando o circuito da figura 97, vemos que um transistor PNP est ligado diretamente a um
transistor NPN. A direo do fluxo de corrente indicada pelas setas. Se a corrente do coletor do
primeiro estgio for maior que a corrente de base do estgio seguinte, devemos ligar o resistor RC
(carga do coletor), como est indicado pela linha tracejada.
Como o nmero de componentes necessrios no amplificador acoplado diretamente mnimo,
teremos o mximo de economia e tambm a mxima fidelidade de sinal. Entretanto, o nmero
de estgios que podem ser acoplados diretamente limitado.
5 Amplificadores de potncia
Um amplificador de potncia tem a funo de fornecer, a partir de pequenos sinais, grandes sinais
s cargas de baixa impedncia (grandes correntes), portanto potncia.
O rendimento de um sistema mostra a capacidade que ele tem de transformar potencia consumida
em potencia til. Essa relao pode ser vista na equao abaixo:
Classe de operao
O que determina o tipo de classe de operao de um amplificador o modo como os transistores do
estgio de sada operam, na tentativa de se obter maior linearidade (menor distoro) e/ou
rendimento.
Sero apresentadas algumas classes que se aplicam amplificadores de udio, pois existem outras
que so utilizadas em amplificadores de alta frequncia (RF) ou controles de potncia.
52
Classe A: O sinal de sada varia por um ciclo de 360 completo. A figura 98(a) mostra que para isso
necessrio que o ponto Q seja polarizado em um nvel que permita que o sinal varie para cima e
para baixo sem atingir uma tenso suficientemente para ser restringida pelo valor da fonte de tenso
ou desa a um ponto suficientemente baixo para atingir o valor inferior da fonte, ou 0V nessa
descrio.
Figura 98 Classes de operao de amplificadores
O amplificador classe A possui uma baixa eficincia, principalmente com pequenos sinais de
entrada, quando pouca potncia ca liberada para a carga. (25% de eficincia mxima para uma
conexo de carga direta ou realimentada em srie e 50% para uma conexo utilizando
transformador para ligar-se carga).
Classe B: Um circuito classe B fornece um sinal de sada que varia sobre metade do ciclo da
entrada, ou por 180 de sinal, como mostra a figura 98(b). Portanto o ponto de polarizao cc est
em 0V, e a sada varia, ento, a partir desse ponto, durante meio ciclo. Obviamente, a sada no
uma reproduo fiel da entrada se apenas meio ciclo est presente. So necessrios dois
amplificadores classe B um para fornecer sada durante o semiciclo positivo e outro para operar
no semiciclo de sada negativo. A combinao dos semiciclos fornece, ento, uma sada para os
360 completos de operao. Esse tipo de conexo realiza a operao chamada de push-pull (iremos
ver mais a frente ao longo do captulo). Observe que a operao classe B, por si s, gera um sinal de
sada muito distorcido, pois o sinal de entrada reproduzido na sada somente para 180 da
oscilao do sinal de sada.
Esse tipo de classe fornece uma eficincia mxima que chega a 78,5%.
Classe AB: Um amplificador pode ser polarizado em um valor cc acima do valor correspondente
corrente zero de base da classe B e acima da metade do valor da fonte da classe AB. A operao
classe AB requer ainda uma conexo push-pull para atingir um ciclo de sada completo, porm, o
valor de polarizao cc geralmente est muito prximo do valor zero de corrente de base para uma
melhor eficcia de potncia. Para operao classe AB, a oscilao do sinal de sada ocorre entre
180 e 360 e no uma operao classe A nem classe B.
Esse tipo de classe mantm sua eficincia entre 25% (ou 50%) e 78,5%.
Classe C: A sada de um amplificador classe C polarizada para uma operao em menos de 180
do ciclo operando apenas com circuitos sintonizados (ressonantes), os quais fornecem um ciclo
53
completo de operao para a frequncia sintonizada ou ressonante. Portanto essa classe de operao
utilizada em amplificaes especiais de circuitos sintonizados, como as de rdio ou de
comunicaes.
A classe C geralmente no utilizada para transferir grandes quantidades de potencia; portanto, a
eficincia no dada.
Classe D: Esta classe de operao uma forma de amplificao para sinais pulsados (digitais), que
permanecem ligados por um curto intervalo de tempo e desligados durante um longo intervalo.
A utilizao de tcnicas digitais possibilita a obteno de um sinal que varia sobre um ciclo
completo (utilizando circuitos de amostragem-e-reteno) para recriar a sada a partir de vrios
trechos do sinal de entrada. A principal vantagem da operao classe D que o amplificador est
ligado (utilizando potncia) durante curtos intervalos, e a eficincia global pode, na prtica, ser
muito alta.
Esse tipo de classe pode obter uma eficincia de potencia maior que 90% e fornece a operao mais
eficiente de todas as classes de operao.
A figura 99 mostra as classes de amplificadores com seus ciclos de operao e eficincia de
potencia. Observe:
Figura 99 Classes de amplificadores
Se o sinal de entrada ampliado, a sada aumenta sua amplitude de oscilao em torno do ponto de
polarizao cc estabelecido at que a tenso ou a corrente de coletor atinjam seus limites. Para a
corrente, essa condio representada pela corrente zero no limite inferior ou VCC/RC no limite
superior de sua oscilao. Para tenso coletor-emissor, os limites so 0 V e VCC.
Figura 102 Variao do sinal de entrada e sada do amplificador
Consideraes de potncia
A potencia de um amplificador fornecida pela fonte. Na ausncia de um sinal de entrada, a
corrente cc drenada a corrente de polarizao do coletor, ICQ. A potncia drenada :
Mesmo com um sinal ca aplicado, a corrente mdia drenada da fonte permanece a mesma, de
maneira que a equao acima representa a potncia de entrada fornecida ao amplificador
classe A com realimentao-serie.
Potencia de sada
A tenso e a corrente de sada variando em torno do ponto de polarizao fornecem potencia
ca para a carga. Essa potncia liberada para a carga, RC, no circuito da figura 100. O sinal ca,
Vi, faz a corrente de base variar em torno da corrente de polarizao cc, e a corrente de coletor
variar em torno de seu valor quiescente, ICQ. Conforme mostrado na figura 102, o sinal de
entrada ca resulta em sinais ca de corrente e tenso. Quanto maior o sinal de entrada, maior a
oscilao de sada, at o mximo fixado pelo circuito. A potencia ca liberada para a carga (RC)
pode ser escrita de vrias maneiras.
Utilizando sinais eficazes:
) (
( ) ( )
( )
( )
56
Utilizando sinais pico-a-pico: A potncia ca liberada para a carga pode ser escrita utilizando:
) (
Eficincia
( )
( )
Eficincia mxima
Para o amplificador classe A com realimentao-srie, a eficincia mxima pode ser determinada
quando utilizamos as oscilaes mximas de tenses e correntes.
Mxima VCE(p-p)=VCC
Mxima IC(p-p)=VCC/RC
A mxima potncia de entrada pode ser calculada ao utilizarmos a corrente de polarizao cc fixada
na metade do valor mximo:
( )
( )
( )
57
Ao do transformador
Como sabemos um transformador pode aumentar ou diminuir os valores de tenso ou corrente de
acordo com sua razo de espiras. Alm disso, a impedncia conectada de um lado de um
transformador pode ser mostrada como tendo um valor maior ou menor (aumento ou reduo) no
outro lado do transformador, dependendo do quadrado da razo entre espiras do transformador. A
discusso a seguir considera a transferncia de potncia ideal (100%) do primrio para o
secundrio; ou seja, nenhuma perda de potncia calculada.
Transformao de tenso (vide figura 103-a)
58
59
Reta de carga CA
Para prosseguir com a anlise ca, necessrio calcular a resistncia de carga ca vista quando se
olha para o primrio do transformador e ento desenhar a reta de carga ca sobre a curva
caracterstica do coletor. A tcnica de anlise grfica ocorre ento como se segue. Desenhe a reta de
carga ca de maneira que ela passe atravs do ponto de operao e tenha um coeficiente angular de
-1/RL (a resistncia de carga refletida), o coeficiente angular da reta de carga sendo o negativo do
inverso da resistncia de carga ca. A oscilao do sinal de sada pode exceder o valor de V CC. A
tenso desenvolvida atravs do primrio do transformador pode ser bem grande. necessrio,
ento, aps a obteno da reta de carga ca, verificar se a oscilao de tenso no excede os valores
nominais mximos do transistor.
Oscilao do sinal e potencia de sada CA
A figura 105 mostra as oscilaes dos sinais de tenso e corrente no circuito da figura 102. Das
variaes do sinal mostradas, os valores pico-a-pico das oscilaes do sinal so:
)
(
)(
60
Corrente de carga:
Potncia de sada:
61
Eficincia
Consideramos at agora o clculo da potencia ca liberada para a carga. Consideraremos, em
seguida, a potncia de entrada fornecida pela fonte, as perdas de potncia no amplificador e a
eficincia global de potencia do amplificador classe A acoplado a transformador.
Potencia de entrada cc obtida da fonte:
( )
Para o amplificador acoplado a transformador, a potencia dissipada pelo transformador pequena
(devido pequena resistncia cc de uma bobina) e ser ignorada. Logo, a nica perda de potencia
considerada aqui aquela dissipada pelo transistor de potencia e calculada utilizando:
( )
Onde: PQ a potencia dissipada por calor. A equao acima deve ser utilizada quando utilizamos
um amplificador classe A.
Quando o sinal de entrada muito pequeno, com uma potencia ca muito pequena liberada para a
carga, a potencia mxima dissipada pelo transistor.
Quando o sinal de entrada grande e a potencia liberada para a carga tambm grande, menos
potencia dissipada pelo transistor. Em outras palavras, a dissipao de potencia em um
amplificador classe A atinge seu mximo quando a carga desconectada do amplificador; e o
transistor dissipa a mnima quantidade de potencia quando a carga est drenando a mxima potencia
possvel do circuito.
Exemplo 34 Para o circuito da figura do exemplo 33 e seus resultados, calcule a potencia de
entrada cc, a potencia dissipada pelo transistor e a eficincia do circuito para o sinal de entrada do
mesmo.
Mxima eficincia terica
Para um amplificador classe A acoplado a transformador, a mxima eficincia terica atinge 50%.
Com base nos sinais obtidos utilizando o amplificador, temos:
62
Figura 108 Conexo de um amplificador push-pull carga: a) utilizando duas fontes de tenso; b)
utilizando uma fonte de tenso
( )
63
ou
( )
- Eficincia
( )
( )
Utilizando as equaes
( )
( )
( )
[( )
( )
( )
A eficincia mxima em
( )
( ):
( )
( )]
O livro texto mostra que a potencia dissipada pelos transistores de sada a diferena entre a
potencia de entrada liberada pelas fontes e a potencia de sada liberada para a carga.
( )
Onde
a potencia dissipada pelos dois transistores (figura 109). A potencia consumida por cada
transistor :
Figura 109 Amplificador de udio classe B
Exemplo 36 Para um amplificador classe B que fornea um sinal de 20V de pico para uma carga
de 16 (alto-falante) e uma fonte de alimentao de VCC=30V, determine a potncia de entrada, a
potencia de sada e a eficincia do circuito.
Consideraes mxima de potncia
Leia pgina 507 e 508.
Nessa seo vamos ver alguns dos circuitos mais utilizados para o classe B.
Os sinais de entrada para o amplificador podem ser um nico sinal, e o circuito ofereceria ento
dois estgios de sada diferentes, cada um operando em metade do ciclo. Se a entrada for
representada por dois sinais de polaridades opostas, dois estgios semelhantes poderiam ser
utilizados, cada um operando um ciclo alternado devido ao sinal de entrada.
Vimos que um circuito classe B fornece um sinal de sada que varia sobre metade do ciclo da
entrada, ou por 180 de sinal.
Uma maneira de obter a inverso de polaridade ou fase utilizar um transformador. Entradas de
polaridade opostas podem ser facilmente obtidas utilizando amp-ops com duas sadas opostas, ou
empregando alguns estgios de amp-ops para obter dois sinais de polaridades opostas.
Existe tambm a possibilidade de obter uma operao de polaridade oposta utilizando uma nica
entrada e transistores complementares, por exemplo, npn e pnp, ou nMOS e pMOS.
O link abaixo mostra alguns projetos de amplificadores operacionais para algumas potencias muito
utilizada:
http://mpmendes-electronica.blogspot.com.br/2012/01/amplificador-de-potencia-de-audio.html
A figura 110 mostra diferentes formas de obtermos sinais invertidos em fase a partir de um nico
sinal.
Figura 110 Circuitos separadores de fase: a) transformador com derivao central para fornecer sinais de
fase oposta; b) Estgio TBJ com sada em fase no emissor e sada de fase oposta no coletor. Se o ganho
prximo de 1 para cada sada, a mesma amplitude obtida. Dois estgios amp-op (c)
65
O circuito da figura 111 utiliza um transformador com derivao central para produzir sinais de
polaridades opostas para os dois transistores (npn e pnp) de entrada e um transformador na sada
para acionar a carga (alto-falante).
Durante o primeiro semiciclo de operao, o transistor Q1 levado para a conduo, enquanto o
transistor Q2 est cortado. A corrente I1 atravs do transformador produz o primeiro semiciclo de
sinal para a carga. No segundo semiciclo ocorre o contrrio.
Circuito push-pull
Quando um transistor opera na classe B, ele ceifa um semiciclo. Para evitar distores dois
transistores so usados em uma configurao push-pull. Isto que quer dizer que um transistor
conduz em um semiciclo e o outro no outro semiciclo.
Este tipo de configurao permite mais ganho do que um transistor poderia fornecer sozinho. Este
amplificador pushpull (seguidor de emissor push-pull) usado onde a sada de alta potncia elevada
e fidelidade so necessrias: estgios da sada do receptor, moduladores AM, etc.
A fim de se evitar problemas de cross distortion, ambos os transistores deveriam estar ligeiramente
polarizados, o que pode ser conseguido incluindo-se diodos ou resistores para uma prvia
polarizao.
Circuito de simetria complementar
Utilizando transistores complementares (npn e pnp), podemos obter um ciclo completo de sada
atravs da carga, utilizando semiciclos de operao de cada transistor (figura 112).
Enquanto um nico sinal de entrada aplicado na base de ambos os transistores, estes, sendo de
tipos opostos, conduziro em semiciclos opostos da entrada.
66
A figura 113 mostra uma verso mais prtica de um circuito push-pull utilizando transistores
complementares.
Figura 113 Circuito push-pull com sistema complementar utilizando transistores Darlington
67
Em circuitos amplificadores de potencia prticos, prefervel usar transistores npn para ambos os
dispositivos de sada de alta corrente. Como a conexo push-pull composta por dispositivos
complementares, um transistor pnp de alta potencia deve ser utilizado.
Um maneira prtica de obtermos operaes complementares utilizando os mesmos transistores npn
casados para a sada oferecida pelo circuito quase-complementar.
Figura 114 Amplificador de potencia push-pull quase-complementar sem transformador
Exemplo 38 Para o circuito do exemplo 37, calcule a mxima potencia de entrada, a mxima
potencia de sada, a tenso de entrada para a mxima potencia de operao e a potencia dissipada
pelos transistores de sada nessa tenso.
68
Exemplo 39 Para o circuito do exemplo 37, determine a mxima potencia dissipada pelos
transistores de sada e a tenso de entrada em que isso ocorre.
5.5
Distoro de amplificadores
Um sinal senoidal puro tem uma nica frequncia na qual a tenso varia positiva e
negativamente.
Um sinal que varia menos do que um ciclo completo de 360 considerado como tendo
distoro. Um amplificador ideal capaz de amplificar um sinal senoidal puro, produzindo uma
forma de onda senoidal.
Quando ocorre a distoro, a sada no uma duplicata exata (exceto no valor da amplitude) do
sinal de entrada.
Uma das tcnicas de descrever a distoro utiliza a anlise de Fourier. Esse mtodo descreve
qualquer forma de onda peridica em termos dos componentes de frequncia (componentes
harmnicos ou apenas harmnicos).
- Distoro harmnica
Consideramos que um sinal possui distoro harmnica quando h componentes harmnicos de
frequncia (e no simplesmente o componente fundamental).
|
|
Onde
|
|
valores de sinal mximo e mnimo e o tempo no qual eles ocorrem. O sinal mostrado indica que
alguma distoro est presente.
Uma equao que aproximadamente descreve a forma de onda do sinal distorcido :
No ponto 1 (
):
No ponto 2 (
):
No ponto 3 (
| |
Exemplo 42 Calcule a distoro do segundo harmnico se uma forma de onda de sada
mostrada em um osciloscpio mostrar as seguintes medidas:
a) VCEmin=1V, VCEmx=22V, VCEQ=12V
b)VCEmin=4V, VCEmx=20V, VCEQ=12V
70
A potencia total devida a todos os componentes harmnicos do sinal distorcido pode ser
calculada utilizando:
A potncia total tambm pode ser descrita em termos de distoro harmnica total:
Exemplo 43 Para uma leitura de distoro harmnica de D2=0,1, D3=0,02, D4=0,01, com I1=4
A e RC= 8, calcule a distoro harmnica total, a potencia do componente fundamental e a
potencia total.
Descrio grfica de componentes harmnicos de sinal distorcido
Uma forma de onda distorcida, tal como a que ocorre na operao classe B, pode ser
representada, se utilizarmos a anlise de Fourier, por uma fundamental com componentes
harmnicos.
A figura 116(a) mostra um semiciclo positivo resultante da operao de um amplificador classe
B. Utilizaqndo tcnicas de anlise de Fourier, o componente fundamental do sinal distorcido
pode ser obtido conforme mostra a 116(b). Da mesma forma o segundo e o terceiro harmnicos
so mostrados em 116(c) e 116(d). Utilizando a tcnica de Fourier, a forma de onda distorcida
pode ser construda pela adio dos componentes fundamental e harmnico 116(e).
Figura 116 Representao grfica de um sinal distorcido do uso de componentes harmnicos
71
Amplificador Classe C
Nesse tipo de amplificador o ngulo de conduo fica abaixo de 180o. A conduo concentrada no
pico negativo do sinal, onde a tenso sobre o elemento controlador menor, sendo necessrio carga
em paralelo com circuito ressonante. Consegue-se eficincia da ordem de 70%, mas o amplificador
no linear. utilizado em transmissores de FM, onde a amplitude constante, ou em estgios
finais de AM, sendo neste caso a modulao de udio sobreposta polarizao de anodo (ou
coletor/dreno), e o sinal RF de entrada mantido constante. A distoro harmnica reduzida a
nveis aceitveis pelo efeito seletivo da ressonncia paralela.
Figura 117 Classe C
Amplificadores classe D
72
Neste tipo de circuito o elemento controlador trabalha saturado ou cortado sobre carga resistiva
ou indutiva, apresentando forma de onda quadrada ou retangular na tenso de coletor ou dreno.
A alta eficincia conseguida pelo fato do elemento controlador no ser submetido tenso e
corrente simultaneamente a maior parte do tempo. A perda de energia ocorre na transio entre
corte e saturao e deve ter o menor tempo possvel em relao ao perodo do sinal amplificado,
o que limita a sua aplicao em frequncias altas.
Uma vantagem deste modo de amplificao que pode ser linear, no sentido em que a potncia
do sinal de sada pode ser proporcional a do sinal de entrada, desde que se faa varivel a
proporo entre o tempo de saturao e o de corte segundo aquele sinal. Deste modo, o valor
mdio do sinal de sada segue o sinal de entrada. A carga normalmente precedida de um filtro
passa baixa com frequncia de corte abaixo da frequncia de comutao, deixando passar
apenas o sinal amplificado. utilizado em fontes de alimentao chaveadas, onde o sinal de
sada DC e a comutao entre 10Kz e 200KHz, e em amplificadores de udio e moduladores
de alta eficincia, comutando entre 50KHz e 500KHz.
A eficincia fica em torno de 90%, dependendo da frequncia de comutao e da velocidade dos
comutadores.
Figura 119 Classe D
73
Essa dissipao de potencia, entretanto, somente permitida at uma temperatura mxima. Acima
dessa temperatura, a capacidade de dissipao de potencia do dispositivo deve ser diminuda para
que, em temperaturas mais altas do invlucro, a capacidade de potencia suportada seja reduzida
para 0W na mxima temperatura do dispositivo.
Quanto maior a potencia suportada pelo transistor, mais alta a temperatura do invlucro. Na
verdade, o fator limitante na potencia suportada a temperatura da juno do coletor do dispositivo.
Transistores de potencia so montados em grandes encapsulamentos de metal para fornecerem uma
grande rea pela qual o calor gerado pelo dispositivo possa irradiar (ser transferido).
Ainda assim, operando o transistor diretamente em contato com o ar (montando-o em uma placa de
material plstico, por exemplo), restringe bastante a relao nominal de potencia do dispositivo.
Se, em vez disso (como prtica usual), o transistor montado sobre alguma forma de dissipador, a
sua capacidade de dissipar potencia pode se aproximar mais do valor nominal mximo. Quando o
dissipador utilizado, o calor produzido pelo transistor dissipando potencia tem uma grande rea
para irradiar (transferir) para o ar, mantendo a temperatura do invlucro em um valor mais baixo do
que resultaria sem o uso de dissipador.
Figura 123 - Dissipadores
75
O sinal de entrada, Vs (figura 125), aplicado a um circuito misturado, onde combinado com
um sinal realimentado, Vf. A diferena entre esse sinais, Vi, ento a tenso de entrada para o
amplificador.
Existem quatro maneiras bsicas de conectar o sinal de realimentao. Tenso e corrente podem
ser realimentadas para a entrada em srie ou em paralelo:
1 Realimentao de tenso em srie
Figura 126 Realimentao de tenso em srie
77
78
Tenso se refere conexo da tenso de sada como entrada para o circuito de realimentao;
corrente diz respeito drenagem de parte da corrente de sada atravs do circuito de
realimentao; srie significa a conexo do sinal realimentado em srie com o sinal de entrada,
e paralelo refere-se conexo do sinal realimentado em paralelo a uma fonte de corrente na
entrada.
A realimentao em srie tende a aumentar a resistncia de entrada, enquanto a realimentao
em paralelo tende a diminuir a resistncia de entrada.
A realimentao de tenso tende a diminuir a impedncia de sada, e a realimentao de
corrente tende a aumentar a impedncia de sada.
Em geral, impedncias de entrada mais elevadas e impedncias de sada mais baixas so
desejadas para a maioria dos amplificadores em cascata.
79
Tenso em
paralelo
Corrente em srie
Ganho de Tenso
Impedncia de
entrada
Impedncia de
sada
Corrente em
paralelo
-
Caso outros estgios sejam adicionados no sistema, possvel que introduzam um rudo maior
do que o amenizado pela realimentao negativa. Para diminuir esse problema (pode ser que
somente isso no resolva), deve-se ento reajustar o ganho do amplificador com realimentao a
fim de se obter um ganho mais alto e ao mesmo tempo reduzir o sinal de rudo.
Efeito da realimentao negativa no ganho e na largura de banda
Sendo o ganho total da realimentao de tenso em srie:
, para
80
O amplificador com realimentao negativa apresenta um largura de banda maior (Bf) do que o
amplificador sem realimentao (B).
No ponto de 3dB o amplificador com realimentao possui uma frequncia de corte superior
mais alta e a inferior mais baixa. Veja a figura 132.
Figura 132 Efeito da realimentao negativa no ganho a na banda passante
81
||
||(
)
(
Substituindo...
(
Exemplo 46 Calcule o ganho sem e com realimentao para o amplificador FET da figura
133 e com os seguintes componentes: R1=80K, R2=20K, Ro=10K, RD=10K e
gm=4000s.
b) Realimentao de tenso em srie utilizando um amp-op
Figura 134 Realimentao de tenso em srie com amp-op
82
( )(
83
A figura 136 mostra um estgio amplificador com transistor (TBJ). Como o resistor RE do
emissor no curto circuitado pelo capacitor, o circuito possui efetivamente uma realimentao
de corrente em srie.
A corrente atravs do resistor RE produz uma tenso de realimentao que se ope ao sinal
aplicado pela fonte, de forma que a tenso de sada reduzida
Para retirar a realimentao de corrente em srie, o resistor emissor deve ser removido ou
desviado por um capacitor (CE).
Sem realimentao:
(
)
)
Com realimentao:
)(
)
(
84
O circuito com amp-op de ganho constante da figura 137a proporciona uma realimentao de
tenso em paralelo. Observando a figura 137b e as caractersticas ideais do amp-op Ii=0, Vi=0, e
com ganho de tenso infinito, temos:
Vf=0
(
A realimentao :
- Com realimentao:
(
)(
Figura 138 Amplificador com realimentao de tenso em paralelo utilizando um FET: a) circuito; b)
circuito equivalente
Exemplo 49- Calcule o ganho de tenso com e sem realimentao para o circuito 138a, com
gm=5mS, RD=5,1K, RS=1K e RF=20K.
86
Como o ganho do amplificador varia com a frequncia, em altas frequncias ele cai em relao
ao seu valor na faixa central do espectro. Alm disso, o deslocamento de fase de um
amplificador tambm depende da frequncia.
Se, medida que a frequncia aumenta, o deslocamento de fase varia, parte do sinal
realimentado adicionado ao sinal de entrada. Portanto, possvel que o amplificador comece a
oscilar devido realimentao positiva.
Se o amplificador oscila nas altas ou baixas frequncias, esse circuito no pode ser
utilizado.
Um projeto apropriado de amplificador com realimentao requer que o circuito seja estvel em
toda a faixa de frequncias, e no apenas na de interesse. Caso contrrio, uma perturbao
transiente pode levar um amplificador aparentemente estvel oscilao.
Critrio de Nyquist
Para avaliar a estabilidade de um amplificador com realimentao como uma funo da
frequncia, o produto A e o deslocamento de fase entre a entrada e a sada so fatores
determinantes.
Uma das tcnicas mais utilizadas o critrio de Nyquist. O diagrama de Nyquist utilizado
para traar o ganho e a fase como funo da frequncia em um plano complexo. Esse diagrama
consiste da combinao de dois diagramas de Bode: o de ganho e deslocamento de fase versus o
de frequncia, em apenas um diagrama.
De forma rpida possvel saber se um amplificador estvel para todas as frequncias e
quanto ele estvel em relao a algum critrio relativo a ganho ou a deslocamento de fase.
Utilizao do critrio:
Considere a figura 140 que mostra o plano complexo, com alguns pontos de vrios valores de
ganho (A) plotados em diferentes ngulos de deslocamento de fase.
Figura 140 Plano complexo mostrando pontos de ganho e fase tpicos
Anlise do diagrama:
Na origem, o ganho e a frequncia so nulos (para acoplamento RC).
Nos pontos de frequncias cresentes, f1, f2 e f3, a fase e a amplitude de A crescem.
Na frequncia representativa, f4, o valor de A o comprimento do vetor da origem at o ponto
f4, e o deslocamento de fase o ngulo .
Na frequncia f5, o deslocamento de fase 180.
Nas frequncias mais altas, o ganho cai at 0.
O critrio de estabilidade pode ser descrito da seguinte forma:
O amplificador ser instvel se a curva de Nyquist traada envolver (circundar) o ponto 1; caso contrrio, ser estvel.
Figura 142 Diagrama de Nyquist indicando as condies de estabilidade: a) estvel; b) instvel
88
OBS: Envolver o ponto -1 significa que, para um deslocamento de fase de 180, o ganho de
malha (A) maior que 1; portanto, o sinal de realimentao est em fase com a entrada e
grande o suficiente para resultar em um sinal de entrada maior do que o aplicado,
gerando a oscilao.
Margens de ganho e fase
Devido o critrio de Nyquist, sabemos que um amplificador com realimentao estvel se o
ganho de malha (A) for menor do que a unidade (0 dB) quando seu ngulo de fase 180.
Podemos determinar tambem algumas margens de estabilidade para indicar quanto o
amplificador est proximo de sua condio instvel.
Margem de ganho (MG) definida como sendo o valor negativo de |A| em decibis na
frequencia em que o ngulo de fase 180. Portanto, 0 dB, que corresponde a um valor A=1,
est no limiar de estabilidade.
Margem de fase (MF) definida pela diferena entre 180 menos amplitude do ngulo no qual
o valor de |A| uma unidade (0 dB).
Figura 143 Diagrama de Bode mostrando as margens de ganho e de fase
6.5
Na figura 143, quando a chave na entrada do amplificador est aberta, no h oscilao. Imagine
que haja uma tenso fictcia na entrada do amplificador (Vi).
Isso resulta em uma tenso de sada Vo=AVi aps o estgio amplificador e em uma tenso
Vf=(AVi) aps o estgio de realimentao. Portanto, temos uma tenso de realimentao Vf=
AVi, onde A chamado de ganho de malha.
Se os circuitos do amplificador bsico e os de realimentao fornecerem A com amplitude e
fase corretas, Vf poder ser igual a Vi.
Ento, quando a chave fechada e a tenso fictcia Vi removida, o circuito continuar
operando desde que a tenso de realimentao seja suficiente para operar o amplificador e que
os circuitos de realimentao forneam uma tenso de entrada apropriada para manter a
operao de malha.
A forma de onda na sada permanecer aps o fechamento da chave se a condio:
A=1 for atendida Esse o critrio de Barkhausen para a oscilao.
Na realidade no necessrio um sinal de entrada para a oscilao, basta apenas a condio
A=1 (na prtica A>1). Tenso de rudo.
Alguns exemplos: geradores de efeitos sonoros, clocks, qualquer aplicao que necessite da
oscilao do sinal.
90
OBS: as formas de onda resultantes nunca so exatamente senoidais. Mas, quanto mais prximo
de 1 for o fator A, mais prximo de uma senoide o sinal. A figura 144 mostra como o rudo
consegue proporcionar a condio de oscilao de estado permanente.
Figura 144 Estabelecimento da oscilao de estado permanente
6.6
Este circuito no tem um rendimento muito elevado, servindo mais para a produo de sinais
senoidais de pequena potncia na faixa de udio. No mximo algumas dezenas de quilohertz
podem ser obtidos desta configurao.
Figura 145 Oscilador de deslocamento de fase idealizado
Para que o ganho de malha seja maior do que 1, o ganho de corrente do transistor deve ser:
6.7
93
6.8
94
Vrios circuitos podem ser montados a partir do esquema mostrado na figura 150, onde tanto a
entrada como a sada do circuito so sintonizadas. Dependendo dos elementos de reatncia
designados para o diagrama da figura 150, obtemos diferentes tipos de osciladores:
a) Oscilador Colpitts
Oscilador Colpitts com FET
Figura 151 Oscilador Colpitts com FET
95
b) Oscilador Hartley
Oscilador Hartley com FET
Figura 154 Oscilador Hartley com FET
96
6.9
Oscilador a cristal
97
98
Oscilador a cristal
Um amp-op pode ser utilizado em um oscilador a cristal, como a figura 161.
Figura 161 Oscilador a cristal utilizando um amp-op
99
100
Referencias
1 - BOYLESTAD, R. L.; NASHELSKY, L. Dispositivos eletronicos e teoria de circuitos. 6.ed. Rio
de janeiro: Prentice Hall do Brasil, 1999.
2 - SEDRA, A. S., SMITH, K. C. Microeletrnica. 4.ed. So Paulo: Makron Books, 2000.
http://www.studior.com.br/amp_avan.pdf, acesso em agosto de 2013.
5
6
7
AMPLIFICADORES
TRANSISTORIZADOS
<
https://www.google.com.br/url?sa=t&rct=j&q=&esrc=s&source=web&cd=3&ved=0CDg
QFjAC&url=http%3A%2F%2Fwww.mercadodaaviacao.com.br%2Fphps%2Fbaixar_ap
ostila.php%3Farquivo%3D514cc0e957524552dbe2040e52ee0987.pdf&ei=ZrMHUtH_Eoi0
9QT4poDIBw&usg=AFQjCNG8jTf_duvNDnOJgYnWzMs9zua6NA> acesso em agosto
2013.
Amplificador
eletrnico
push-pull.
http://www.cin.ufpe.br/~ags/eletr%F4nica/aula12_pushpull.pdf. Acesso em: Agosto de 2013.
NETTO,
M.
L.
Amplificadores
com
Mltiplos
Estgios.
<
http://www.lsi.usp.br/~roseli/www/psi2307_2004-Teoria-6-AmpME.pdf >. Acesso em agosto
de 2013.
101
102