Académique Documents
Professionnel Documents
Culture Documents
I.
TITULO
Familia de compuertas lgicas
II.
OBJETIVOS
Compuertas lgicas 3
Descrivba
la
operacin
del
inversor, la compuerta AND y la
compuerta OR.
Describa la operacin de las
compuertas NAND y NOR.
Expresar la operacin de las
compuertas NOT, AND, OR, NAND
y NOR, utilizando el algebra
Booleana.
Describa la operacin de las
compuertas OR-exclusiva y NORexclusiva.
Reconocer utilizar la simbologia
de las compuertas logicas, la
simbologia americana y europea
deacuerdo
a
las
normas
ANSI/IEEE91-1984.
Construir los diagramas de tiempo
mustrando las relaciones de
entrada y salida para las diferentes
compuertas logicas.
Realizar la comprobacion basica
de los circuios integrados que
utilizan la tecnologia CMOS y TTL.
Explicart las diferencia que existen
entre las familias de compuertas
logicas que utilizan la tecnologia
CMO y TTL.
Defina tiempo de retardo de
propagacion,
disipacion
de
potencia, el producto potencavelocidad y el termino fan-out
relacionada con las compuertas
logicas.
Listar las funciones especificas
1
III.
TEXTO EN INGLES
PALABRAS
NUEVAS
Simbolo multisim
simbolo del LOGO
TEXTO EN INGLES
TRADUCCIN
PALABRAS
NUEVAS
X = A
Esta expresion establece que la salida es
complemento de la entrada, entonces si A=0,
X=1 y si A=1, entonces X=0. La figura 3-6
muestra esto.la variable complenetada
3.2.
TEXTO EN INGLES
LA COMPUERTA AND.
TRADUCCIN
PALABRAS
NUEVAS
TEXTO EN INGLES
TRADUCCIN
PALABRAS
NUEVAS
0
1
0
0
N=2n
Donde N es el numero de combinaciones posibles y
n es el numero de variables de entrada. Para
ilustrar,
Para
dos
variables
de
entradas
es:
2
N=2 =4
Para
=
Para
=
TEXTO EN INGLES
tres
3
2 =8
cuatro
4
2 =16
combinaciones.
variables
de
entradas
es:
combinaciones.
variables
de
entradas
es:
combinaciones.
PALABRAS
NUEVAS
TRADUCCIN
EJEMPLO 3-2
(a) Desarrollar la tabla de verdad de una
puerta AND de 3 entradas.
(b) Determinar el numero total de posibles
combinaciones de entrada de puertas
AND de 4 entradas.
(a)
Hay 8 posibles combinaciones de
entrada
2 =8
(b)
N=2 4=16
Hay
16
posibles
TEXTO EN INGLES
TRADUCCIN
PALABRAS
NUEVAS
3.3.
La puerta OR es otra de las puertas
bsicas de las que se construyen
todas las funciones lgicas. Una
puerta OR puede tener dos o ms
entradas y realiza lo que se conoce
adems como lgica.
Al completar esta seccin, usted
debera ser capaz de
Identificar una puerta OR por su
caracterstico smbolo forma o por
su smbolo contorno rectangular ...
describir el funcionamiento de una
puerta OR .... Generar la tabla de
verdad de una puerta OR con
cualquier nmero de entradas ...
producir
un
diagrama
de
temporizacin para una puerta O
con cualquier forma de onda de
entrada especificados .... Escribe la
expresin lgica de una puerta O
con
cualquier
nmero
de
entradas ... discutir ejemplos de o
aplicaciones de puerta.
Una puerta OR tiene dos o ms
TEXTO EN INGLES
TRADUCCIN
PALABRAS NUEVAS
10
SIMULACION
11
funtion OR
TEXTO EN INGLES
TRADUCCIN
PALABRAS NUEVAS
12
3.4.
TEXTO EN INGLES
TRADUCCIN
PALABRAS NUEVAS
13
TEXTO EN INGLES
entrada
B
salida
14
3.5.
TEXTO EN INGLES
TRADUCCIN
PALABRAS NUEVAS
15
16
TEXTO EN INGLES
TRADUCCIN
PALABRAS NUEVAS
Operacin
negativo-y
equivalente de la Compuerta
NOR Una puerta NOR. como el
NANO, tiene otro aspecto de su
operacin que es inherente a la
forma en que funciona lgicas.
Tabla 3-9 muestra que un alto
se produce en la salida de la
puerta slo si todas las entradas
son bajas Desde este punto de
vista, una puerta NOR se puede
utilizar para una operacin AND
que requiere que todos los
insumos de bajo para producir
una salida ALTA. Este aspecto
de NI operacin se denomina
negativo.
Y. El trmino negativo en este
contexto significa que las
entradas estn definidas para
estar en el estado activo o
afirmado cuando baja para una
entrada 2 NI realizar una
operacin AND negativa puerta,
salida X es alto si ambas
entradas A y R son bajos
Cuando la NI puerta se utiliza
para detectar todos los puntos
bajos en sus insumos en lugar
de uno o ms MAXIMAS. se
realiza la operacin AND
negativo-y est representado
por el smbolo estndar en la
Figura 3-371 es importante
17
3.6.
18
TEXTO EN INGLES
TRADUCCIN
PALABRAS NUEVAS
19
20
21
Resolucin de problemas es
el proceso de reconocer,
aislar, y que viene de algn
problema o fallo en un
circuito o sistema. Para ser
un
solucionador
de
problemas
de
efectivo,
usted debe entender cmo
se supone que el traje o el
sistema para trabajar y ser
capaces de reconocer el
desempeo incorrecto, por
ejemplo, para determinar si
es o no una determinada
puerta lgica es defectuosa,
debe saber lo que la salida
debe ser de entradas dadas.
Sugerencia:
Revise
la
Seccin 7.1 antes de flan
esta
seccin.
Al completar esta seccin,
usted debera ser capaz de:
1
Prueba
de
insumos
internos abiertos y salidas
22
en puertas IC utilizando el
pulsador lgico y la sonda 1
Reconocer los efectos de
una entrada o salida IC
empuj una prueba de fallas
externas en un tablero de
PC
puedo
solucionar
problemas de un sencillo
contador
de
frecuencia
usando
un
osciloscopio
adems del pulsador lgico
y
la
sonda
Las
fallas
internas
de
circuitos
integrados
de
lgica Gates abiertos y
cortocircuitos la maana, los
tipos ms comunes de fallos
de puertas internas. Estos
pueden
ocurrir
en
las
entradas o en la salida de
una puerta en el interior del
paquete de CI. Antes de
efectuar
cualquier
trouPROBLEMAS, comprobar el
correcto
voltaje
de
alimentacin
y
tierra.
Efectos de una entrada
Internamente
Abre
Una
interna
abierta
es
el
resultado de un componente
abierta en el chip o un
descanso en el pequeo hilo
de conexin del chip IC al
pin paquete. Una entrada
abierta impide que una
seal de generador de
impulsos en esa entrada de
llegar a la salida de la
puerta, como se ilustra en la
figura 3-59 (a) para el caso
de una puerta NAND 2
entrada. Una entrada TTL
abierta acta eficazmente
como un nivel alto, por lo
23
impulsos aplicados a la
entrada de buena conseguir
a travs de la salida de la
puerta NAND como se
muestra en la figura 3-59
(b).
Condiciones
para
dejar
Puertas
Al
probar
una
puerta NAND o una puerta
AND, siempre asegrese de
que las entradas que no
estn siendo pulsadas de
ALTA para activar la puerta.
Tras un anlisis de una
puerta NOR o una puerta
OR, asegrese siempre de
que las entradas que no
estn siendo pulsadas son
bajos. Tras un anlisis de
una puerta XOR o XNOR, el
nivel
de
la
entrada
nonpulsed
no
importa
porque los pulsos en la otra
entrada
forzarn
las
entradas para alternar entre
el mismo nivel y los niveles
opuestos.
Solucin
de
problemas de una entrada
abierta
Solucin
de
problemas de este tipo de
falla es fcilmente-plished
acom con un pulsador lgico
y la sonda, como se
demuestra en la Figura 3-60
para el caso de un paquete
de 2 puerta NAND de
entrada.
IV.
24
4.1.
2.0 FAMILIA DE COMPUEERTAS LGICAS
V.
CANT.
VI.
NOMBRE
DESCRIPCIN
SIMBOLOGA
SIMBOLOGA
AMERICANA
(NEMA)
EUROPEA (DIN)
25
TRADUCCIN
PALABRAS NUEVAS
La puerta AND
3. Determine la salida, X, para la
puerta de entrada 2 AND con la
entrada de ondas que se muestran en
la figura 3-75. Mostrar la relacin
adecuada de las salidas a las entradas
con un diagrama de tiempo
FIGURA 3-75
26
TRADUCCIN
PALABRAS NUEVAS
La puerta OR
7. Determine la salida para la puerta de
salida OR 2 cuando la onda de la
entrada estn como en la figura 3-76 y
dibuja el diagrama de tiempo.
8. repite el problema 5 para la puerta
de entrada 3.
9. repite el problema 6 para la puerta
de entrada 4.
10. para la onda de entrada cinco en la
figura 3-79, determine la salida para la
puerta de entrada AND 5 y la salida
para la puerta de entrada 5. Dibuja el
diagrama de tiempo.
TRADUCCIN
PALABRAS NUEVAS
27
La puerta NAND
11. Para el conjunto de ondas en la
figura 3-80, determine la salida para
la puerta mostrada en el dibujo del
diagrama de tiempo.
28
8.5.
8.5
La puerta NOR
15. Repite el problema 11 para la puerta 2 NOR.
16. Determine la onda de salida en la figura 3-84 y dibuja
el diagrama de tiempo.
29
30
I.
II.
OBJETIVO
Objetivos
Al terminar este experimento, ser capaz de:
-Determinar experimentalmente las tablas de
verdad para la NAND, NOR, y las
compuertas del inversor
-Utilice NAND y NOR para formular otras
compuertas lgicas bsicas
-Utilice la ANSI / IEEE Std. 91-1984 smbolos
lgicos
III.
INTRODUCCIN
3.1. Teora bsica
TEXTO EN INGLES
TRADUCCIN
Resumen de la Teora
Ofertas lgicas con slo dos condiciones normales: la
lgica "1" o "0" lgico. Estas condiciones son como
las de s o no respuestas a una pregunta. Ya sea un
interruptor est cerrado (1) o no sea (0); o bien se ha
producido un evento (1) o no tiene (0); etctera. En la
lgica de Booleana, 1 y 0 representan condiciones.
En lgica positiva 1 est representada por el trmino
HIGH y 0 est representado por el trmino BAJO. En
lgica positiva, la tensin ms positiva es 1 y el
voltaje menos positivo es 0 Por lo tanto, para la lgica
TTL positivo, una tensin de 2,4 V = 1 y una tensin
31
de 0.4 V = 0.
En algunos sistemas, esta definicin se invierte. Con
la lgica negativa, la tensin ms positiva es 0 y el
voltaje menos positivo es 1. As, para la lgica TTL
negativa, una tensin de 0.4 V = 1 y una tensin de
2.4 V = 0
TEXTO EN INGLES
TRADUCCIN
32
33
FIGURA 4-2
Ejemplos de nivel de aseveracin lgica
34
35
Figura 4-3
36
37
IV.
V.
38
VI.
39
40
41
42
43
44
45
B
A+
B
A+
=A+B
AB
( A+ B) =
A B
A
X=
+ AB
+ AB
A B
Tabla de verdad
ENTRADAS
SALIDA
A
B
X
0
0
1
0
1
0
1
0
0
1
1
1
Voltaje medido
46
Se necesita un circuito de alarma para indicar que la temperatura o la presin en un proceso por lotes es
demasiado alto. Si cualquiera de las condiciones es verdadera, un microinterruptor cierra a tierra, como se
muestra. La salida requerida para un LED es una seal de baja entonces la condicin de alarma es cierto. George
47
piensa que es necesaria una puerta OR, pero Betty argumenta que una compuerta AND es necesario. Quin
tiene razn por qu?
48
Una alarma antirrobo coche tiene un interruptor normalmente BAJA en cada uno de sus cuatro puertas
cuando estn cerrados. Si se abre alguna puerta, la alarma se dispara. La alarma requiere una salida
activa ALTA. Qu tipo de puerta bsica es necesaria para proporcionar esta lgica?
Supongamos que necesitabas una entrada de 2 puerta NOR para un circuito, pero todo lo que tiene
disponible es un 7400 (quad 2-input puerta NAND). Mostrar que podra obtener el NOR funcin
requerida usando la puerta NAND. (Recuerde que las tablas de verdad equivalentes implican funciones
equivalentes.)
Una seal de control que se utiliza en un sistema de ordenador est DT / R para la transmisin de datos /
recepcin. Qu medidas est implcito cuando esta seal es ALTA? BAJA?
Suponga que usted la solucin de problemas de un circuito que contiene una compuerta NAND de 4
entradas y descubres que la salida de la puerta NAND es siempre alto. Es esto una indicacin de una
mala puerta? Explique su respuesta.
I.
II.
OBJETIVO
III.
INTRODUCCIN
3.1. Teora bsica
49
TEXTO EN INGLES
TRADUCCIN
PALABRAS
NUEVAS
Resumen de la teora
en este experimento, que pondr a
prueba las puertas o y xor sino ir un
paso ms all y utilizar estas puertas
en una aplicacin.
la tabla de verdad de una puerta o se
muestra en la tabla 5.1 (a) para una de
dos entradas o puerta. o puertas estn
disponibles con ms de dos entradas.
el funcionamiento de un n-o puerta de
entrada se resume en la siguiente
regla:
la salida es alta si cualquier entrada es
alta: de lo contrario, es baja.
la puerta XOR es una puerta de
entrada 2. Recordamos que la tabla de
verdad es similar a la puerta O a
excepcin de cuando ambas entradas
son altas; en este caso, la salida es
baja. la tabla de verdad de una puerta
XOR de 2 entradas se puede resumir
en la siguiente declaracin:
la salida es alta slo si uno inpu es
alta; de lo contrario, es baja.
la tabla de verdad de una puerta XOR
se muestra en la tabla 5-1 (b).
IV.
V.
50
xor 7486
Ocho leds
9 resistores de 330, y uno de
1k
Un dip switch de 4 posiciones
Un switch spst
Para una mayo investigacin
3 resistores de 1k adicionales
VI.
Tabla 5-1(b)
Tabla de verdad para la puerta xor
Entrada
Salida
51
52
53
54
55
DATOS Y OBSERVACIONES
TEXTO EN INGLES
TRADUCIN
TABLA 5-2 COMPUERTA OR
ENTRADAS
SALIDAS
VOLTAJES
DE
SALIDA
MEDIDOS
SALIDAS
VOLTAJES
DE
SALIDA
MEDIDOS
Patita 2 (Entradas)
Salida (Patita 3)
con S1 abierto
Salida (patita 3)
con S1 cerrado
Plot 1
56
TABLA 5-4
ENTRADAS
SALIDAS
D3D2D1D0
Q3Q2Q1Qo
0 0 0 0
1 1 1 1
0 0 0 1
1 1 1 0
0 0 1 0
1 1 0 1
0 0 1 1
1 1 0 0
0 1 0 0
1 0 1 1
0 1 0 1
1 0 1 0
0 1 1 0
1 0 0 1
0 1 1 1
1 0 0 0
1 0 0 0
0 1 1 1
1 0 0 1
0 1 1 0
1 0 1 0
0 1 0 1
1 0 1 1
0 1 0 0
1 1 0 0
0 0 1 1
1 1 0 1
0 0 1 0
1 1 1 0
0 0 0 1
1 1 1 1
0 0 0 0
57
TABLA 5-5
NMERO
DE
SINTOM
A
1
2
3
4
SINTOMA
POSIBLE CAUSA
2. El circuito en la figura 5-2 est limitado a entradas de 4 bits. Muestra cmo puedes expandir
el circuito a 8 bits por adicin de dos ICs ms.
58
3. El comparador en la figura 5-4 da una salida que depende en switches SA, SB,SC, Y SD Y
entradas A, B, C y D. Explica cmo trabaja el comparador. (Cuando es la salida Alto y
cundo es BAJO?
59
TABLA DE VERDAD
A
FIGURA 5-4
60
A y B , variables. Muestra
cmo puedes usar compuertas de 2 entradas NAND para complementar la funcin XOR.
6. Asume que tienes compuertas de dos entradas OR pero necesitas para implementar una
funcin de cuatro entradas OR. Muestra cmo conectar las compuertas para implementar el
requerimiento de 4 entradas.
61
TITULO
COMPUERTAS LOGICAS UTILIZANDO LA TECNOLOGIA NEUMATICA
II.
OBJETIVO
Utilizar las tecnolgicas neumtica, elctrica y electro neumtica para implementar las diferentes
compuertas lgicas AND, OR y NOT y aplicarlas al control de diferentes sistemas de control
industrial.
III.
INTRODUCCIN
IV.
VI.
+24V
X
0
0
0
1
Expresin Booleana
X= A*B=AB
X
0V
Tabla de verdad
A
B
0
0
0
1
1
0
1
1
X
0
0
0
1
Expresin Booleana
X= A*B=AB
62
2
1
Circuito 2
Tabla de verdad
A
B
0
0
0
1
1
0
1
1
X
0
0
0
1
X
0
0
0
1
Expresin Booleana
X= A*B=AB
Expresin Booleana
X= A*B=AB
2
B
Y1
1
Y1
0V
63
TITULO
ALGEBRA BOOLEANA Y SIMPLIFICACIONES LGICAS
II.
OBJETIVO
TEXTO EN INGLES
TRADUCCION
4.1 Operaciones y expresiones booleanas
4.2 Leyes y Reglamentos de lgebra de Boole
4.3 Teoremas de DeMorgan
4.4 Boolean Anlisis de Circuitos Lgicos
4.5 Simplificacin El uso de lgebra de Boole
4.6 Formularios Estndar de Expresiones
booleanas
4.7 Expresiones booleanas y tablas de verdad
o
o
o
o
o
o
o
64
III.
3.1.
TEXTO EN INGLES
TRADUCCION
lgebra de Boole es la matemtica de los sistemas
digitales. Un conocimiento bsico de lgebra de Boole
es indispensable para el estudio y anlisis de circuitos
lgicos. En el ltimo captulo, se introdujeron las
operaciones booleanas y expresiones en trminos de
su relacin a NO, Y, O, NAND, NOR y puertas. Esta
seccin repasa ese material y proporciona definiciones
e informacin adicionales.
Al completar esta seccin, usted debera ser capaz de
Definir variables Definir literal Identificar un
trmino suma Evaluar un trmino suma
Identificar un trmino producto Evaluar un
trmino producto Explique adems de Boole
Explicar multiplicacin booleana
65
66
literales en el trmino debe ser 0 Por lo tanto, A = B 1, de modo que B = 0, C = 0, y D - 1, de modo que D
= 0.
A+B+C+D=0+T+0+T=0+0+0+0=0
Determinar los valores de A y B que componen el
trmino suma A + B igual a 0.
Problema relacionado *
Determinar los valores de A y B que hacen que el
trmino suma A + B igual a 0.
Multiplicacin de Boole
Tambin recuerdo el captulo 3 que la multiplicacin
booleana es equivalente a la operacin AND y las
reglas bsicas se ilustran con su relacin con la puerta
Y de la siguiente manera:
67
Ecuacin 4-2
La ley conmutativa de la multiplicacin de dos
variables es AB = BA
Esta ley establece que el orden en que se asocian con
un AND de las variables no hace ninguna diferencia.
Figura 4-2 ilustra esta ley tal como se aplica a la
puerta.
68
Ecuacin 4-3
Asociativas Leyes La ley asociativa de la suma se
escribe como sigue durante tres variables:
A + (B 4 C) = (A + B) + C
Esta ley establece que cuando ORing ms de dos
variables, el resultado es el mismo,
independientemente de la agrupacin de las variables.
Figura 4-3 ilustra esta ley aplicada a 2-input O
puertas.
Ecuacin 4-4
La ley asociativa de la multiplicacin se escribe de la
siguiente manera para tres variables:
A (BC) = (AB) C
Esta ley establece que no hay diferencia en qu orden
las variables se agrupan cuando AND de ms de dos
variables. Figura 4-4 ilustra esta ley aplicada a 2-Input
Y Puertas.
Ecuacin 4-5
Ley Distributiva La ley distributiva est escrita para
tres variables de la siguiente manera:
69
A (B + C) = AB + AC
Esta ley establece que la operacin lgica OR de dos o
ms variables y, a continuacin de AND el resultado
con una nica variable de AND es equivalente a la
variable individual con cada uno de los dos o ms
variables y luego la operacin lgica OR de los
productos. La ley distributiva tambin expresa el
proceso de factorizacin en la que la variable A se
factoriza comn de los trminos de producto, por
ejemplo, AB + AC = A (B + C). Figura 4-5 ilustra la
ley distributiva en trminos de implementacin de la
puerta.
70
71
72
TABLE 4-2
TABLA 4-2
Regla 11A. + AB = A + B Esta regla se puede
demostrar de la siguiente manera:
TABLE 4-3
TABLA 4-3
Regla 12 (A+B) (A+C) = A+ BC Esta regla se puede
demostrar de la siguiente manera:
73
TABLE 4-4
TABLA 4-4
3.3
DeMorgan, un matemtico que saba Boole, propuso
dos teoremas que son una parte importante del lgebra
de Boole. En trminos prcticos, los teoremas de
DeMorgan proporcionan la verificacin matemtica
de la equivalencia de la NAND y puertas negativos-O
y la equivalencia de las NOR y negativos y
compuertas, que fueron discutidas en el Captulo 3.
Al completar esta seccin, usted debera ser capaz de
teoremas del Estado DeMorgan Relacionar los
teoremas de DeMorgan a la equivalencia de la NAND
y negativos o puertas ya la equivalencia de las NOR y
negativos- puertas AND Aplicar los teoremas de
DeMorgan a la simplificacin de Boole expresiones
El complemento de un producto de variables es igual
a la suma de los complementos de las variables.
Dicho de otra manera,
El complemento de dos o ms variables AND es
equivalente a la OR de los complementos de las
variables individuales.
Ecuacin 4-6
La frmula para expresar este teorema para dos
variables es
74
75
76
Paso 2: Desde
Paso 3: Use la regla 9
para cancelar las dobles
barras sobre el trmino izquierda (esto no es parte del
teorema de De Morgan).
Paso 4: Aplicar el teorema de De Morgan para el
segundo trmino,
Paso 5: Use la regla 9
barra en la parte
de la plazo.
EJEMPLO 4-5
Aplicar los teoremas de DeMorgan a cada una de las
siguientes expresiones:
Solucin
77
EJEMPLO 4-6
Aplicar los teoremas de DeMorgan a cada expresin:
Solucin
EJEMPLO 4-7
La expresin booleana para una puerta OR exclusiva
es AB + AB. Con esto como punto de partida, utilizar
los teoremas de DeMorgan y cualesquiera otras reglas
o leyes que son aplicables para desarrollar una
expresin para la exclusiva puerta NOR.
Solucin Comienza complementando la OR exclusiva
expresin y luego aplicar los teoremas de DeMorgan
de la siguiente manera:
3.5.
lgebra booleana proporciona una manera concisa de
expresar el funcionamiento de un circuito lgico
formado por una combinacin de puertas lgicas de
manera que la salida se puede determinar por diversas
combinaciones de valores de entrada.
Al completar esta seccin, usted debera ser capaz de
Determinar la expresin booleana para una
combinacin de puertas Evaluar la operacin lgica
de un circuito de la expresin booleana Construir
una tabla de verdad
78
FIGURE 4-16
FIGURA 4-16
79
El trmino CD = 1 slo si C = 1 y D = 1.
Para resumir, la expresin A {B + CD) = I cuando A =
I y B = 1, independientemente de los valores de C y D
o cuando A = 1 y C = I y D = I, independientemente
del valor de B. La expresin a (B + CD) = 0 para
todas las dems combinaciones de valores de las
variables.
Poner los resultados en Tabla de verdad Formato El
primer paso es hacer una lista de las combinaciones de
entrada variable diecisis de unos y ceros en una
secuencia binaria, como se muestra en la Tabla 4-5.
Luego, coloque un 1 en la columna de salida para
cada combinacin de variables de entrada que se
determin en la evaluacin. Por ltimo, coloque un 0
en la columna de salida para todas las dems
combinaciones de variables de entrada. Estos
resultados se muestran en la tabla de verdad en la
Tabla 4-5.
80
3.6
Muchas veces en la aplicacin del lgebra de Boole,
que tienen que reducir una expresin particular de su
forma ms simple, o cambiar su forma a una ms
conveniente para poner en prctica la expresin ms
eficiente. El enfoque adoptado en esta seccin es el
uso de las bsicas leyes, reglas y teoremas del lgebra
de Boole para manipular y simplificar una expresin.
Este mtodo depende de un conocimiento profundo
del lgebra de Boole y prctica considerable en su
aplicacin, por no hablar de un poco de ingenio y
astucia.
Al completar esta seccin, usted debera ser capaz de
Aplicar las leyes, reglas y teoremas del lgebra de
Boole para simplificar expresiones generales
Una expresin booleana simplificada utiliza las
puertas menor cantidad posible implementar una
expresin dada. Cuatro ejemplos siguen para ilustrar
el paso de simplificacin booleana a paso.
81
EJEMPLO 4-8
Utilizando tcnicas de lgebra de Boole, simplificar
esta expresin:
Solucin Lo siguiente no es necesariamente el nico
enfoque.
Paso 1: Aplicar la ley distributiva para el segundo y
tercer trminos de la expresin, del siguiente modo:
Paso 2: Aplicar la regla 7
mandato.
para el cuarto
FIGURA 4-17
82
3.7
Todas las expresiones booleanas, independientemente
de su forma, se pueden convertir en una de dos formas
estndar: la forma de suma de productos o la forma de
producto de sumas. Normalizacin hace la evaluacin,
simplificacin e implementacin de expresiones
booleanas mucho ms sistemticas y ms fcil.
Al completar esta seccin, usted debera ser capaz de
Identificar una expresin de suma de productos
Determinar el dominio de una expresin booleana
Convertir cualquier expresin de suma de productos
de una forma estndar Evaluar una expresin
estndar de suma de productos en trminos de valores
binarios Identificar un producto-de sumas expresin
Convertir cualquier expresin producto de sumas a
una forma estndar
Evaluar una expresin estndar del producto de
sumas en trminos de valores binarios Convertir de
un formato estndar para la otra
83
84
FIGURE 4-18
FIGURA 4-18
Conversin de una expresin general a SOP
formulario
Cualquier expresin lgica se puede cambiar en forma
SOP mediante la aplicacin de tcnicas de lgebra de
Boole. Por ejemplo, la expresin A (B + CD) se puede
convertir a SOP forma mediante la aplicacin de la
ley distributiva:
EJEMPLO 4-12
Convertir cada una de las siguientes expresiones
booleanas a forma SOP:
85
86
a la
IV.
CORRELACIN CON LOS TEMAS Y SUBTEMAS DEL PROGRAMA DE ESTUDIOS
VIGENTE
4.1.
1.1 FAMILIA DE COMPUERTAS LGICAS
V.
5.1
Tabulacin 1.1.1. Relacin de material y equipo para
CANT.
NOMBRE
DESCRIPCIN
SIMBOLOGA
AMERICANA
(NEMA)
SIMBOLOG
A
EUROPEA
(DIN)
87
VI.
6.1. Sistema 1. Implementar el circuito de control utilizando diferentes tecnologas, para una puerta que une dos
naves.
6.1.1.
6.1.2.
88
6.1.3.
6.1.4.
Y=
A B + A B
Suma de productos
Diseo del circuito de control con la tecnologa de compuertas lgicas, con el software
MULTISIM.
a) Circuito
b) Mediciones
Posicin de vstago
P1
bar
psi
P2
bar
psi
Reposo
Fuera
c) Relacin de material
Nmero
Nombre
Cantidad
d) Simbologa americana
89
6.1.5.
Tecnologa Electroneumatica
a) Circuito
1
+24V
K1
K1
4
K2
K1
K2
Y1
5
K2
3
1
Y1
0V
b) Mediciones
Posicin de vstago
P1
bar
psi
P2
bar
psi
Reposo
Fuera
c) Relacin de material
Nmero
A, B
Nombre
Cantidad
90
6.1.6.
Tecnologa neumtica
a) Circuito
b) Mediciones
Posicin de vstago
P1
bar
psi
P2
bar
psi
Reposo
Fuera
c) Relacin de material
Nmero
A, B
Nombre
Cantidad
91
6.1. Sistema 2. Implementar el circuito de control utilizando diferentes tecnologas, para un dispositivo de
punzonado.
6.2.1.
6.2.2.
6.1.3.
6.1.4.
Y = AB + AC + BC Suma de productos
Diseo del circuito de control con la tecnologa de compuertas lgicas, con el software
MULTISIM.
e) Circuito
f) Mediciones
Posicin de vstago
P1
bar
psi
P2
bar
psi
Reposo
Fuera
92
g) Relacin de material
Nmero
Nombre
Cantidad
h) Simbologa americana
S1
U2A
Tecla = A
U6A
AB
7408N
7432N
Y=AB+AC+BC
A
B
U1A
U3A
AC
7408N
Tecla = B
7432N
S3
Tecla = C
U4A
6.1.5.
7408N
BC
Tecnologa Electroneumatica
d) Circuito
Y
Y1
1
+24V
K1
AB
K1
K2
AC
BC
K3
K3
K2
K1
K2
3
1
K3
Y1
Y=AB+AC+BC
0V
4
5
4
6
e) Mediciones
Posicin de vstago
5
6
P1
bar
psi
P2
bar
psi
Reposo
Fuera
f) Relacin de material
Nmero
A, B
Nombre
Cantidad
93
6.1.6.
Tecnologa neumtica
d) Circuito
Y
P2
4
Y=AB+AC+BC
3
1
2
1
BC
AB+AC
2
1
AC
AB
2
1
2
1
2
1
P!
e) Mediciones
Posicin de vstago
P1
bar
psi
P2
bar
psi
Reposo
Fuera
f) Relacin de material
Nmero
A, B
Nombre
Cantidad
94
2. La expresin Booleana
3. La expresin Booleana
es:
es:
4. El dominio de la expresin
es :
2. La expresin Booleana
3. La expresin Booleana
4. El dominio de la expresin
es:
es:
es
95
es:
Is.
96
97
98
99
100
TITULO
LEYES BOOLEANAS Y TEOREMAS DE DEMORGAN
II.
OBJETIVO
OBJETIVO
III.
INTRODUCCIN
101
TRADUCCIN
Resumen de la teoria
El algebra Booleanaesta integrada por varias leyes
que gobiernan las relaciones logicas. A diferencia
del algebra ordinaria. Donde lo desconocido puede
tomar cualquier valor, los elementos del algebra
Booleana son variables binarias y pueden tener
solo uno de los dos valores: 1 y 0. Lossimpolos
usados en el algebra Booleana incluye la
sobrebarra, que significa la negacion (NOT) o el
complemento +; que implica la adicion logica y se
lee como O (OR); el conectivo*, que implica una
muiltiplicacion y se lee como Y (AND). El punto
es frecuentemente eliminado
cuando se
representa la multiplicacion logica. Entonces AB
se escribe como AB. Las reglas basicas del algebra
Booleana se listan en la tabla 7-1.
Las reglas Booleanas mostradas en la tabla 7-1
pueden aplicarse a circuitos reales, como se
muestra en los experimentosde la practica. Por
ejemplo la regla 1 establece que A + 0=A (recuerde
que se lee A 0. Estaregla se puede demostrar
con una compuerta OR y un generador de pulso
como se muestra en la figura 7-1. La seal del
generador de pulsos se etiqueta como A y la tierra
representa el valor logico de 0. La salida, que es
una replica del pulso generador, representa la
accion de ORear (ORing) las dos entradas y por
lo tanto se prueba la regla. Lafigura 7-1 ilustra esta
regla.
Ademas de las reglas basicas del algebra Booleana,
existen dos reglas adicionales denominadas
teoremas de DeMorgan que permiten la
simplificacion de las expresiones logicas que
tienen una sobrebarracobriendo mas de una
cantidad. DeMorgan escribio dos teoremas pare
reducir estas expresiones, su primer teorema dice:
102
AB=
A + B
IV.
V.
VI.
6.1. Procedimiento
TEXTO EN INGLES
Traduccin
Procedimiento
1.- Construir el circuito mostrado en la figura 7-1.
Ajuste la fuente de alimentacin de 5 y utilizar un
condensador de 0,1 entre cc y tierra para cada IC a
travs de este experimento. Si su generador de
impulsos tiene una salida variable, pngalo en una
frecuencia de 10 kHz con un nivel de 0-4 V en la
salida. Servir las seales del generador de impulsos y
la salida en el mismo tiempo en el osciloscopio. Si
usted est usando un osciloscopio analgico, usted
necesita estar seguro para desencadenar el alcance
de nico canal de junio; de lo contrario un error de
sincronizacin puede ocurrir con algunas seales. El
diagrama de tiempos y reglas de Boole para este
circuito se ha completado en la Tabla 2.7 en el informe
como un ejemplo.
2. Cambie la forma del circuito del Paso 1 a la de la
Figura 7-1: Completa la segunda lnea en la Tabla 72.
3. Conecte el circuito que se muestra en la Figura 7-3.
Completa la tercera lnea en la Tabla 7-2.
4. Cambie el circuito en el paso 3 a la de la Figura 7-4.
Completa la ltima lnea en la Tabla 7-2.
5. Disee un circuito que ilustrar Regla l0. El
generador de impulsos se utiliza para representar la
entrada A y un interruptor se utiliza para la entrada B.
Interruptor B est abierto para B-1 und cerrado por B1. Completar el esquema, construir su circuito, y
dibujar dos diagramas de tiempo en el espacio
indicado en la Tabla 7-3. El primer diagrama de tiempo
es para la condicin B y el segundo es para la
condicin B=1.
6.-Disee un circuito que ilustra la regla 11 Dibujar el
esquema en el espacio provisto en
la Tabla 14
Texto en Ingls
Traduccin
104
105
6.2. Investigacin
1. Construya el circuito mostrado en la Figura 7-5. Pruebe
cada combinacin de
variables de entrada mediante el cierre de los interruptores
apropiados enumerados en verdad la Tabla 7-5 en el
informe. Usando el LED como monitor lgica, leer el logie
salida, y completa la tabla 7-5. 2. Construya el circuito de la
figura 7-6. Una vez ms, probar cada combinacin de
entradas y la verdad completa Tabla 7-6 en el informe.
Compare las dos tablas de verdad. Se puede probar o
refutar) que los circuitos funcionan lgica equivalente?
Texto en ingls
Traduccin
106
107
108
0
1
0
1
0
0
0
1
109
0
1
0
1
0
0
0
1
Conclusin:
110
Sabiendo que la electrnica digital ha evolucionado con los pasos de los aos. Comenzando
como un campo a experimentar muy amplio, pasando primeramente por la electrnica
analgica vista en los televisores antiguos o que haba hasta el siglo XX, la electrnica
descubri un nuevo campo llamado electrnica digital convirtindose en una rama de esta y
diferente a la electrnica analgica. Las ciencias relacionadas son la fsica de
semiconductores, la lgica, las matemticas discretas y la nanotecnologa. Tiene
aplicaciones en varios campos, dos de sus aplicaciones son en las computadoras y en los
accesorios electrnicos.
En este curso de electrnica digital aprendimos que es una tecnologa muy importante en la
actualidad ya que gracias a ella se puede tener dispositivos tecnolgicos como los son los
controladores, las computadoras, las memorias etc. Tambin se puede o se crea la
automatizacin a partir de este tipo de electrnica para las industrias.
La electrnica digital en estos tiempos es la tecnologa que esta de moda', dejando casi en
el olvido a la electrnica analgica. Las nuevas generaciones ya casi no conocen los
televisores antiguos, ahora gobiernan los televisores LED que cuentan con tecnologa digital.
Los aparatos con bulbos y otros dispositivos analgicos ya no existen en el mercado ni en la
vida de las personas. Los fabricantes de productos electrnicos cada da ms buscan
adelantarse en esta rea.
Analizando y concluyendo todo lo visto en el curso de electrnica, nos damos cuenta de lo
importante que puede ser la electrnica digital ya que gracias a la creacin de esta el
humano puede simplificar la vida del ser humano, ya que los dispositivos son pequeos, la
teora es fcil de comprender y los instrumentos por ejemplo el PLC son fciles de usar,
dando un giro tanto a las industrias, como a los dispositivos que usamos en la vida cotidiana.
BIBLIOGRAFIA:
1. Floyd Thomas, Fundamentos de sistemas digitales, 9. Edicin, Ed. Pearson, 2006
111
2. Tocci, R. J., Widmer Neal S., Moss Gregory L., Sistemas digitales, Principios y
aplicaciones, 10 Edicin, Ed. Pearson, 2007.
3. Mano, Morris, Kime Charles R., Logic and computer design fundamentals, 4.
Edicin, Ed. Prentice Hall, 2007
4. Acha, Castro, Prez y Rioseras, Electrnica digital, introduccin a la lgica digital,
teora, problemas y simulacin, Ed. Alfaomega.
5. Wakerly, John F., Diseo digital, principios y prcticas, 4. Edicin, Ed. Prentice Hall,
2007
6. Manuales de datos TTL y CMOS (Texas Instruments)
7. Nashelsky, Louis, Fundamentos de sistemas digitales, Ed. Noriega Limusa
8. Nelson, Victor P., Nagle, H. Troy, Irwin, J. David, Anlisis y diseo de circuitos
lgicos digitales, Ed. Prentice Hall.
9. Manual Festo, Simples Circuitos de memoria y circuitos lgicos, impreso en
Alemania 1979, Autores: N. Bissinger, H. Meixner.
10.Fundamentos de sistemas Digitales, 9 Edicin, Editorial: Pearson, Autor: Thomas
L. Floyd
112