Académique Documents
Professionnel Documents
Culture Documents
3. Objetivos
a. Objetivo General
Implementar un sistema de procesamiento de audio de alta calidad para
aplicaciones en tiempo real basado en FPGA.
b. Objetivos Especficos
Fase de Desarrollo
Pruebas Experimentales
La Universidad Santo Toms cuenta con los siguientes recursos aptos para el
desarrollo del proyecto planteado:
Osciloscopio Digital
Generador de seales arbitrario.
Software Xilinx ISE 11.1
Bibliografa
Adicionalmente el estudiante cuenta con:.
la tarjeta de desarrollo SPARTAN 3 DSP Starter Kit
Bibliografa
9. Presupuesto
MATERIALES
Descripcin
Vr. Parcial
Fotocopias
Cd's
Libros
200.000
30.000
150.000
350.000
Subtotal
730.000
MANO DE OBRA
Descripcin
Tiempo de Trabajo
Salario/mensual
Vr. Parcial
497.000
1.988.000
Subtotal
1.988.000
OTROS CONCEPTOS
Descripcin
Vr. Mensual
Vr. Parcial
Internet y Energa
Transporte Personal
50.000
30.000
150.000
90.000
Almuerzos
60.000
180.000
Subtotal
Costo Directo
Imprevistos (10%)
Valor Total
420.000
3.138.000
313.800
3.451.800
ACTIVIDAD
2
3
5
6
7
8
MES 1
MES 2
MES 3
MES 4
11. Bibliografa
Roger Woods (Editor), John Mcallister, Richard Turner, Ying Yi, Gaye Lightbody.
FPGA-based Implementation of Signal Processing Systems. Wiley. 2008.
Peter Wilson. Design Recipes for FPGAs: Using Verilog and VHDL. Newnes.
2007
Mdulo DSP48
En este captulo se presenta el mdulo DSP48A de la familia Spartan-3A-DSP de
Xilinx. En la seccin x.1 se estudia el origen de dicho mdulo, se muestra la
arquitectura interna simplificada del mismo y se hace una comparacin con otros
mdulos de Xilinx. A continuacin se describen las FPGAs comerciales que utilizan
el DSP48A y una tarjeta de desarrollo para aplicaciones que requieren
procesamiento de seales. La seccin 2 estudia el mdulo DSP48A por dentro,
sus puertos disponibles y los diferentes modos de operacin que dispone. Una de
las secciones ms interesantes, la nmero 4, describe las diferentes aplicaciones
de dicho mdulo. La seccin 3 describe las maneras de instanciar el componente
DSP48A.
(MAC,
multiply
&
acumulates).
Las
primeras
FPGAs
DSP48
DSP48
DSP48
Beneficios
Multiplicador
18x18
25x18
18x18
Pre-sumador
no
no
si
Entrada en cascada
filtros FIR
Permite conectar en cascada los
Salida en cascada
si
si
si
Entrada dedicada C
http://www.xilinx.com/technology/dsp/xtremedsp.htm