Vous êtes sur la page 1sur 59

Realizado por:

Prof. Csar Martnez


Prof. Carlos Centeno
Prof. Dinorah Gimnez
Prof. Csar Peraza

VALENCIA, ENERO 2006

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

PRCTICA 1
AMPLIFICADORES MULTIETAPA: AMPLIFICADOR DE DOS ETAPAS
1. OBJETIVOS:

1.1. OBJETIVO GENERAL:


?

Analizar las caractersticas de los transistores BJT en configuracin emisor comn multietapa.

1.2. OBJETIVOS ESPECFICOS:


?

Realizar el anlisis en reposo (DC) y el anlisis variacional (AC) de los transistores BJT en
configuracin emisor comn multietapa.

Medir las variables necesarias y calcular los parmetros ms importantes de un amplificador de


dos etapas: Ganancia de la etapa 1 (AV 1), ganancia de la etapa 2 (AV 2), ganancia total (AV T ),
impedancia de entrada (ZI ), impedancia de salida (ZO).

Comparar los resultados tericos con los determinados en el laboratorio.

2. TEORA:

Cuando en un amplificador se requiere de una elevada ganancia de tensin, debido a que se


desea amplificar la tensin de entrada, se requiere aumentar la potencia de salida que entrega el circuito,
o se desea una mayor corriente por parte de la carga conectada, no es suficiente utilizar un slo
transistor, es necesaria la conexin de varias etapas amplificadoras para cumplir con todas las
necesidades exigidas. Uno de los arreglos utilizados es la llamada Conexin en Cascada, en la cual, la
salida de una etapa se conecta a la entrada de la prxima, tal como se muestra en diagrama de la
figura 1.1:

Zi
+
Vi1
-

ETAPA I

Vo1

Vi2

+
ETAPA II

Vo2

Zi1
Zo1

Zi2

Fig. 1.1. Esquema de la conexin en cascada

ZL

Zo2

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

Los amplificadores de varias etapas se caracterizan tambin por la red de acoplamiento que
asocia a las etapas, es decir, como se encuentran las etapas conectadas entre s, esto es importante ya
que esto determina las caractersticas de frecuencia del circuito y la estabilidad del punto de operacin de
ambas etapas. Estas redes de acoplamiento pueden ser: directa, por transformador y por resistenciacapacitor (RC).

En la figura 1.2 se muestra el esquema de un amplificador de dos etapas acopladas mediante un


condensador Cc, si se desconecta el condensador se puede observar dos circuitos completamente
independientes, ambos en configuracin emisor comn. Su comportamiento como etapas aisladas ya se
ha analizado.

Al conectar el condensador, se puede observar que los puntos de operacin de los transistores
no sufren alteracin, pero al aplicar seal de entrada al circuito se espera que la seal de salida de la
primera etapa obtenida con el condensador desconectado sea la entrada a la segunda etapa, pero esto
no es as, ya que la primera etapa se ve afectada por el acoplamiento de la carga de la segunda etapa.
Por lo tanto, la ganancia de la primera etapa es mayor antes de conectarse la segunda etapa.
Cc

Zi
+
+
Vi
-

Vi1
-

ETAPA I

Vo1

Vi2

+
ETAPA II

ZL

Zi1
Zo1

Vo2

Zo2

Zi2

Fig. 1.2. Esquema de conexin en cascada acoplada con condensador

La ganancia de tensin (AV) de un circuito amplificador multietapa es mayor que la de un


amplificador monoetapa. En el multietapa, la ganancia parcial de cada una de las etapas por separado
influye sobre la ganancia total del circuito, esta ganancia es proporcional al producto de las ganancias
parciales, es decir:

AVT ? AV1 * AV 2 * AV3 *......... * AVn

AVT ?

Vi Vi
Von Vin Vin ?1
?
?
?.......... ? 3 ? 2
Vin Vi n ?1 Vin ? 2
Vi2 Vi1

?1.1?
?1.2?

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

Un circuito monoetapa en configuracin emisor comn se puede analizar tomando como punto de
partida el circuito tpico amplificad or en dicha configuracin, ste se muestra en la figura 1.3.
+Vcc

R2

Rs

Rc

C1: Condensador de Acople


C2: Condensador de Bypass

Vo

C1

Rs: Resistencia interna de la


fuente de seal

AC

Vs
R1

Re

C2

Fig. 1.3. Amplificador basado en BJT en configuracin emisor comn

2.1. ANLISIS EN REPOSO (DC):

El anlisis de reposo (DC) del circuito se puede determinar realizando el equivalente de Thevenin
visto desde la base del transistor, es decir:
+Vcc

R2

Rc

Vthv

Rthv

R1

Re

Fig. 1.4. Equivalente de Thevenin del Amplificador BJT en configuracin emisor comn

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

El equivalente de Thevenin de este circuito se determina entonces de la siguiente forma:

Vthv ? Vcc ?

?1. 3?

R1
R1 ? R2

Rthv ?

R1 ?R2
R1 ? R2

?1. 4?

La corriente de base IB se determina a travs de la malla de entrada al circuito:

IB ?

Vthv ? V BE
Rthv ? (1 ? ? ) Re

?1 .5 ?

Si el transistor se encuentra en estado activo entonces la corriente de colector IC es proporcional


a la corriente de base, es decir:

?1. 6?

I C ? ? ?I B

Para determinar si verdaderamente el estado del transistor es el que se asumi, es decir, se


encuentra en estado activo, se recorre la malla de salida del circuito:

VCE ? Vcc ? Rc ?I C ? Re ?1 ? ? ?I B

?1. 7 ?

Con estos parmetros en DC calculados se define el punto de operacin del circuito y adems se
pueden hallar algunos otros parmetros utilizados en el anlisis variacional, como lo son:

La transconductancia (gm ) del circuito se calcula com o:

gm ?

IC
VT

?? ?
?1

?1.8?

donde el valor VT = 25 mV.

La resistencia de entrada (rp ) al circuito se determina como:

V
r? ? T
IB

?? ?

?1.9?

Y la resistencia de salida (ro) del circuito se calcula como:

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

ro ?

?? ?

VA
IC

?1. 10 ?

donde VA se denomina el voltaje de Early y se define como la magnitud de la tensin a la cual convergen
todas las curvas de la caractersticas de salida de un transistor en configuracin emisor comn,
grficamente es:
IC

IB1
IB2
IB3
IB4
IB5

VA

VCE

Fig. 1.5. Curva caracterstica de salida de un transistor y la definicin del voltaje de Early

Existen dos modelos muy utilizados para analizar la respuesta variacional (AC) del transistor BJT
para pequea seal, el modelo hbrido p y el modelo hbrido h. En este caso se estudiar el
amplificador en emisor comn bajo el modelo hbrido p.

2.2. ANLISIS VARIACIONAL (AC):

El circuito equivalente para pequea seal del amplificador es de la siguiente manera:


Vo
Rs
Q
AC

Vs

Rc

R1//R2

Fig. 1.6. Circuito equivalente de pequea seal del amplificador en configuracin emisor comn

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

El circuito analizado con el modelo hbrido p se presenta de la siguiente forma:


Rs
Vo
AC

Vs

R1//R2

gm*Vp

++
VVp
p

rprp

ro

gm*Vp

Rc

Zi

Zo

Fig. 1.7. Modelo de pequea seal del amplificador en configuracin emisor comn

Entonces la ganancia de tensin del circuito es:

AVT ?

Vo
? g m ro // Rc
Vi

?1 .11?

Y esta misma ganancia vista por completo desde la fuente de seal hasta la salida es:

AVT ?

R1 // R2 // r?
Vo
? g m ro // Rc ?
Vs
Rs ? R1 // R 2 // r?

?1.12 ?

Y las impedancias de entrada y salida del circuito son respectivamente:

Zi ? R1 // R2 // r?

?1 .13 ?

Zo ? ro // Rc

?1 .14 ?

Ahora el circuito analizado con el modelo hbrido h se presenta de la siguiente forma:

hie

Rs

Vo

hfe.ib
AC

Vs

R1//R2

DC

hre.Vce

hoe

Rc

Fig. 1.8. Modelo hbrido h de pequea seal del amplificador en configuracin emisor comn

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

Este modelo hbrido h, no es ms que una red de dos puertos, en donde las variables de entrada
y salida son la tensin base-emisor (Vbe) y la corriente de colector (Ic). Esta red es de la forma:

Vbe ? hie ?ib ? hre ?Vce


(1 .15 )
Ic ? hfe ?ib ? hoe ?Vce

Donde la impedancia de entrada (hie) se define como la variacin de la tensin base-emisor con
la corriente de base, para una determinada tensin colector -emisor, es decir:

hie ?

Vbe 2 ? Vbe1
? Vbe
?
? Ib VCEQ
Ib 2 ? Ib1

?1 .16 ?

La ganancia inversa (hre) se define como la variacin de la tensin base-emisor con la tensin
colector-emisor, para una determinada corriente de base, es decir:

hre ?

?Vbe
?Vce

?
I BQ

Vbe2 ? Vbe1
Vce2 ? Vce1

?1.17 ?

La ganancia de corriente (hfe) se define como la variacin de la corriente de coector con la


corriente de base, para una determinada tensin colector-emisor, es decir:

hfe ?

? Ic
?Ib

?
VCEQ

Ic 2 ? Ic 1
Ib 2 ? Ib1

?1.18 ?

Y por ltimo, la admitancia de salida (hoe) se define como la variacin de la corriente de colector
con la tensin colector-emisor, para una determinada corriente de base, es decir:

hoe ?

?Ic
?Vce

?
I BQ

Ic 2 ? Ic1
Vce2 ? Vce1

?1. 19 ?

Existe una relacin muy importante asocia a los parmetros del modelo hbrido p con los
parmetros del modelo hbrido h, dichas relaciones son:

r? ? hie

?1.20 ?

1
ro ?
hoe

?1.21 ?

gm ?r? ? hfe

?1 .22 ?

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

3. PRELABORATORIO:

Para el circuito amplificador multietapa mostrado en la figura 1.8 calcular:


?

Punto de operacin de ambas etapas amplificadoras. Utilizar =40.

Ganancia de tensin de la primera etapa sin acoplar (AV1).

Ganancia total de tensin del amplificador multietapa (AV T).

Las impedancias de entrada y salida de la primera etapa sin acoplar (Zi 1 y Zo 1).
+Vcc
10 V

R3
330 ohm
R2

18 Kohm

Rc1

Rc2

33 Kohm

680 ohm

S1

Vo 2

C2

Q2

C1

Rs

22 uF
Q1

600 ohm

22 uF

Re21

Vs

AC

P1

R1
1 Kohm

1,8 Kohm

Re1
560 ohm

22 ohm

R4
10 Kohm
Ce1
100 uF

Re22
100 ohm

Ce2
100 uF

Fig. 1.8. Circuito amplificador multietapa

4. MATERIALES Y EQUIPOS DE LABORATORIO:


?

Transistores: (2) ECG123A.

Resistencias: (1) 18 K?, (1) 1,8 K?, (1) 560 ?, (1) 1 K?, (1) 33 K?, (1) 10 K?, (1) 680 ?,
(1) 22 ?, (1) 100 ? y W c/u.

Condensadores: (2) 22 F, (2) 100 F y 25 V c/u.

Potencimetros: (1) 1 K? y W.

Osciloscopio.

Generador de seales.

Fuente de alimentacin contnua.

Protoboard.

Puntas de prueba.

Cables.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

10

5. PROCEDIMIENTO:

a.

Montar el circuito mostrado en la figura 1.8.

b. Medir el punto de operacin de ambos transistores (Q1 y Q2) con el circuito desacoplado (switch
S1 abierto).

Punto de Operacin

Transistor 1 (Q1)

Transistor 2 (Q2)

V C E (V)
I C (mA)
I B (uA)

c.

Ajustar el generador de seales para obtener una seal senoidal en vaco (sin acoplarle el
circuito multietapa) de 50 mV pico y 1 KHz, estos parmetros deben ser medidos con el
osciloscopio. No basta con colocarlos en el generador de funciones.

d. Con el switch S1 abierto, ajustar el potencimetro P1 hasta obtener una seal de salida senoidal
sin distorsin en el terminal colector de Q1.
e.

Observar, medir y calcular simultneamente las seales de entrada (Vi1) en la base y de salida
(Vo1) en el colector del transistor 1 (Q1).

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

f.

Con los valores medidos, calcular la ganancia de tensin de la primera etapa (AV1=V o1/Vi1).

Ganancia de tensin [AV 1=Vo 1/V i1]


Desfasaje ()

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

11

g. Con el switch S1 cerrado, observar, medir y calcular nuevamente las seales de entrada (V i1) en
la base y de salida (V o1) en el colector del transistor 1 (Q1).

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

h. Con los valores medidos, calcular nuevamente la ganancia de tensin de la primera etapa
(AV 1=Vo1/V i1).

Ganancia de tensin [AV 1=Vo 1/V i1]


Desfasaje ()

i.

Qu se observa en las seales de salida (V o1) en el colector del transistor 1 (Q1) en ambos
casos con el switch S1 abierto y cerrado?

j.

Si es necesario, ajustar nuevamente el potencimetro P1 para observar sin distorsin las seales
de entrada (V i1) en la base del transistor 1 (Q1) y de salida (V o1) y (Vo2) en el colector de los
transistores 1 y 2 (Q1 y Q2) respectivamente.

k.

Con el switch S1 cerrado, observar, medir y calcular las seales de entrada (V i1) en la base del
transistor 1 (Q1) y de salida (V o2) en el colector del transistor 2 (Q2).

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

12

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

l.

Con los valores medidos, calcular la ganancia de tensin total del circuito multietapa
(AV T=Vo2/V i1).

Ganancia de tensin [AV T=Vo 2/V i1]


Desfasaje ()

m. Comparar los resultados obtenidos con los del Prelaboratorio.


n. Elaborar las conclusiones correspondientes a las observaciones y clculos realizados en el
circuito multietapa.

6. OBSERVACIONES Y CONCLUSIONES:

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

13

PRCTICA 2
AMPLIFICADORES DE POTENCIA: AMPLIFICADOR DE SIMETRA COMPLEMENTARIA PUSH-PULL
1. OBJETIVOS:

1.1. OBJETIVO GENERAL:


?

Analizar las caractersticas de los amplificadores de potencia clase B.

1.2. OBJETIVOS ESPECFICOS:


?

Realizar el anlisis variacional (AC) del amplificador de potencia de simetra complementaria


(Push-Pull).

Medir las variables necesarias y calcular las potencias de entrada y salida de un amplificador de
potencia de simetra complementaria (Push-Pull).

Determinar la eficiencia de dicho amplificador.

Medir la corriente de salida entregada a una carga resistiva pura por un amplificador de potencia
de simetra complementaria.

Comparar los resultados tericos con los determinados en el laboratorio.

2. TEORA:

Hasta aqu se han estudiado amplificadores capaces de convertir seales de bajo nivel en
variaciones de tensin verdaderamente importantes, empleando para ello una o varias etapas
amplificadoras. Generalmente, se requiere una seal de salida capaz de entregar suficiente potencia a un
dispositivo externo que acta como carga. Si a los circuitos estudiados hasta ahora se le aplicara alguna
de estas cargas, los circuitos estaran condenados al mal funcionamiento, pues stas presentan bajas
impedancias internas, mientras los otros poseen impedancias de salida elevadas; por lo tanto, es
necesario la conexin de circuitos capaces de gobernar las corrientes exigidas por esas cargas; estos
circuitos se les llaman comnmente Amplificadores de Potencia.

En los amplificadores de pequea seal, los principales factores que se tienen en cuenta son: la
magnitud de la ganancia de tensin y/o corriente y la linealidad de la amplificacin. Debido a que este tipo
de amplificadores manejan tensiones y corrientes pequeas, factores como la capacidad de manejo de
potencia entregada a la carga y la eficiencia del circuito son poco interesantes.

En los amplificadores de potencia o de gran seal, se manejan tensiones y corrientes


suficientemente altos, como para proporcionar la potencia requerida por una carga de salida o cualquier

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

14

otro dispositivo de potencia. Por lo general los valores de potencia entregada son desde unos cuantos
watts a decenas de watts.

Las principales caractersticas de los amplificadores de potencia son: la mxima potencia que
ste puede manejar, la eficiencia del circuito y el acoplamiento de impedancias con la carga o dispositivo
de salida.

En las etapas de pequea seal, cada dispositivo no lineal se sustituye por su modelo lineal
equivalente y la respuesta total se determina mediante el anlisis del circuito lineal. En las etapas de
potencia, las variaciones de corriente y tensin de salida son tan grandes que el transistor de potencia no
puede representarse por un modelo lineal y el anlisis del mismo debe hacerse grficamente, usando las
caractersticas de salida del dispositivo determinadas experimentalmente. Estas no linealidades se deben
a la aparicin en la salida del dispositivo de componentes frecuenciales que no existen en la seal de
entrada.

Los amplificadores de potencia se clasifican de acuerdo con la parte del ciclo de la onda de
entrada durante la cual circula corriente a la carga o existe tensin de salida. Esta clasificacin representa
la cantidad que vara la seal de salida a lo largo de un ciclo de operacin, para un ciclo completo de la
seal de entrada.

Especficamente en los amplificadores de potencia clase B, circula corriente a la carga en un slo


semiciclo, para los 360 de la seal de entrada, es decir, cuando la seal de entrada recorre los dos
semiciclos (360), la corriente hacia la carga circula para uno de los dos semiciclos (180).

Para dejar al circuito sin corriente hacia la carga durante un semiciclo, lo que se hace es
prcticamente dejar al amplificador sin polarizacin.

Los amplificadores de potencia de simetra complementaria, denominados comnmente


amplificadores Push-Pull, basan su configuracin en dos amplificadores clase B que se conectan de
forma complementaria de manera tal de que cada uno conduzca la corriente de carga en semiciclos
opuestos, para hacer que siempre la carga consuma corriente. La configuracin de estos dos transistores
en contraposicin proporciona una mayor eficiencia de la que es posible con un slo transistor en
operacin clase A.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

15

Vi

SEAL DE
ENTRADA

IL

CLASE A

La corriente circula durante


360 (un ciclo completo) para
un ciclo completo de la seal
de entrada

IL
CLASE B

La corriente circula durante


180 (un semiciclo) para un
ciclo completo de la seal de
entrada

IL

CLASE AB

La corriente circula durante


180<IL<360 (ms de un
semiciclo pero menos de un
ciclo completo) para un ciclo
completo de la seal de
entrada

IL
CLASE C

La corriente circula durante


0<IL <180 (menos de un
semiciclo) para un ciclo
completo de la seal de
entrada

Fig. 2.1. Grfico de la corriente de carga (I L ) para cada tipo de amplificador de potencia
Las figuras 2.2 y 2.3 muestran los diagramas de bloques de las configuraci ones tpicas de un
amplificador de potencia de simetra complementaria (Push-Pull):

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

16

+Vcc
MEDIO
CIRCUITO
C

Vi

MEDIO
CIRCUITO

CARGA

-Vcc

Fig. 2.2. Amplificador de simetra complementaria con dos alimentaciones

Un amplificador Push-Pull emplea transistores complementarios, es decir, utiliza transistores NPN


y PNP. La nica seal de entrada que se requiere se aplica a ambas entradas de la base, como los
transistores son de tipo opuesto, conducirn en medos ciclos opuestos de entrada; es decir, durante el
medio ciclo positivo de la seal de entrada el transistor NPN conduce y el PNP no, dando un medio ciclo
de la seal de salida; durante el medio ciclo negativo de la seal de entrada el transistor PNP conduce y
el NPN no, dando el otro medio ciclo de la seal de salida. Por lo tanto, un ciclo completo de la entrada,
desarrolla un ciclo completo de la salida a travs de la carga.
+Vcc
MEDIO
CIRCUITO
Vi
CARGA
MEDIO
CIRCUITO

Fig. 2.3. Amplificador de simetra complementaria con una alimentacin

La forma bsica de alimentar a este tipo de circuitos es disponiendo de una fuente de


alimentacin dual que proporciona tensiones de +Vcc y Vcc, como se observa en la figura 2.2; aunque
tambin se emplea una sola fuente de alimentacin, como en la figura 2.3, en este caso, el condensador
de acople de la carga hace las veces de una de las fuentes, para activar al transistor PNP que hace que
la fuente de alimentacin entregue potencia a la carga en el semiciclo negativo de la seal de entrada.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

17

Por ser el condensador de acople de la carga de una capacidad elevada, al conducir el transistor
NPN, ste adquiere carga suficiente a travs de dicho transistor. Cuando el transistor NPN se corta, la
tensin en los extremos del condensador hace de fuente para activar al transistor complementario PNP.

Para el caso particular de la prctica se emplear el amplificador de simetra complementaria con


una alimentacin.

2.1. POTENCIA DE ENTRADA (Pi):

La potencia de entrada al circuito proporcionada por la o las fuentes de alimentacin es:

Pi?dc? ? Vcc ?Iprom

?2.1?

donde Iprom es la corriente promedio de contnua que entregan las fuentes de alimentacin. En operacin
clase B, el consumo de corriente de una sola fuente de alimentacin tiene la forma de una seal
rectificada en onda completa, mientras que la corriente que se entrega de dos fuentes tiene la forma de
una seal rectificada en media onda.

De cualquier forma, con una o dos fuentes de alimentacin, el consumo de corriente de las
fuentes se puede calcular usando el Teorema del Valor Medio (TVM). Dicho teorema enuncia que el valor
medio de cualquier funcin en un intervalo determinado, es igual a la integral de la funcin evaluada en el
intervalo definido dividida por la resta de los lmites de dicho intervalo, esto es:

Vm ?

1 b
f ( x) ?dx
b?a ?
a

?2.2?

Como se mencion anteriormente, la forma de onda de la corriente que entrega la o las fuentes
de alimentacin es de la forma de una seal rectificada en media onda o en onda completa, debido a esto
y suponiendo una seal de entrada al circuito senoidal, la corriente promedio que entrega la o las fuentes
de alimentacin es:

Iprom ?

1 ?
i pico ?Sen(t ) ?dt
? ?0 ?
0

Iprom ?

2
?i pico
?

?2 .3?

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

18

donde ipico es la corriente pico de salida o la corriente pico que consume la carga.

2.2. POTENCIA DE SALIDA (Po):

La potencia de salida es la que consume la carga, en otras palabras es la potencia disipada por la
carga, se calcula de diversas formas, dos maneras muy comunes son:

Po( ac ) ?

?VL (rms ) ?2
RL

Po( ac) ? RL ??iL ?rms ??2

?2 .4 ?

?2.5?

2.3. EFICIENCIA (? %):

La Eficiencia de un circuito se define como el cociente entre las potencias de salida y entrada al
mismo, es decir:

?%?

Po( ac)
?100 %
Pi(dc )

?2 .6 ?

2.4. POTENCIA DISIPADA POR LOS TRANSISTORES:

La potencia disipada por efecto Joule por los transistores en un amplificador Push-Pull es la
diferencia entre las potencias de entrada y salida del circuito.

?2. 7 ?

P2Q ? Pi(dc ) ? Po(ac )

Si ambos transistores poseen las mismas caractersticas, la potencia que disipa ambos es la
misma, entonces:

PQ ?

P2Q
2

?2.8?

La forma de onda en la carga en un amplificador Push-Pull no es una senoide perfecta, ya que


presenta distorsin de Cross Over (cruce por cero), es decir, la no linealidad en la seal de salida; esto se
debe a que la operacin del circuito no brinda una conmutacin exacta de un transistor en corte a estado
activo en la condicin de voltaje cero; ya que en las uniones base-emisor de ambos transistores se
genera una cada de tensin de aproximadamente 0,7 V, debido a las uniones PN asociadas a la base y

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

19

el emisor respectivamente. El grfico que se muestra a continuacin describe la distorsin originada en


un amplificador Push-Pull.
VL

Distorsin de
Cross Over

Fig. 2.4. Distorsin de Cross Over en un amplificador de simetra complementaria

3. PRELABORATORIO:

Para el circuito amplificador de simetra complementaria (Push-Pull) mostrado en la figura 2.5 y


suponiendo una seal de entrada senoidal de 500 mV pico, determinar:
?

Punto de operacin de cada transistor. Utilizar =40.

Potencia de entrada (Pi), potencia de salida (Po) y eficiencia (?%) del circuito amplificador.

Potencia consumida por cada uno de los transistores.

Grfico de la tensin de salida en la carga del circuito amplificador.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

20

Vcc
9V

R1
10 Kohm
Q1
R2
680 ohm

C2
100 uF

C1
22 uF
R3
1 Kohm

R4
680 ohm
AC

Vi

Q2

RL
8 ohm

R5
10 Kohm

Fig. 2.5. Circuito amplificador de simetra complementaria con una sola alimentacin

4. MATERIALES Y EQUIPOS DE LABORATORIO:


?

Transistores: (1) ECG54, (1) ECG55.

Resistencias: (2) 10 K?, (2) 680 ? y W c/u.

Condensadores: (1) 22 F y 25 V, (1) 100 F y 50 V.

Potencimetros: (1) 1 K? y W.

Corneta 8 ? y 2 W.

Osciloscopio.

Generador de seales.

Fuente de alimentacin contnua.

Protoboard.

Puntas de prueba.

Cables.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

21

5. PROCEDIMIENTO:

a.

Montar el circuito mostrado en la figura 2.5.

b. Aplicar la alimentacin de contnua y sin conectar la seal (generador de funciones) medir el


punto de operacin de ambos transistores (Q1 y Q2).

Punto de Operacin

Transistor 1 (Q1)

Transistor 2 (Q2)

V C E (V)
I C (mA)
I B (uA)

c.

Medir la tensin de base, la tensin de emisor y la tensin base-emisor de ambos transistores.

Variable

Transistor 1 (Q1)

Transistor 2 (Q2)

V B (V)
V E (V)
V B E(V)

d. Conectar el generador de seales y ajustar Vi a 0V, 1KHz. Aumentar lentamente Vi hasta


conseguir una tensin en la carga sin distorsin. Observar Vi y VL simultneamente. Medir y
dibujar ambas seales.

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

e.

22

Con el valor medido de la tensin en la carga (V L), calcular la corriente circulante por la misma
(IL).

Variable
I L (mA)

f.

Calcular la corriente promedio (Iprom) entregada por la fuente de alimentacin.

Variable
Iprom (mA)

g. Calcular la potencia de entrada al circuito amplificador.

Variable
Pi(dc) (W)

h. Calcular la potencia de salida al circuito amplificador.

Variable
Po(ac) (W)

i.

Indicar en el dibujo de la seal de salida la distorsin de cruce por cero si se observa.

j.

Calcular la eficiencia (?%) del circuito amplificador.

Variable
? (%)

k.

Variar el potencimetro R3 y observar lo que ocurre. Explicar.

l.

Cmo es la amplitud de la tensin VL con respecto a la amplitud de la tensin de base de cada


transistor?

m. Comparar los resultados obtenidos con los del Prelaboratorio.


n. Elaborar las conclusiones correspondientes a las observaciones y clculos realizados en el
circuito amplificador Push-Pull.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

6. OBSERVACIONES Y CONCLUSIONES:

23

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

24

PRCTICA 3
AMPLIFICADORES OPERACIONALES: CIRCUITOS BSICOS LINEALES
1. OBJETIVOS:

1.1. OBJETIVO GENERAL:


?

Distinguir las caractersticas elctricas de los amplificadores operacionales (A -Ops) en


aplicaciones lineales (con realimentacin negativa).

1.2. OBJETIVOS ESPECFICOS:


?

Determinar tericamente las tensiones de salida y las ganancias de tensin para cada uno de los
circuitos contenidos en la prctica.

Determinar experimentalmente para los circuitos amplificadores Inversor, No Inversor y Seguidor


de tensin, las variables Ganancia de Tensin (Av), Desfasaje (?), Ancho de Banda (B).

Determinar experimentalmente la relacin existente entre la entrada y la salida en un circuito


Integrador.

2. TEORA:

Hasta ahora se han estudiado algunos dispositivos en forma aislada, es decir, se ha estudiado el
funcionamiento de los dispositivo s individualmente y las funciones que stos realizan. Ahora se estudiar
el rea de los circuitos integrados lineales, en donde miles de transistores, diodos, resistencias,
capacitores y otros elementos se fabrican en una pastilla de material semiconductor y se encapsula en un
slo dispositivo.

Un circuito integrado como el amplificador operacional se estudia como un slo dispositivo, an


cuando ste est constituido por miles de dispositivos. Esto significa que ahora interesa ms lo que hace
el circuito como un todo y no desde el punto de vista individual.

El amplificador operacional (A -Op) es un dispositivo analgico lineal universal, el cual, debido a


su versatilidad, bajo costo, tamao pequeo y eficiencia, se puede utilizar en una gran variedad de
aplicaciones. Los amplificadores operacionales se utilizan en muchas de las aplicaciones de amplificacin
y/o comparacin. Tambin se utilizan en circuitos, para realizar operaciones matemticas, filtrado de
seales, conformacin y generacin de diversos tipos de ondas, conversin analgica/digital y
digital/analgica, etc.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

25

Un circuito lineal basado en un amplificador operacional es aquel, en donde la salida es


directamente proporcional a la seal o seales de entrada. Para conformar un circuito lineal basado en un
amplificador operacional, se debe agregar una realimentacin negativa (realimentar la salida con el
terminal inversor) al operacional para poder controlar las caractersticas propias del dispositivo. Cuando
se agrega dicha realimentacin en el dispositivo, se origina lo que se denomina Tierra Virtual, debido a
que la tensin en el terminal inversor se hace prcticamente igual a la tensin en el terminal no-inversor
del operacional, esto facilita enormemente el anlisis de los circuitos basados en amplificadores
operacionales.

Entre los circuitos lineales bsicos se encuentran: el amplificador inversor, el seguidor de tensin,
el amplificador no- inversor, el sumador inversor, el integrador y el derivador, entre otros.

El circuito integrado A741 es un amplificador operacional compensado en frecuencia, ste es


uno de los A-Ops ms comnmente usados para aplicaciones generales, los bloques que conforman a
este circuito integrado son:

CIRCUITOS DE POLARIZACIN. ESPEJOS DE


CORRIENTE MLTIPLES

AMPLIFICADOR DIFERENCIAL
DE ENTRADA

AMPLIFICADOR DE ALTA
GANANCIA

FUENTES DE ALIMENTACIN
(Vcc Y Vee)

CIRCUITOS DE
RESTAURACIN
DE NIVEL DE DC

ETAPA DE SALIDA

CARGA

Fig. 3.1. Diagrama de bloques de un circuito integrado A741

La etapa del amplificador diferencial de entrada se disea en base a BJTs o FETs para
amplificar la diferencia de las seales de entrada. La etapa de amplificador de alta ganancia es un circuito
con una o ms etapas amplificadoras, pudiendo tener una segunda etapa diferencial y amplificadores en
configuracin emisor comn para amplificar la seal de salida del circuito amplificador diferencial.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

26

Los circuitos de restauracin de DC son circuitos que compensan los desniveles de DC que
producen la conexin en cascada de varias etapas amplificadoras. Los circuitos de polarizacin son
circuitos tipo espejos de corriente que polarizan cada una de las etapas del A-Op.

La etapa de salida posee circuitos amplificadores de corriente capaces de entregar los niveles
mximos de tensin y corriente del A-Op. La configuracin ms usada en esta etapa es de tipo Push-Pull.

El circuito lineal equivalente del amplificador operacional es el siguiente:

Ro

Ri

Vi

Vo
DC

Ao*Vi

Fig. 3.2. Circuito equivalente del A-Op

Las caractersticas ms importantes de un amplificador operacional son:


?

Elevada ganancia de tensin en lazo abierto (Ao).

Alta impedancia de entrada (Ri).

Baja impedancia de salida (Ro).

Elevado ancho de banda (B).

Elevada relacin de rechazo en modo comn (CMRR).

2.1. AMPLIFICADOR INVERSOR:

Un circuito amplificador inversor es un circuito que genera una seal de salida (Vo) amplificada y
desfasada 180 con respecto a una seal de entrada (Vi) de acuerdo a la relacin:

?R
Vo ? ? ?? 2
? R1

?
?? ?Vi
?

?3.1?

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

27

2.2. AMPLIFICADOR NO-INVERSOR:

Un circuito amplificador no-inversor es un circuito que genera una seal de salida (Vo)
amplificada y en fase con respecto a una seal de entrada (Vi) de acuerdo a la relacin:

? R ?
Vo ? ??1 ? 2 ?? ?Vi
? R1 ?

?3.2?

2.3. SEGUIDOR DE TENSIN:

Un circuito seguidor de tensin es un circuito que genera una seal de salida (Vo) que sigue a la
seal de entrada (Vi), es decir:

?3.3?

Vo ? Vi

2.4. INTEGRADOR:

Un circuito integrador es un circuito que genera una seal de salida (Vo) que integra la seal de
entrada (Vi), de acuerdo a la relacin:

Vo ? ?

?3.4?

1
Vi ?dt
R ?C ?
0

2.5. DERIVADOR:

Un circuito derivador es un circuito que genera una seal de salida (Vo) que deriva la seal de
entrada (Vi), de acuerdo a la relacin:

Vo ? ? R ?C ?

dVi
dt

?3. 5?

3. PRELABORATORIO:

Investigar el significado y valor numrico de las siguientes caractersticas elctricas del


amplificador operacional LM741: Slew Rate (SR), Ancho de Banda (B), Producto Ganancia Ancho de
Banda (Av*B), Relacin de Rechazo en Modo Comn (CMRR).

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

28

Para el circuito amplificador Inversor mostrado en la figura 3.3 y suponiendo una seal de entrada
senoidal de 1 V pico, calcular los valores de resistencia necesarios para obtener una Ganancia de tensin
Av = 22.

Para el mismo circuito de la figura 3.3, calcular el Ancho de B anda esperado, considerando la
ganancia de diseo y el producto Ganancia Ancho de Banda (Av*B) dado por el fabricante.

Cmo hara para determinar la tensin mxima de entrada para que no haya distorsin a la
salida?
R2

-15 V

R1

Vo
AC

Vi

+
+15 V

Fig. 3.3. Amplificador Inversor

Para el circuito amplificador No-Inversor mostrado en la figura 3.4 y suponiendo una seal de
entrada senoidal de 100 mV pico, determinar los valores de resistencia necesarios para obtener una
Ganancia de tensin Av = 22.

Para el mismo circuito de la figura 3.4 calcular el Ancho de Banda esperado, considerando la
ganancia de diseo y el producto Ganancia Ancho de Banda (Av*B) dado por el fabricante.

R2

-15 V

R1

Vo

+
AC

Vi

+15 V

Fig. 3.4. Amplificador No-Inversor

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

29

Para el circuito seguidor de tensin mostrado en la figura 3.5 y suponiendo una seal de entrada
senoidal de 5 V pico, determinar:
?

Tensin de salida del circuito (Vo).

Ganancia del circuito amplificador (A V).

-15 V

Vo

+
+15 V

Vi

AC

Fig. 3.5. Seguidor de tensin

Para el circuito Integrador mostrado en la figura 3.6 y suponiendo una seal de entrada cuadrada
de 1 V pico, determinar:
?

Tensin de salida del circuito (Vo).

Ganancia del circuito amplificador (A V).


C

-15 V

Vo
AC

Vi

+
+15 V

Fig. 3.6. Integrador

Para el circuito Derivador mostrado en la figura 3.7 y suponiendo una seal de entrada senoidal
de 1 V pico, determinar:

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

Tensin de salida del circuito (Vo).

Ganancia del circuito amplificador (A V).

30

-15 V

Vo
AC

Vi

+
+15 V

Fig. 3.7. Derivador

4. MATERIALES Y EQUIPOS DE LABORATORIO:


?

Amp-Op: (1) LM741 (o equivalente).

Resistencias: (1) 10 K? , (1) 22 K? , (1) 100 K? ?y W c/u.

Condensadores: (1) 68 nF, (1) 150 nF y 50 V c/u.

Osciloscopio.

Generador de seales.

Fuente de alimentacin contnua.

Protoboard.

Puntas de prueba.

Cables.

5. PROCEDIMIENTO:

Amplificador Inversor:

a.

Montar el circuito diseado para la figura 3.3.

b. Alimentar con una tensin dual de 15V al Amp-Op e introducir una seal senoidal de 0,5V pico y
una frecuencia de 1 KHz (medidos con el osciloscopio).
c.

Llenar la tabla que se presenta a continuacin con los valores medidos.

d. Para medir el Ancho de Banda, aument ar la frecuencia hasta que Vo=Vomx/1,41. En ese
momento medir la frecuencia. Para realizar esta medicin se debe mantener Vi constante.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

Vi (V)

e.

Vo (V)

Av

T ()

B (Hz)

31

Vi mx (V)

Observar y dibujar las formas de onda de las tensiones de entrada (Vi) y salida (Vo) del circuito.

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

f.

Qu relacin se encuentra entre la Ganancia de tensin y la tensin mxima de entrada?.

Amplificador No Inversor:

a.

Montar el circuito diseado para la figura 3.4.

b. Alimentar con una tensin dual de 15V al Amp-Op e introducir una seal senoidal de 0,5 V pico y
una frecuencia de 1 KHz (medidos con el osciloscopio).
c.

Llenar la tabla que se presenta a continuacin con los valores medidos.

Vi (V)

Vo (V)

Av

T ()

B (Hz)

Vi mx (V)

d. Para medir el Ancho de Banda, aument ar la frecuencia hasta que Vo=Vomx/1,41. En ese
momento medir la frecuencia. Para realizar esta medicin se debe mantener Vi constante.
e.

Si la ganancia de diseo fuera Av=100, cul sera el Ancho de Banda esperado?.

f.

Observar y dibujar las formas de onda de las tensiones de entrada (Vi) y salida (Vo) del circuito.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

32

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

Seguidor de tensin:

a.

Montar el circuito mostrado en la figura 3.5.

b. Alimentar con una tensin dual de 15V al Amp-Op e introducir una seal senoidal de 5 V pico y
una frecuencia de 1 KHz (medidos con el osciloscopio).
c.

Llenar la tabla que se presenta a continuacin con los valores medidos.

d. Observar y dibujar las formas de onda de las tensiones de entrada (Vi) y salida (Vo) del circuito.

Valor pico tensin de salida (Vo)


Ganancia de tensin (Vo/Vi)
Desfasaje ()

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

33

Integrador:

a.

Montar el circuito mostrado en la figura 3.6.

b. Alimentar con una tensin dual de 15V al Amp-Op e introducir una seal triangular de 1 V pico y
una frecuencia de 1 KHz.
c.

Colocar un condensador de realimentacin C=68 nF y una resistencia R1=10 K? .

d. Llenar la tabla que se presenta a continuacin con los valores medidos.

Condensador C=68 nF

Condensador C=150 nF

Valor pico tensin de salida (Vo)


Ganancia de tensin (Vo/Vi)
Desfasa je ()

e.

Observar y dibujar las formas de onda de las tensiones de entrada (Vi) y salida (Vo) del circuito.

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

f.

Alimentar ahora el circuito con una seal cuadrada de 1 V pico y una frecuencia de 100 Hz.
Aumentar lentamente la frecuencia hasta conseguir una seal lo ms parecida posible a la
integral de la seal de entrada. Observar y graficar la forma de onda de salida.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

34

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

g. Escribir una ecuacin matemtica que describa el funcionamiento del circuito para estas ltimas
condiciones.
h. Colocar un condensador de realimentacin C=150 nF y una resistencia R1=10 K? .
i.

Repetir los pasos del d al g para el nuevo valor del condensador de realimentacin.

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

6. OBSERVACIONES Y CONCLUSIONES:

35

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

36

PRCTICA 4
AMPLIFICADORES OPERACIONALES: CIRCUITOS BSICOS NO LINEALES
1. OBJETIVOS:

1.1. OBJETIVO GENERAL:


?

Distinguir las caractersticas elctricas de los amplificadores operacionales (A-Ops) en lazo


abierto o con realimentacin positiva.

1.2. OBJETIVOS ESPECFICOS:


?

Determinar tericamente las caractersticas elctricas ms relevantes para cada uno de los
circuitos contenidos en la prctica.

Determinar la tensin de salida de un circuito comparador en configuracin inversor y no-inversor.

Determinar la tensin de salida y observar las caractersticas de transferencia de un circuito


comparador regenerativo Schmitt Trigger.

Determinar la tensin de salida y observar las caractersticas de transferencia de un circuito


rectificador de onda completa de precisin.

2. TEORA:

Un circuito no lineal basado en un amplificador operacional es aquel, en donde la salida no es


proporcional a la seal o seales de entrada. Para conformar un circuito no lineal basado en un
amplificador operacion al, se debe colocar al operacional en lazo abierto o con realimentacin positiva
(realimentar la salida con el terminal no-inversor) para poder controlar las caractersticas propias del
dispositivo.

En ambos casos (lazo abierto o realimentacin positiva), las tensiones en los terminales inversor
y no-inversor del operacional no son iguales y en el operacional ocurre un efecto de inestabilidad que
mantiene a la Funcin de Transferencia del A-Op con una ganancia muy elevada, es decir, cualquier
cambio en la entrada, por mnimo que sea, origina que la salida se vaya a su valor mximo positivo (Vcc)
o mximo negativo (V EE), introduciendo saturacin en la salida del sistema y por lo tanto histresis en la
salida.

Desde el punto de vista frecuencial, dicha realimentacin positiva introduce polos en el semiplano
derecho del plano complejo S, produciendo la condicin de inestabilidad.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

37

El funcionamiento del amplificador operacional en lazo abierto o con realimentacin positiva es el


siguiente: cuando la tensin en el terminal no-inversor es mayor que en el terminal inversor, la tensin de
salida es un nivel alto (Vcc), cuando la tensin en el terminal no-inversor es menor que en el terminal
inversor, la tensin de salida es un nivel bajo (VEE) y cuando las tensiones en los terminales no-inversor e
inversor son iguales, la tensin de salida es cero, aunque este ltimo caso es prcticamente imposible de
lograr debido a que por pequea que sea la diferencia entre ambos terminales, siempre uno ser mayor
que el otro. Este funcionamiento se puede resumir de la siguiente manera:

Si V ? ? V - ?

Vo ? Vcc

Si V ? ? V ? ?

Vo ? VEE

Si V ? ? V - ?

Vo ? 0

Entre los circuitos no lineales bsicos se encuentran: el comparador no-inversor, el comparador


inversor, el comparad or regenerativo o Schmitt Trigger, el rectificador demedia onda de precisin y el
rectificador de onda completa de precisin, entre otros.

Las caractersticas ms importantes de un comparador son:


?

Alta velocidad de respuesta (Alto Slew Rate).

Bajos ni veles de Offset (IOS, IB y VOS).

Bajo nivel de ruido.

Alta ganancia en lazo abierto (Ao).

2.1. EL A-OP COMO COMPARADOR:

Bsicamente el apmplificador operacional utilizado como circuito comparador lo que hace es


comparar dos seales, las cuales se introducen por sus terminales inversor y no-inversor, de acuerdo a
los niveles de tensin introducidos por ambos terminales, el resultado de dicha comparacin se puede
definir como:

Si V ? ? V - ?

Vo ? Vcc

Si V - ? V ? ?

Vo ? VEE

Si V ? ? V - ?

Vo ? 0

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

38

2.2. COMPARADOR REGENERATIVO SCHMITT TRIGGER:

A veces se desean comparar dos seales, pero stas presentan algunas veces ruido aleatorio
debido a ciertos factores como el ambiente o entorno en donde se instale el circuito, entre otros. La
presencia de es te tipo de ruidos puede alterar el valor verdadero de las seales de entrada que se
desean comparar y por lo tanto puede originarse una comparacin inadecuada la cual producira una
seal de salida no deseada. Otras veces, se desean transformar seales lentas en abruptas.
-15 V

Vi

Vo
Vref

+
R1

+15 V

R2

Fig. 4.1. Comparador Regenerativo Schmitt Trigger

Para este tipo de casos lo conveniente es utilizar un comparador regenerativo o de tipo Schmitt
Trigger, este comparador tiene la caracterstica de que cambia el nivel de tensin de referencia que se
encuentra presente en el terminal no-inversor del A-Op, debido a esto, el circuito tendr dos niveles de
referencia en el terminal no-inversor, ste cambiar de VREF1 (si Vo=Vcc) a VREF2 (si Vo=VEE), esto hace
que la Funcin de Transferencia del sistema exhiba una histresis de la forma:
Vo

Vcc

VREF1

VREF2

Vi

VEE

Ancho de la ventana de histresis

Fig. 4. 2. Ventana de histresis del comparador regenerativo

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

39

Cuando la salida del comparador es alta (Vo=Vcc), la tensin en el terminal no-inversor del
comparador es mayor que la seal de entrada Vi, de la forma:

V ? ? ? ?Vcc ? ?1 ? ? ??VREF ? V REF1 ? Vi

?4 .1?

Cuando la salida del comparador es baja (Vo=VEE), la tensin en el terminal no-inversor del
comparador es menor que la seal de entrada Vi, de la forma:

V ? ? ? ?V EE ? ?1 ? ? ??V REF ? VREF 2 ? Vi

?4 .2 ?

En la figura 4. 2 se puede determinar el ancho de la ventana de histresis, realizando la resta de


las tensiones que se generan en el terminal no-inversor del comparador cuando la salida de ste cambia
de alto a bajo, es decir:

Ancho ven tan a ? VREF1 ? VREF2


Ancho ven tan a ? ? ??Vcc ? V EE ?

?4 .3 ?

Tambin en la figura 4.2 se puede observar que la comparacin depender de la pendiente de la


seal de entrada. Cuando la pendiente es positiva, la salida (Vo) se rige por la curva de histresis de
V REF1 (flechas hacia la derecha), por otro lado, si la pendiente de la seal es negativa, la salida (Vo) se
rige por la curva de histresis de VREF2 (flechas hacia la izquierda).

Al conmutar la salida, un eventual ruido superpuesto a la seal de entrada (Vi) es incapaz de


reconmutar en forma simple al comparador, ya que el punto de comparacin cambia con el cambio en la
salida, a menos que el nivel de ruido superpuesto supere la diferencia V REF1 ? VREF 2 .

2.3. RECTIFICADOR DE ONDA COMPLETA DE PRECISIN:

Este circuito permite rectificar una seal en onda completa, incluso aquellas cuyo valor pico sea
inferior a 0,7 V, hasta seales con un valor pico sea aproximadamente 0,7/Ao, donde Ao es la ganancia
en lazo abierto del operacional.

En el semiciclo positivo de la seal de entrada (Vi), se observa que en el operacional superior


+

V >V , esto origina que la salida de ste sea +Vcc, haciendo que D1 conduzca, produciendo una
realimentacin negativa en dicho operacional y colocndolo en configuracin seguidor de tensin, por lo

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

40

tanto la salida del rectificador (V L) se igual a la entrada (VL=Vi). En este mismo semiciclo, en el
+

operacional inferior se observa que V <V , esto origina que la salida de este operacional sea Vcc, esto
hace que D2 se encuentre en estado inverso, por ende, la salida de dicho operacional no contribuye a la
salida del rectificador.

-15 V

Vi

D1
+15 V

R2

R1

VL
-15 V

D2
+15 V

RL

Fig. 4.3. Rectificador de onda completa de presicin

En el semiciclo negativo de la seal de entrada (Vi), se observa que en el operacional superior


+

V <V , esto hace que la salida de ste sea Vcc, haciendo que D2 se encuentre en estado inverso y por
lo tanto la salida de este operacional no incide en la salida del rectificador. En el operacional inferior se
+

observa que V >V , esto origina una salida en este operacional +Vcc, haciendo conducir a D1, quedando
este operacional con realimentacin negativa en configuracin amplificador inversor con ganancia R2/R1,
es decir, que si R2=R1, la salida del rectificador es igual a la entrada (V L=-Vi), y como en este semiciclo
los valores de la seal de entrada son negativos, la salida VL ser positiva.

Debido al funcionamiento del circuito, la Funcin de Transferencia del mismo es igual al mdulo
de la funcin de entrada (Vi), es decir:

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

41

VL

Vi

Fig. 4. 4. Funcin de Transferencia del rectificador de onda completa de presicin

3. PRELABORATORIO:

Para el circuito comparador mostrado en la figura 4.5 determinar y graficar la tensin de salida
para las siguientes condiciones de las entradas V1 y V2.
-15 V

V1

Vo

V2

+
+15 V

Fig. 4.5. Comparador


?

V1= 15 V y V2=5 V.

V1=0 V y V2= -10 V.

V1=5 V y V2=15 V.

Para el circuito de la figura 4.1, con Vref =5 V, R1=1 K?, R2=2,2 K? y Vi=15*Sen(wt). Determinar
la tensin de salida del circuito, la Funcin de Transferencia y el ancho de la ventana de histresis.

Para el circuito rectificador de onda completa de presicin de la figura 4.3, con R1=R2= 1K? y
Vi=20mV*Sen(wt), determinar la tensin de salida del circuito y la Funcin de Transferencia.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

4. MATERIALES Y EQUIPOS DE LABORATORIO:


?

Amp-Op: (2) LM741 (o equivalente).

Resistencias: (2) 10 K? , (1) 22 K? y W c/u.

Potencimetros: (2) 500K ? .

Osciloscopio.

Generador de seales.

Fuente de alimentacin contnua.

Protoboard.

Puntas de prueba.

Cables.

5. PROCEDIMIENTO:

a.

Montar el circuito mostrado en la figura 4.6.

b. Alimentar el circuito con una alimentacin dual de 15 V.


c.

Aplicar los voltajes indicados en la tabla siguiente.

d. Observar la salida del circuito comparador.


e.

Llenar la tabla 4.1 con los valores medidos y comparar con los valores calculados.

+15 V

P1

V1 V2
-15 V

V1

Vo

V2
V1 V2

P2

+
+15 V

-15 V

Fig. 4.6. Circuito comparador

42

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

43

Tensin entrada V1 (V)

-5

-5

Tensin entrada V2 (V)

-5

-5

Salida (Vo)

a.

Montar el circuito de la figura 4.1, con R1=10 K? y R2=22 K? y V REF=0V.

b. Alimentar el circuito con una alimentacin dual de 15 V.


c.

Introducir una seal senoidal de entrada (Vi) de 5 V pico y 1 KHz.

d. Observar y dibujar las seales de entrada (Vi) y salida (Vo).

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

e.

Colocar el control del Time-Division en la posicin X-Y para observar la Funcin de Transferencia
del circuito.

f.

Observar y dibujar la ventana de histresis del circuito comparador regenerativo.

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

44

g. Calcular el ancho de la ventana de histresis utilizando el grfico anterior.

Ancho de la ventana de histresis (V)

a.

Montar el circuito de la figura 4.3, con R1=R2=10 K? y RL=1 K?.

b. Alimentar el circuito con una alimentacin dual de 15 V.


c.

Introducir una seal senoidal de entrada (Vi) de 20 mV pico y 1 KHz.

d. Observar y dibujar las seales de entrada (Vi) y salida (Vo).

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

e.

Colocar el control del Time-Division en la posicin X-Y para observar la Funcin de Transferencia
del circuito.

f.

Observar y dibujar la Funcin de Transferencia del rectificador.

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

45

g. Colocar en la resistencia R2 un nuevo valor R2=2,2 K? .


h. Observar y dibujar las seales de entrada (Vi) y salida (Vo).

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

i.

Colocar el control del Time-Division en la posicin X-Y para observar la Funcin de Transferencia
del circuito.

j.

Observar y dibujar la Funcin de Transferencia del rectificador.

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

6. OBSERVACIONES Y CONCLUSIONES:

46

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

47

PRCTICA 5
AMPLIFICADORES OPERACIONALES: APLICACIONES LINEALES Y NO LINEALES
1. OBJETIVOS:

1.1. OBJETIVO GENERAL:


?

Analizar las caractersticas elctricas de algunas de las aplicaciones tpicas tanto lineales como
no-lineales de los amplificadores operacionales (A-Ops).

1.2. OBJETIVOS ESPECFICOS:


?

Determinar tericamente las caractersticas elctricas ms relevantes para un circuito convertidor


V/I con conexin de carga a tierra y tensin de control diferencial.

Graficar y comprobar que la corriente de salida (IL) de un convertidor V/I no depende de la carga
conectada.

Determinar tericamente las caractersticas elctricas de un circuito generador de onda cuadrada


u oscilador astable.

Graficar la seal de salida (VL) y la tensin del condensador de temporizacin (Vc) de un circuito
generador de onda cuadrada u oscilador astable.

Calcular los tiempos en estado alto y bajo de la seal de salida de de un circuito generador de
onda cuadrada.

Determinar tericamente las caractersticas elctricas de un circuito detector de ventana.

Graficar la seal de salida (VL ) de un circuito detector de ventana.

Graficar la Funcin de Transferencia de un circuito detector de ventana.

2. TEORA:

Existen gran variedad de aplicaciones tanto lineales como no-lineales que utilizan A-Ops para
resolver diferentes tipos de problemas que se presentan comnmente como: generacin de ondas,
deteccin, filtraje y conversin de seales, etc.

Entre las aplicaciones ms comunes se tiene el generador de onda cuadrada u oscilador astable
(ningn estado estable), el convertidor tensin corriente y el detector de ventana, stos son los tres
circuitos que se estudiarn en esta prctica.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

48

2.1. CONVERTIDOR TENSIN CORRIENTE:

Este circuito es un convertidor tensin corriente con conexin de carga a tierra y tensin de
control diferencial, el cual tiene como propsito convertir una tensin de entrada, la cual es diferencial, en
una corriente que es proporcional a la diferencia de las seales de entrada (V 1 y V2) y la cual no depende
de la carga conectada a la salida, de la forma:

IL ?

V1 ? V 2
R1

?5. 1?

Este circuito realiza esta funcin de conversin siempre y cuando se cumplan dos condiciones
importantes, la carga conectada a su salida sea menor o igual a una resistencia de carga mxima (RLmx ),
la cual depende de los mismos parmetros del circuito y que exista una relacin determinada entre las
resistencias R1, R2, R3 y R4.

-15 V

R1
-

V1

Vo

V2

R4
VL

+
R2
RL

+15 V

R3
Fig. 5.1. Convertidor tensin-corriente

El valor de la resistencia mxima de carga (R Lmx) que se puede colocar en el circuito antes de
que se pierda la linealidad es:

R3
?V2
R2
?
? R3 ?
I L ?1 ?
?
? R2 ?
Vcc ?

RLmx

?5. 2?

La relacin entre las resistencias R1, R2, R3 y R4 es la siguiente:

R3 R 4
?
R 2 R1

?5.3?

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

49

2.2. GENERADOR DE ONDA CUADRADA:

Este circuito genera una seal cuadrada peridica, de amplitud y frecuencia definidas por los
parmetros del circuito. Se dice que es un oscilador astable porque no posee un estado estable ya que la
seal cuadrada cambia continuamente de su valor de estado bajo a su valor de estado alto.
Al tener realimentacin positiva el A-Op funciona como comparador, es decir, que la salida (Vo)
slo puede presentar dos valores (+Vcc -Vcc). En el intervalo de tiempo en que la salida del A-Op (Vo)
+

est en estado alto (V >V ), la tensin en el condensador (Vc) es menor que la tensin en el terminal noinversor. En estas condiciones el capacitor tiende a cargarse al voltaje de salida (+Vcc) a travs de la
resistencia (R) y eventualmente alcanzar el voltaje que existe en V+, el cual es una fraccin de la tensin
de salida (Vo), donde el factor es una relacin entre las resistencias R2 y R3, =R3/(R2+R3); esto
-

har que cambie la salida a estado bajo (-Vcc) ya que ahora V >V , cuando esto sucede, el condensador
tiende a cargarse al nuevo voltaje de salida (-Vcc), para ello el capacitor se descarga a travs de las
resistencias R, R2 y R3, hasta que la tensin en el condensador sea menor que la tensin en el terminal
no-inversor, la salida cambie nuevamente a estado alto (+Vcc) y el proceso se reinicia.
R

-15 V

Vo
C

R2
+15 V

R3

Fig. 5.2. Generador de onda cuadrada

Analizando el circuito, se puede establecer la tensin en el condensador (Vc) en funcin del


tiempo como:

Vc(t ) ? ?? ? ?Vcc ? Vcc???

t
?

? Vcc

?5.4?

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

50

donde:

?: Constante de tiempo del circuito. (s)


Vc(t): Voltaje en el condensador. (V)
: Relacin entre las resistencias R2 y R3. ? ?

R3
R 2 ? R3

Vcc: Tensin de alimentacin del A-Op. (V)

Durante el periodo de carga, cuando la tensin en el condensador se hace igual a la tensin en el


terminal no -inversor, es decir, cuando Vc(t)= Vcc, la salida cambiar a estado bajo, si esto ocurre en un
instante denominado TON , el cual es el tiempo en el la salida permanece en estado alto, entonces:

? ? ? Vcc ? Vcc ?
TON ? ? ?Ln ??
??
? ? Vcc ? Vcc ?

?5. 5?

En el caso contrario, en el periodo de descarga, cuando la tensin en el condensador se hace


igual a la tensin en el terminal no-inversor, es decir, cuando Vc(t)= -Vcc, la salida cambiar a estado
alto, si esto ocurre en un instante denominado TOFF, el cual es el tiempo en el la salida permanece en
estado bajo, entonces:

? ? Vcc ? Vcc ?
TOFF ? ? ?Ln??
??
? ? ? Vcc ? Vcc ?

?5. 6?

2.3. DETECTOR DE VENTANA:

Es un circuito cuya funcin es determinar cuando una tensin de entrada se encuentra dentro de
un rango de tensin definido (Vref1 Vref2).

La salida baja del circuito indica que la entrada est dentro de una ventana de voltaje definida por
V ref1 Vref2. Estos dos valores fijan los niveles de tensin de referencia empleados.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

51

-15 V

Vref2

D1

+
+15 V

Vi
-15 V

D2

Vref1

VL
+
RL
+15 V

Fig. 5.3. Detector de ventana

Partiendo de la condicin de que la tensin de referencia 2 (V ref2) es mayor que la tensin de


+

referencia 1 (Vref1), entonces: si la seal de entrada (Vi) es mayor que Vref2, en el A-Op superior, V >V ,
esto hace que su salida sea alta (+Vcc), haciendo conducir al diodo 1 (D1) y originando una salida (V L)
-

aproximadamente igual a +Vcc. En el A-Op inferior V >V , esto hace que su salida sea -Vcc, colocando
en inverso al diodo 2 (D2), haciendo que el A-Op inferior no contribuya a la salida (V L ).
Si la seal de entrada es menor que la tensin de referencia 1 (Vref1), en el A-Op inferior V+>V -,
esto hace que su salida sea +Vcc, haciendo conducir al diodo 2 (D2) y originando en VL una salida
-

aproximadamente igual a +Vcc. En el A-Op superior V >V , esto hace que su salida sea -Vcc, colocando
en inverso al diodo 1 (D1), haciendo que el A-Op superior no contribuya a la salida (VL).
-

Si la seal de entrada se encuentra comprendida entre Vref1 y Vref2, en el A-Op superior V >V ,
esto hace que su salida sea -Vcc, colocando en inverso al diodo 1 (D1), haciendo que el A-Op superior no
contribuya a la salida (V L). En el A-Op inferior V->V+, esto hace que su salida sea -Vcc, colocando en
inverso al diodo 2 (D2) tambin. Como ambos operacionales no contribuyen a la salida (VL), la misma es
nula, debido a los circuitos abiertos de los dos diodos.

La Funcin de Transferencia de dicho circuito se muestra a continuacin:

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

52

Vo

Vcc

Vref1

Vref2

Vi

Fig. 5.4. Funcin de Transferencia del Detector de ventana

El circuito detecta, llevando a 0 V su salida (V L) cuando una seal de entrada (Vi) se encuentra
comprendida entre dos valores de tensin lmites (V ref1 Vref2).

3. PRELABORATORIO:

Para el circuito convertidor tensin-corriente de la figura 5.1 con: R1=680 ?, R2=1,2 K? ,


R3=1,8 K?, R4=1 K?, V1=15*Sen (wt) y V2=10*Sen (wt), determinar el valor y grfico de la corriente de
salida circulante por la carga (IL ), as como el valor de resistencia mxima que se puede colocar en la
carga si la tensin de alimentacin es Vcc=15 V.

Para el circuito generador de onda cuadrada de la figura 5.2 con: R=10 K?, C=150 nF,
R2=2,2 K? y R3=3,3 K?, determinar las formas de onda de la tensin de salida (Vo), tensin en el
condensador (Vc) y frecuencia de oscilacin de dichas seales si la tensin de alimentacin es Vcc=15 V.

En el circuito detector de ventana de la figura 5.3 las tensiones de referencia son -5 V y +5 V y la


seal de entrada (Vi) es una onda senoidal Vi=15*Sen (wt). Definir los valores de la tensin de
alimentaci n dual (+Vcc y -Vcc) que deben introducirse para que el circuito funcione correctamente.
Graficar la seal de salida (Vo) y la Funcin de Transferencia del circuito.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

53

4. MATERIALES Y EQUIPOS DE LABORATORIO:


?

Amp-Op: (2) LM741 (o equivalente).

Resistencias: (2) 10 K? , (1) 2,2 K? , (1) 3,3 K? , (1) 1,2 K? , (2) 1,5 K? , (1) 1 K? , (2) 680 ? y W
c/u.

Condensadores: (1) 150 nF y 25 V.

Diodos: (2) 1N4008 (o equivalente).

Osciloscopio.

Generador de seales.

Fuente de alimentacin contnua.

Protoboard.

Puntas de prueba.

Cables.

5. PROCEDIMIENTO:

a.

Montar el circuito mostrado en la figura 5.1.

b. Alimentar el circuito con una alimentacin dual de 15 V.


c.

Colocar R3=1,2 K?, R2=1 K? y una resistencia de carga (RL) de 1 K? .

d. Aplicar las seales de entrada (V1 y V2) y los valores de resistencia R1 indicados en la tabla
siguiente.

Tensin entrada V1 (Vpico)

10

10

15

Tensin entrada V2 (Vpico)

Resistencia R1 (K? )

1,2

1,2

Resistencia R4 (K? )

1,2

1,5

1,5

Corriente de carga (mA)

e.

Medir y graficar el valor de la corriente circulante por la carga (IL) para cada uno de los valores
sealados en la tabla.

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

54

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

a.

Montar el circuito generador de onda cuadrada de la figura 5.2.

b. Alimentar el circuito con una alimentacin dual de 15 V.


c.

Colocar R=10 K?, C=150 nF, R2=2,2 K? y R3=3,3 K?.

d. Graficar la tensin de salida del circuito oscilador (Vo).

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

e.

Medir el periodo (T) y la frecuencia (f) de la seal generada.

Seal de salida (Vo)

Periodo (s)
Frecuencia (Hz)

f.

Graficar el voltaje en el condensador de temporizacin (Vc).

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

55

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

56

g. Medir el periodo (T) y la frecuencia (f) de la seal generada.

Periodo (s)

Voltaje en el condensador (Vc)

Frecuencia (Hz)

a.

Montar el circuito detector de ventana de la figura 5.3.

b. Alimentar el circuito con una alimentacin dual de 15 V.


c.

Colocar una resistencia de carga (RL) de 1 K? .

d. Introducir una seal de entrada senoidal Vi=15*Sen (wt).


e.

Aplicar las tensiones de referencia: V ref1=-5 V y V ref2=+5 V.

f.

Graficar la seal de salida del circuito detector (Vo).

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

g. Llevar el control Time-Division a la posicin X-Y, colocar el canal 1 en la entrada (Vi) y el canal 2
en la salida (Vo).
h. Graficar la Funcin de Transferencia del circuito (Vo/Vi).
i.

Medir el ancho en Voltios de la seal cuando sta se encuentra en nivel bajo (0 V).

Ancho de la seal en nivel bajo (V)

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

j.

Repetir los pasos del e al i con las siguientes tensiones de referencia: Vref1=0 V y Vref2=+5 V.

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

Canal A:
Volts/Div:
Time/Div:
Canal B:
Volts/Div:
Time/Div:

57

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

Ancho de la seal en nivel bajo (V)

6. OBSERVACIONES Y CONCLUSIONES:

58

INSTITUTO UNIVERSITARIO DE TECNOLOGA VALENCIA


DEPARTAMENTO DE ELECTRICIDAD
LABORATORIO DE ELECTRNICA II

59

BIBLIOGRAFA
?

FRANCO, Sergio. Diseo con Amplificadores Operacionales y circuitos integrados analgicos.


3ra edicin. McGraw -Hill. Mxico 2002.

BOYLESTAD, Robert; Nashelsky, Louis. Electrnica: Teora de circuitos. 6ta edicin. Prentice
Hall. Mxico 1997.

MALONEY, Timothy. Electrnica Industrial Dispositivos y Sistemas. Prentice Hall. Mxico 1983.

BELOVE, Charles; Schilling, Donald. Circuitos electrnicos: Discretos e Integrados . Marcombo.


Espaa 1974.

HALKIAS, Cristos; Millman, Jacob. Dispositivos y circuitos electrnicos. McGraw-Hill. Espaa


1972.

Vous aimerez peut-être aussi