Explorer les Livres électroniques
Catégories
Explorer les Livres audio
Catégories
Explorer les Magazines
Catégories
Explorer les Documents
Catégories
Titre du document
Auteur:
Date apparition:
rsum
applications militaires et civiles mais son cot limite son utilisation dans des
applications publique grande chelle comme les recepteurs GPS 1.5Ghz. Cest
pourquoi Avago propose des packaging SOT23 (Surfaces outline Transistor).
Ces packages sont adapts aux diffrents types de soudures (wave soldering, infrared
reflow soldering, vapor phase reflow soldering).
Linconvnient principal du packages SOT23 est la longueur des connexions des
composants lctroniques. haute frquence, ces connexions constituent des
inductances parasites qui limitent la bande de frquence de limitteur.
Une autre parasite importante est cause par les capacits des pieds opposs des
connexions de la diode (0.008 pF)
La mise en circuit et le layout de la carte PCB augmentera la rsistance thermique des
jonctions de la diode. Cependant, dans les tests formels, la diode HSMP-4820 a pu
supporter une puisssance de 8w 10w 25C.
Pour estimer la tenue en puissance haute temprature, il faut rduire la puissance de
10w ( 25c) liniairement 0 watts (150C).
Pour calculer la capacit de la diode manipuler des pulsations, il faut multiplier le
signal incident par le facteur montr sur le schma
Ce produit est une diode mont sur surface avec deux fil de liaison la partie non
connect du package.
Avec lutilisation de deux fils opposs, les inductances sannulent mutuellement (L B=0),
en plus avec deux inductances en parralle, limpdance quivalente est divis par
deux (Lquivalente=LL/2).
Linductance total du circuit est rduite de 2nH 0.75nH.
Avec ces inductances parasites d aux cartes PCB, la diode PIN HSMP-3820 peut tre
recommand pour des limitteurs de puissances de 500 Mhz.
Afin de permettre le montage dune diode SOT23 comme le montre la figure 7, il faut
garder le dimensionnement 2b=0.055 inch
Comme le microstrip, CPW est sensible aux effets des couvertures suprieures et infrieures du
botier dans lequel la carte est monte, ainsi que le couplage entre les lignes de transmission. Voir
la figure 10.
Quelques bonnes rgles suivre lors de lutilisation du CPW sont les suivantes: Si D>
2b, Zo est indpendant de lpaisseur du substrat. Gardez S1> 3b. Si H1> 4b et H2>
3b, les couvertures peuvent tre ignors dans tous les calculs de Zo. Maintenir S2> 5b
pour viter le couplage entre les lignes adjacentes.
Pour obtenir des meilleures performances du circuit, il faut maintenir en galit le
potentiel des deux zones de la masse en tout point. Cette condition est ralise par
lajout des jonctions (bridge conductrice) entre les deux couches de la masse chaque
lambda/4 et lambda/2.
Aussi pour garder la phase des courants lctriques en galit, des bridges
conductrices peuvent tre implmentes entre les deux plans de la masse. Pour viter
un couplage entre le plan de la ligne de trasmission et les bridges, ces bridges peuvent
tre implments dans le dos du circuit et connects aux plans des masses via des
trous.
Les bridges conductrices peuvent tre utiliss dans les courbures de lignes de
transmission (figure 14)
La transition entre un CPW et un microstrip peut tre ralise comme montr sur la
figure 15:
Avago Technologie propose un materiel dielectrique HT-2 bas sur cyanate ester resin
chemestry et prsentant des performances meilleures par rapport Fr4. Les pertes
6GHZ sont 0.6/lambda . la figure ci-aprs prsente les performances de HT-2 et FR-4
microstrip
Circuit 1: montage de
la diode sur la ligne
conductrice et la
masse
Microstrip
Circuit 2: montage de la
diode sur la ligne
conductrice spare
par petit gap
CPW
Circuit 3: montage de la
diode sur la ligne
conductrice spare
par petit gap et deux
bridges
CPW
Circuit 4: montage de la
diode avec deux
pattes sur les lignes
masse et la cathode
sur la ligne de
transmission
Circuit Microstrip:
Le circuit 1 est quivalent un circuit RLC en srie comme suit:
Il sagit dun circuit LC :L=0.3 (connexion la masse)+ 0.5 (connexion interne du
package)+ 0.25 (connexion de deux pattes en parallles du package).
Dans ce cas, linductance quivalente est rduite de 1.05 nH du cicuit 1 vers 0.8 nH
dans ce circuit amlior. En haute frquence, cette rduction des inductances
parasites permet damliorer lattnuation de 2dB.
Les pertes dinsertion mesurs pour ce cicuits sont de 0.1 dB en moins de 1.7Gh z
et 0.35 moins de 2.5GhZ.
Pour latnuation, la diode est polaris en direct par un courant DC afin de rduire
au maximum la valeur de Rj . lisolation mesure 1.5 Ghz est de lordre de 11dB.
Limpact des inducatnces parasites se manifeste par la rduction de lisolation de
21db en frq de 500 Mhz 9dB en frquance de 2.5Ghz.
La puissance de seuil est 8dbm. Le montage atteint son isolation maximale
35dBm
Circuit CPW
Circuit 3:
Ce circuit est mont sur un guide donde coplanaire (CPW), ceci permet de
surpasser les inductances parasites causs par les trous de connexion. Les bridges
connectiques permettent de garder les plaques de la masse en phase.
Circuit 4 :
Dans ce circuit, le package de la diode est mont sur les lignes de la masse et la
ligne de transmission, liminant ainsi le besoin des deux bridges ncessaires pour
galiser la phase des deux masses. Avec ce montage, les inductances parasites
sont les inductances internes de la diode 0.75nH.