Vous êtes sur la page 1sur 5

IEEES-1

Universidad Autonoma De Occidente, Electronica digital


16-febrero- 2015. Cali-Colombia.
Lab NO. 1

Aplicacin Digital con Compuertas Tri-estado,


Schmitt trigger y con Salida de Colector
Abierto
Csar M. Gonzlez, Cristian Guerra, Manuel F. Jcome, Michael Viveros
Departamento de Automatizacin y Electrnica, Universidad Autnoma de Occidente
Cali, Colombia
cesar.gonzalez@uao.edu.co
crystian.guerra@uao.edu.co
manuel.jacome@.edu.co
michael.viveros@uao.edu.co

RESUMEN
En el siguiente documento, se abordara todo lo relacionado
con el primer laboratorio del curso de electrnica digital,
en el cual se tienen diferentes seales provenientes de 2
sensores (luz y presencia) y de un generador de bit de
paridad impar, con lo que se busca activar un circuito que
opera con tensiones AC (usando una interfaz DC-AC por
medio de un rel). Se har nfasis sobre algunos conceptos
necesarios para el desarrollo de la prctica y se
mencionaran las conclusiones del mismo.

capacidad de aplicar y de poder trabajar con ellos sin


ningn tipo de dificultad.
Para empezar el equipo de trabajo establece como objetivo
identificar los roles que pueden tener las compuertas
lgicas en los estados de un sistema con el fin de disear e
implementar un circuito de acuerdo a cada etapa propuesta
en la prctica.

MARCO TEORICO

ABSTRACT
In the following document, everything related to the first
course of digital electronics lab, which takes different
signals from two sensors (light and presence) and a
generator of odd parity bit, will take what it seeks to
activate a circuit that operates with AC voltage (using a
DC-AC interface by means of a relay). It will emphasis on
some necessary concepts for the development of the
practice and the conclusions it should be mentioned
.

INTRODUCCIN
En la actualidad, los sistemas digitales son muy utilizados
y variados para diferentes tipos de aplicaciones las cuales
en su mayora son aplicadas en la industria y en mayor
parte de los equipos electrnicos.
Es por esto que es necesario saber a grandes rasgos las
aplicaciones, y cmo funcionan los diferentes tipos de
sistemas digitales, as, con el fin de poder desarrollar la

Sensores
Un sensor es un dispositivo capaz de detectar magnitudes
fsicas o qumicas, llamadas variables de instrumentacin,
y transformarlas en variables elctricas. Las variables de
instrumentacin pueden ser por ejemplo: temperatura,
intensidad lumnica, distancia, aceleracin, inclinacin,
desplazamiento, presin, fuerza, torsin, humedad,
movimiento, pH, etc.
Una foto-resistencia es un dispositivo electrnico que es
capaz de producir una pequea cantidad de corriente
elctrica al ser expuesta a la luz. Entre sus aplicaciones
tpicas estn las de controlar el encendido-apagado de una
lmpara, por ejemplo, o de producir el voltaje suficiente
para recargar una batera o cualquier otra aplicacin en que
se requiera una fuente de voltaje. Este tipo de dispositivos
son distintos a las celdas solares y paneles solares, es una
resistencia, cuyo valor en ohmios, vara ante las
variaciones de la luz.
El fototransistor es un foto-detector que trabaja como un
transistor clsico, pero normalmente no tiene conexin

IEEES-1
Universidad Autonoma De Occidente, Electronica digital
16-febrero- 2015. Cali-Colombia.
Lab NO. 1

base. En estos transistores la base est reemplazada por un


cristal fotosensible que cuando recibe luz, produce una
corriente y desbloquea el transistor. En el fototransistor la
corriente circula slo evn un sentido y el bloqueo del
transistor depende de la luz; cuanta ms luz hay ms
conduce. El fototransistor reacciona con la luz visible y
tambin con los rayos infrarrojos que son invisibles. Para
distinguirlo del LED su cpsula es transparente.

Compuertas lgicas
Las compuertas son bloques del hardware que producen
seales en binario 1 0 cuando se satisfacen los requisitos
de entrada lgica. Las diversas compuertas lgicas se
encuentran comnmente en sistemas de computadoras
digitales. Cada compuerta tiene un smbolo grfico
diferente y su operacin puede describirse por medio de
una funcin algebraica. Las relaciones entrada - salida de
las variables binarias para cada compuerta pueden
representarse en forma tabular en una tabla de verdad.

Compuerta AND
Cada compuerta tiene dos variables de entrada designadas
por A y B y una salida binaria designada por x. La
compuerta AND produce la multiplicacin lgica AND:
esto es: la salida es 1 si la entrada A y la entrada B estn
ambas en el binario 1: de otra manera, la salida es 0. Estas
condiciones tambin son especificadas en la tabla de
verdad para la compuerta AND. La
tabla muestra que la salida x es 1
solamente cuando ambas entradas
A y B estn en 1. El smbolo de
operacin algebraico de la funcin
AND es el mismo que el smbolo
de la multiplicacin de la aritmtica
ordinaria (*). Las compuertas AND
pueden tener ms de dos entradas y
por definicin, la salida es 1 si
todas las entradas son 1.

Compuerta NOT
El circuito NOT es un inversor
que invierte el nivel lgico de una
seal binaria. Produce el NOT, o
funcin
complementaria.
El
smbolo algebraico utilizado para
el complemento es una barra sobra
el smbolo de la variable binaria.
Si la variable binaria posee un
valor 0, la compuerta NOT

cambia su estado al valor 1 y viceversa. El crculo pequeo


en la salida de un smbolo grfico de un inversor designa
un inversor lgico. Es decir cambia los valores binarios 1 a
0 y viceversa.

Compuerta XOR
La compuerta XOR o OR-EXCLUSIVO es una compuerta
derivada que solo tiene dos
entradas, en este caso la
salida es alta nicamente
cuando las dos entradas
estn a niveles lgicos
diferentes, es decir, cuando
la entrada A es 0 y la entrada
B 1 o la entrada A 1 y la
entrada B 0.

Generador de paridad
Los circuitos electrnicos digitales se basan en la
transmisin y el procesamiento de informacin, lo que
hace necesario verificar que la informacin recibida es
igual a la emitida; no suelen producirse errores, por lo que
cuando ocurren en la mayora de los casos el error en la
transmisin se produce en un nico bit.
El mtodo ms sencillo y eficaz de comprobacin de la
transmisin de datos consiste en aadir a la informacin
transmitida un bit ms, con la misin de que el nmero de
1 transmitidos en total sea par (paridad par), o impar
(paridad impar).
Los generadores de paridad par son aquellos circuitos que
generan un 0 cuando el nmero de 1 en la entrada es par y
un 1 cuando es impar, en el caso de dos bit, sera como se
muestra en la tabla de verdad:

Entradas Salidas
A

P = paridad par, es decir


un nmero de 1 par.
I = paridad impar, es
decir un nmero de 1
impar.

IEEES-1
Universidad Autonoma De Occidente, Electronica digital
16-febrero- 2015. Cali-Colombia.
Lab NO. 1

ANLISIS Y RESULTADOS
Para el desarrollo de esta prctica se deba de tener muy
claro los requerimientos que se pedan para el control del
estado del bombillo. Bsicamente, el circuito se compone
de tres bloques que, segn las condiciones, determinan si
la bombilla se enciende o se apaga; no obstante, para no
incumplir con el principio de no contradiccin, se debe de

disear un circuito de control con el objetivo de hacer que


slo un bloque a la vez est habilitado para controlar el
estado del bombillo.
Para el funcionamiento de este circuito, entendemos que
un 1 como salida hacia la interfaz DC AC activa el rel,
cerrando el circuito de la bombilla para que esta encienda,
tal como se muestra en el siguiente esquema.

Figura 1. Circuito digital utilizado para encender el bombillo

El bloque 1 (Block1 de la Figura 1) est compuesto por 4


entradas que se combinan de forma tal para obtener un
generador de paridad impar; teniendo en cuenta la tabla de
la verdad, los minitrminos y los procedimientos de
algebra booleana.
A
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1

B
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1

C
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1

D
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1

S
1
0
0
1
0
1
1
0
0
1
1
0
1
0
0
1

X= A XOR B

Y= C XOR D

S= XY + XY

S= X XOR Y

S= ((A XOR B) XOR (C XOR D))

Minitrminos
ABCD

ABCD
ABCD
ABCD

ABCD
ABCD

Figura 2. Circuito generador de paridad impar

ABCD

ABCD

S= AB (CD + CD) + AB (CD + CD) + CD (AB + AB) +


CD (AB + AB)
S= (C XOR D) (A XOR B) + (C XOR D) (A XOR B)

Figura 3. Simulacin del circuito generador de


paridad impar (S: salida)

IEEES-1
Universidad Autonoma De Occidente, Electronica digital
16-febrero- 2015. Cali-Colombia.
Lab NO. 1

El bloque 2 (Block2 de la Figura 1) corresponde a un


detector de objetos binario, el cual est compuesto por un
fotodiodo, el cual se simula con un interruptor, un
transistor y un led testigo. Cuando el fotodiodo capta las
seales de led infrarrojo, este permite el paso de corriente a
travs de l, por lo cual la base del transistor no se polariza
dejndolo en la regin de corte obteniendo as un alto a la
salida con el led testigo apagado. Cuando se interrumpe la
seal del led infrarrojo, el fotodiodo se comporta como un
circuito abierto; la base del transistor se polariza y el flujo
de corriente enciende el led testigo que indica la presencia
de un obstculo; por otro lado, en esta situacin la salida es
un bajo.

Figura 4. Detector binario de objetos


El bloque 3 (Block3 de la Figura 1) corresponde a un
sensor de luz binario, el cual est compuesto por un LDR,
un potencimetro para ajustar la sensibilidad del sensor, un
transistor y un led testigo. El LDR se simula con un
potencimetro de 1 M conectado en la base del transistor
hacia tierra. Cuando hay poca luz, la resistencia del LDR
tiende a un valor muy grande, por lo cual se polariza la
base del transistor y en consecuencia se enciende el led
testigo dejando la salida en un bajo. En caso contrario,
cuando hay mucha luz, la resistencia del LDR se hace casi
cero y el transistor no se polariza, el led testigo no se
enciende y la salida queda en un alto.

La lgica del problema nos indica que el bombillo se debe


de encender con el detector binario de objetos cuando hay
un obstculo; por otro lado, con el sensor de luz binario, el
bombillo debe apagarse cuando hay mucha luz en el
entorno. Teniendo en cuenta lo anterior, resulta muy
conveniente que las salidas que nos arrojan los sensores
estn invertidas; por tal motivo, a las salidas de cada
sensor est conectado un inversor Schmitt trigger que,
adems de invertir la seal, convierte las seales de los
sensores en estados lgicos puros (ver Figura 1).
El bloque correspondiente al circuito de control se
compone principalmente por compuertas AND que en
funcin del estado de las seales C1 y C2 definen la
predominancia del bloque que controla el estado del
bombillo. El circuito lgico se obtiene teniendo en cuenta
la tabla de la verdad para las tres salidas, los minitrminos
y los procedimientos de algebra booleana.
C1
0
0
1
1

C2
0
1
0
1

S1
0
1
0
0

Minitrminos

C1
0
0
1
1

C2
0
1
0
1

S2
0
0
1
0

Minitrminos

C1
0
0
1
1

C2
0
1
0
1

S3
0
0
0
1

Minitrminos

Figura 6. Circuito de control

Figura 5. Sensor de luz binario

C1.C2

C1.C2

C1.C2

IEEES-1
Universidad Autonoma De Occidente, Electronica digital
16-febrero- 2015. Cali-Colombia.
Lab NO. 1

Figura 6. Simulacin del Circuito de control

Teniendo en cuenta el esquema anterior, se puede


evidenciar que las salidas S1, S2 y S3 son totalmente
independientes, de manera tal que al usarlas junto con las
compuertas tri-estado (74126N ver figura 1), sirven como
habilitador para cada bloque del circuito (bloques 1, 2 y 3).
Ahora bien, si en la interfaz DC AC, es decir, en la base
del transistor que se conecta al rel tenemos un alto, el
circuito se cierra y la bombilla se enciende, de lo contrario
no.
Adems, es importante recalcar que para generar los bits
de entrada del generador de paridad y el circuito de control
se realiz la implementacin de un dip-switch con una alta
resistencia a tierra (ver Figura) con el objetivo de que las
compuertas reconozcan 0 como una entrada a tierra
cuando el switch se encuentre en estado abierto.

Figura 7.Configuracin dip-switch


Cabe destacar la precisin de los sensores, es decir, el
detector de luz y de presencia, a la hora de definir 0 y 1,
esto gracias al uso de el disparador Schmitt que al recibir
la seal proveniente del transistor, quien opera en corte y
saturacin, genera seales lgicas puras.
CONCLUSIONES
Los sensores nos permiten captar seales de nuestro
entorno y expresarlas de forma analgica, estas seales
pueden ser interpretadas en dos estados (0 y1) con el fin de
ser tratadas de forma digital, (empleando, por ejemplo,
transistores configurados para conmutar), sin embargo,
estos dos estados no suelen estar bien definidos, es por
esto que se emplea el disparador Schmitt, con el fin de
definir estos valores de forma adecuada para su posterior
anlisis y procesamiento.

Por otra parte, hay ocasiones en las que un sistema debe


variar su comportamiento segn se requiera es por esto que
los sistema de control son necesario a la hora de
determinar dicho comportamiento. Estos funcionan
enviando seales previamente establecidas, ya sea por un
usuario o una seal de entrada de un sensor, al sistema a
operar son el fin de indicarle como procesar la informacin
y garantizar el resultado deseado.
Al disear un sistema este se puede representar en una
tabla de verdad en la cual se determinan los valores de
salida para ciertas entradas, tras el correcto planteamiento
de esta tabla es posible llevarla a la forma cannica
disyuntiva aplicando el mtodo conocido como SOP (sum
of products), con el fin de hallar una ecuacin boleada que
describa el sistema deseado, finalmente, esta ecuacin
puede ser simplificada empleando el lgebra booleana con
el fin de simplificar, tambin, el sistema a implementar.

REFERENCIAS
[1].
Floyd, Thomas L. FUNDAMENTOS DE
SISTEMAS DIGITALES. Novena edicin. Editorial
Pearson. Mxico 2006.
[2].
Nelson, Victor P. ANALISIS Y DISEO DE
CIRCUITOS LOGICOS DIGITALES. Primera edicin.
Editorial Prentice Hall. Mxico 2002.
[3]
Universidad Nacional de Colombia (1999) 6.2.2
DISPARADOR
SCHMITT
[Online].
Available:
http://www.virtual.unal.edu.co/cursos/sedes/manizales/404
0015/lecciones/Capitulo6/schmitt.html
[4]
Universidad Nacional de Colombia (1999)
LECCION 3: COMPUERTAS LOGICAS [Online].
Available:
http://www.virtual.unal.edu.co/cursos/ingenieria/2001771/
html/cap07/07_03_01.html

Vous aimerez peut-être aussi