Vous êtes sur la page 1sur 24

AMPLIFICADOR DIFERENCIAL

Se llama amplificador diferenciala un amplificador multietapa con acoplamiento


directo cuya salida es proporcional a la diferenciade las seales presentes entre sus dos
entradas.La salida puede ser diferencial o no pero, en ambos casos, referida a masa

Estos amplificadores multietapa formado por un par de transistores son bastante


utilizados y se encuentra en muchos circuitos electrnicos, incluyendo amplificadores
operacionales de baja y alta frecuencia.

Constituye tambin la etapa de entrada de un amplificador operacional. Se usa en


circuitos para instrumentacin, circuitos integrados lineales y circuitos lgicos.

Est compuesto de dos amplificadores en configuracin de emisor comn acoplados por


emisor, (los amplificadores pueden ser tambin dos FETS Fuente Comn (S.C).
acoplados por fuente), dos entradas y dos salidas.

El circuito diferencial bsico correspondiente es el de la figura 01, en la cual los


transistores 1 y 2 tienen caractersticas idnticas:

Figura 01. Amplificador diferencial bsico

El amplificador diferencial (o par diferencial) es polarizado por fuente de corriente del


emisor la que inyecta una corriente de polarizacin. Las bases de los transistores son las
entradas llamadas inversora y no inversora, mientras que los colectores son las salidas.

Si se terminan en resistencias, se tiene una salida tambin diferencial. Se puede duplicar


la ganancia del par con un espejo de corriente entre los dos colectores.

Los transistores que estn polarizados en la regin activa, deben estar adaptados lo
mejor posible a la misma temperatura.

Las resistencias de colector RC1 y RC 2 deben ser iguales, RE y la fuente VEE pueden ser
remplazados por una fuente de corriente ideal. Se asume que existe simetra perfecta
entre ambas mitades del circuito.

CONFIGURACIONES CIRCUITALES DEL AMPLIFICADOR DIFERENCIAL

Como se tiene dos salidas y dos entradas se presentan cuatro formas de operacin
teniendo en cuenta como se aplican las entradas y como se toman las salidas, las cuales
pueden ser:

1) Si se aplican las seales a las dos entradas y la salida se toma entre los dos
colectores, se tiene el modo de operacin de doble entrada y salida simtrica. Es
la forma ms tpica de un amplificador diferencial

2) Si las seales se aplican a las dos entradas y la salida se toma en uno cualquiera
de los colectores, se tiene el modo de operacin de doble entrada y salida
asimtrica.

3) Si la seale se aplica a una de las entradas (cableando la otra entrada a tierra) y


la salida se toma entre los dos colectores, se tiene el modo de operacin de
entrada nica o simple y salida simtrica.

4) Si la seal se aplica a una de las entradas (cableando la otra entrada a tierra) y la


salida se toma en uno cualquiera de los colectores, se tiene el modo de operacin
de entrada nica o simple y salida asimtrica

MODOS DE TRABAJO DE UN AMPLIFICADOR DIFERENCIAL.

MODO DIFERENCIAL
Si se aplican dos seales de entrada con polaridades opuestas se tiene Modo de
operacin diferencial. Se desea que el amplificador diferencial responda solo a la
diferencia de estas dos tensiones de entrada.

MODO COMN
Si se aplican dos seales con la misma polaridad se tiene Modo de operacin comn, en
este modo de operacin idealmente se debera tener V0 0 , sinembargo en la prctica
se presenta seal en la salida que es parte de la seal de entrada,esto se debe a
imperfecciones de los componentes del amplificador

Por lo tanto dependiendo de la seal de entrada, el amplificador diferencial acta o bien


como etapa en emisor comn o bien como etapa en emisor comn con resistencia de
emisor. Por lo tanto la ganancia de esta etapa es notablemente mayor en el
funcionamiento como modo diferencial que como modo comn.

Normalmente los amplificadores diferenciales se disean de forma que a efectos


prcticos slo resulten amplificadas las seales diferenciales, considerando a las seales
de modo comn como indeseables o ruido.

En el estudio del Amplificador Diferencial se puede considerar inicialmente como si se


tuviera una caja negra, con dos terminales de entrada y una de salida (figura 02).

V1
Ad

V0

V2
Figura 02. Caja negra que simula el amplificador diferencial.

De la figura 02 se tiene:
V0 (V1 V2 ) Ad

(01)

La diferencia se denomina entrada diferencial y se denota por:


Vd V1 V2 (02)

Ad es la ganancia en modo diferencial, de tal manera que:


V0 Vod Vd Ad

(03)

El amplificador amplifica la diferencia de las dos seales presentes en su entrada.


Debido a imperfecciones del amplificador surge una seal en modo comn definida
como:

VC

V1 V2
2

(04)

V0 V0C ACVC
, es la ganancia en modo comn
En un amplificador bien proyectado se desea que la salida en modo comn sea bastante
pequea. Esta seal puede ser ruido.
Si 1 = 2de (1) y (2) se tiene que = 0 = 1 = 2 .
Si 1 = 2 = 21 = 22
de tal manera que se tienen seales de entrada que son totalmente de modo comn o
totalmente de modo diferencial.

En un amplificador se puede presentar el caso en que a la entrada se presenten los dos


tipos de seales en cuyo caso:

V1 f (VC ,Vd ) y V2 f (VC ,Vd )

Trabajando las ecuaciones (1) y (2) se tiene:

V1 Vd V2

(05)

V1 2VC V2

(06)

Sumando (05) y (06) se tiene:

V1 VC

Vd
2

(07)

Restando (05) y (06) se tiene:

V 2 VC

Vd
2

(08)

Las ecuaciones (07) y (08) establecen que las tensiones de entrada pueden expresarse en
funcin de una tensin de entrada en modo comn y una tensin de entrada en modo
diferencial.

Con referencia a la figura 03 y procediendo de manera similar que para la entrada


determinamos los voltajes de salida en cada terminal en funcin de los voltajes de salida
en modo comn y en modo diferencial.

Para la salida se tiene:


= 1 2 =

1 + 2
2

Luego y teniendo en cuenta la ecuacin (03)


21 = 2 +
1 = +
1 = +

=
2

2 =

2
2

Esta ltima ecuacin indica que la salida de un amplificador prctico depende tanto de
la seal de modo diferencial como de la seal en modo comn.

Lo anterior se representa circuitalmente en la figura 03:

Figura 03.Amplificador diferencial que depende de la seal diferencial y la comn.

RELACION DE RECHAZO EN MODO COMUN ()

La calidad de un amplificador diferencial se determina por la relacin existente entre Ad


y AC, esta relacin se denomina relacin de rechazo en modo comndenotada por:

CMRR

Ad
AC ,

en la prctica se expresa en dB por ser de valor bastante elevado,

CMRR 20 log

Ad
AC

(09)

lo ideal es hacer el tan grande como sea posible para que el amplificador
responda solo a la diferencia entre las tensiones de entrada, es decir que en la
amplificacin se amplifique solo Vd y se rechaza VC , esta es la principal caracterstica
del amplificador diferencial, la capacidad para rechazar o cancelar cierto tipo de seales
indeseables.

Ejemplo
Un amplificador diferencial con una entrada en modo comn de 400mV y una entrada
en modo diferencial de 50mV , tiene una salida de 4mV debida a la entrada de modo

comn y una salida de 5V debida a la entrada de modo diferencial. Hallar la ganancia en


modo comn. Calcular la ganancia en modo diferencial. Encontrar el .

VoC
4mv

0.01,
VC
400 mv
Vod 5mv
Ad

100
Vd 50mv
AC

En este ejemplo se ve que la seal en modo comn es 100 veces menor en la salida que
en la entrada, mientras que en modo diferencial la salida es 100 veces mayor que en la
entrada, en otras palabras la razn de las dos ha sido mejorada en 10000 veces. Este
mejoramiento en la razn de la seal deseada a la no deseada es la medida del rechazo
de modo comn del amplificador.

Para este ejemplo,

CMRR

Ad 100

10000
AC 0.01

ANALISIS DEL AMPLIFICADOR DIFERENCIAL DOBLE ENTRADA Y


SALIDA BALANCEADA
El circuito se muestra en la figura 01, note que las dos seales de entrada 1 y 2 son
aplicadas a las bases 1 y 2 de los transistores 1 y 2 . La salida 0 es medida entre
los dos colectores 1 y 2 que estn a un mismo potencial dc.
Anlisis en d.c.:Aterrizando los terminales de entrada de los transistores hacemos que

V1 V2 0 , lo que se observa en la figura 04.

Figura 04. Anlisis en d.c. del amplificador diferencial.

En la figura 04,aplicando la ley de voltajes de Kirchhoff en el lazo base-emisor de


entrada se tiene:
1 + = 0
=

0.7

considerando a los dos transistores idnticos , es decir:


1 = 2 ,

1 = 2 , = 1 + 2 = 21 = 22
1 =

1 = 2 =

Como
1
1 = 1 + 1 = 1 (1 + )

De la malla de salida (colector-emisor) obtenemos 1


= 1 + 1 +
1 = + 1 1 + 2 1
Anlisis en a.c.:
Para este anlisis se supone primeramente que los transistores son diferentes y para esto
se plantea la figura 05a y su equivalente hbrido en la figura 05b:

Figura 05.- Amplificador diferencial.

Figura 05b.- Equivalente hbrido del amplificador diferencial.


Aplicando superposicin
De la figura 05b
1) Se hace el anlisis para el modo diferencial considerando

= 0 1 = 2 y 2 =

Considerando transistores idnticos


1 = 2 = ; 1 = 2 = ; 1 = 2 =
Como las polaridades de 1 2 son opuestas pero de igual magnitud 1 = 2
Considerando que los circuitos son simtricos 1 = 2
Calculo de 01
1 = (1 + ) + =

1 +

= 0

(10)

Del colector de 1 la tensin de salida es:


01 =

(11)

Reemplazando (10) en (11), obtenemos:


1
1
01 = (
) = (
)
1 +
+ 1
Considerando la impedancia de la fuente de ac, iguales 1 = 2 =
1 =

2 01 = (
)( ) = (
)( )
+ 2
+ 2

De manera anloga calculamos 02 , con 2 =

(12)

02 = (
)( ) = (
)( )
+ 2
+ 2

(13)

Entonces, calculamos la ganancia en modo diferencial = = (1 2 )


Restando la ecuacin (13) de la ecuacin (12)

01 02 = (
)( ) +(
)( )
+ 2
+ 2
01 02 = (
=

) ( )
+

01 02

=
= (
)

(14)

2)Ahora se hace el anlisis para el modo comn cuando = 0 1 = 2 =


En este caso las corrientes de emisor de los transistores son de igual magnitud y fase.
1 = (1 + ) + (1 + 2 ) ; Como 1 = 2 = 1 = 2 =
1 = ( + ) + 2 = ( + ) + 2
1
=
( + ) + 2

(15)

01 = 11 1 ,
02 = 2 2 2 ,

(16)

(17)
= (1 + 1)1 + (2 + 1)2

1 = 1 (1 + 1 ) + [(1 + 1)1 + (2 + 1)2 ]


1 = 1 ( + ) + [( + 1)1 + ( + 1)2 ]
1 = 1 ( + ) + ( + 1)(1 + 2 )

(18)

De forma anloga procedemos para calcular 2


2 = 2 (2 + 2 ) + [(1 + 1)1 + (2 + 1)2 ]
2 = 2 ( + ) + ( + 1)(1 + 2 )

(19)

Salida en modo comn:


01 + 02
(1 + 2 )
=
2
2
1 + 2 + + 2( + 1)
(1 + 2 )
=
=
2
2
=

La ganancia en modo comn es:


(

1 2

=
= + +2(+1)2

(1 + 2 )
2
=

+ + 2( + 1)

(20)

Calculo de la Relacin de Rechazo en Modo Comn (CMRR), considerando el modulo:


= =
=

= =

+ +2(+1)

+ + 2( + 1)
+

= = 1 +

2( + 1)
+

Si
= = 1 +

2( + 1) 2( + 1)

(21)

Amplificador Diferencial Entrada Simple y salida balanceada


Al eliminar V2 el amplificador diferencial queda como se muestra en la figura 06:

Figura 06. Amplificador diferencial con V2 0 .


Al reflejar 2 al emisor y plantear el equivalente hbrido el circuito queda como sigue en
la figura 07:

Figura 07.Equivalente hbrido del amplificador diferencial con V2=0.


Se puede observar en la figura 07, que no se tiene en cuenta debido a que esta es
muy grande comparada con lo reflejado por el transistor 2 , y el paralelo dara lo
reflejado por 2 . De esta figura se tiene:

1 = 1 [1 + 1 + (

2 + 2
) (1 + 1)]
2 + 1

La salida en el colector del transistor 1 es:


01 = 1 1 1
Si los transistores son iguales 1 = 2 = , 1 = 2 = , y 1 = 2 =
1 = 2( + )1
1
1 =
2( + )
Por tanto
01 =

1
2( + )

Ahora se procede a eliminar V1 y el amplificador diferencial ser el mostrado en la


figura 08:

Figura 08. Amplificador diferencial con V1 0 .


Al reflejar Q1 al emisor y plantear el equivalente hbrido el circuito queda como sigue en
la figura 09:

Figura 09.Equivalente hbrido del amplificador diferencial con V1 0 .


En la figura 09 se puede observar que RE no se tiene en cuenta, por tanto:

Si los transistores son iguales se tiene

Al reemplazar esta ecuacin en la de Ve se tiene:

Ahora para hallar V01 , se procede a hacer, V1 0 y remplazar a Ve en el equivalente


hbrido, lo cual queda como se muestra en la figura 10:

Figura 10. Equivalente hbrido del amplificador diferencial con .


En la figura 10, como la fuente que alimenta ( Ve ), tiene sentido de corriente contrario al
de la fuente de corriente, el voltaje V01 cambia de signo o sea:

Si los transistores son iguales

Remplazando en V01 se tiene

Por tanto:

V01 V01' V01''

RC
2( RS hie )

(V2 V1 )
(13)

Para obtener V02 se realiza el mismo procedimiento que se utilizo para hallar V01 ,
teniendo como resultado:

V02

RC
2( RS hie )

(V1 V2 )
(14)

Ejemplo
En el amplificador diferencial de la figura 11, con RC1 RC 2 10k , RE 14.3k ,

1 2 200 , V1 2mV , V2 0 , VCC 15V y VEE 15V . Hallar I CQ , I BQ , Ad ,


AC , CMRR y V02 .

Figura 11. Amplificador diferencial, entrada nica y salida balanceada


De la malla de entrada:
1 + + = 0
=

1 15 0.7
=
= 1

14.3

Como = 1 + 2 y como 1 = 2 = 0.5


por tanto
=
=

0.5
=
= 2.5

200

26
26
= 200 ( ) = 10.4

0.5

Calculo en a.c.:
De la ecuacin (14):

200 10
= (
)=
= 192.3
+
10.4
De la ecuacin (20):
=

200 10
=
= 0.347
+ + 2( + 1) 10.4 + 2(200 + 1)14.3

De la ecuacin (21):
= = 1 +

2( + 1)
2(201)14.3
=1+
= 553.75

10.4

= 20(553.75) = 54.866
De la ecuacin (14):
02 =

200 10
(1 2 ) =
(2 0) = 192.3
2( + )
2 10.4

V02

RC
2( RS hie )

(V1 V2 )

200 *10 K
(2mv 0) 30mv
2 * 66.66 K

FUENTES DE CORRIENTE
FUENTE REAL DE CORRIENTE
Una fuente real de corriente a diferencia de la ideal tiene una carga ( 0 ), que
usualmente es de varios M s, esta se representa en la figura 12:

Figura 12. Fuente de corriente real.

A continuacin se presentan algunos circuitos con su respectivo anlisis de una fuente


de corriente real.

FUENTES DE CORRIENTE POR DIVISOR DE TENSION

Figura 13. Circuito con como fuente de corriente.


De la figura 13, se tiene:
Suponiendo muy pequea entonces:
+
1 = (
) 1
1 + 2
= 1
Reemplazando en la ecuacion anterior
= (

+
) 1
1 + 2

Si = 0

= (
)
1 + 2 1
Como

( + ) 1

=
= 1 2

Y como , se puede decir que es una fuente de corriente ya que no depende


de .
FUENTE DE CORRIENTE ESPEJO

Figura 14. Fuente de corriente espejo.

De la figura 14, se deduce que:


1 =

1 = + 1
1 = 1 + 2 1 = + 1 + 2
1 + 2 1
2 = 2 = (1 1 ) = (1 1 )
1 2 = 1 1 = 1
2
Se puede observar que 2 , es independiente de los parmetros de los transistores, y
como depende directamente de recibe el nombre de fuente de corriente espejo.
FUENTE DE CORRIENTE WIDLAR

Figura 15. Fuente de corriente Widlar.

Si se quiere obtener corrientes diferentes se usa la fuente de corriente Widlar, la cual es


una variacin del espejo de corriente adicionndole una resistencia de emisor al
transistor 2 . En esta fuente, la corriente es ms pequea que la .
Aunque 1 y 2 estn perfectamente pareados o acoplados no tienen el mismo .
Como1 = 2 + 2 , el 2 deber ser menor que 1 , como consecuencia de
esto, la 2 que est definida por 2 ser menor que .
Para encontrar la relacin entre 2 e se examinan los valores de polarizacin de en
cada BJT.
= ( ) :

= ( )

I
V BE VT ln E
IS

(16)

del circuito:
VBE1 VBE 2 I E 2 RE

(17)

Trabajando las ecuaciones (16) y (17) se tiene:


I E1
I
VT ln E 2
IS
IS

VT ln

I E 2 R E

I
I E 2 R E VT ln E1 ,
I E2
Si I E 2 I C 2 e I E1 I R
I
I C 2 R E VT ln R
I C2

(18)

De la ecuacin anterior se puede encontrar el valor de RE .


La ventaja de la fuente de corriente Widlar se puede mostrar con el siguiente ejemplo.
Ejemplo
Considerar un espejo de corriente y una fuente Widlar para generar una corriente
constante I C 2 10A . Determinar los valores de las resistencias requeridas asumiendo
que VCC 10V , VBE 0.7V a una corriente de 1mA .
a) Para el espejo de corriente se encuentra el valor de RC tal que I C1 10A . Para esta
corriente se tiene:

Vcc VBE

RC
10v 0.7v
RC
930 K
10A
I C1

b) Para la fuente Widlar se tiene que I R 1mA e I C 2 10A , entonces:

10v 0.7v
9.3K, y
1mA
26mv
10 3
RE
ln
11.97 K
(10)10 6 A (10)10 6
RC

De lo anterior se puede concluir que con la fuente Widlar se tienen resistores de menor
valor, lo cual es deseado en circuitos integrados.
Para calcular la impedancia de la fuente de corriente se trabaja en a.c, el equivalente
hbrido de esta se muestra en la figura 16:

Figura 16. Equivalente hbrido de la fuente Widlar.


En la figura 16, como no hay fuentes independientes el circuito equivale a una R0 .

V1 V2 constituyen una fuente de prueba V0 con:

i0

V RE
iB2
RE

Como,

R' (hib // RC )
VRE iB 2 ( R' hie )

Reemplazando i0 por su valor y factorizando:

R0

Si

1
hoe

R'hie

1
R'hie
RE

R'hie
1
RE

(19)

R'hie
1
RE

y trabajando la ecuacin anterior se tiene que:

RE
R0 1
R'hie

RE

RE 1
hoe
R'hie

hoe

R E
De lo anterior se deduce que la salida se incrementa por un factor. 1
R'h
ie

FUENTE DE CORRIENTE CON ESTABILIDAD TERMICA


En el amplificador diferencial se puede utilizar externamente una fuente de corriente
discreta, para ello se utiliza el circuito de la figura 17:

Figura 17. Fuente de corriente con estabilidad trmica.


En la figura 17, de la malla que contiene RE y R2 se tiene:

Con la consideracin

I B I

En esta ecuacin se tiene que los parmetros VD , VBE e I E dependen de la temperatura


de tal manera que I E es dependiente de la temperatura, si se eligen los parmetros tales
que:

VD R1
VEE R2
VBE I E
R1 R2
RE ( R1 R2 )
como se nota la corriente IE queda independiente de la temperatura ya que no figuran en
la ecuacin ni VD , ni VBE .
Sin embargo como VD y VBE tienen aproximadamente el mismo valor, para que la
ecuacin anterior se cumpla, se emplean dos diodos de tal manera que,

2R1
1 R1 R2
R1 R2
Para la impedancia de la fuente se procede en forma similar con R' RB y adems para
estabilidad RB 0.1RE . Con estas consideraciones la ecuacin (10.23) queda:

R0

1
hoe

0.1R E hie

1
0.1R E hie
RE

0.1R E hie
1
RE

Factorizando en el numerador y denominador y asumiendo que 1 1 , se tiene:

Si hib 0.1RE y 1 hoe RE queda que R0 11(1 h0e ).


FUENTE DE CORRIENTE USANDO DIODO ZANER

Figura 18. Fuente de corriente con diodo Zener.


De la figura 18

Para la resistencia de la fuente, se hace el mismo anlisis del circuito de la figura 17


con RB 0 y 1 (hib RE ) por lo que se tiene R0 (1 h0e ) RE .
Ejemplo
Para el amplificador de la figura 19, con RC 100k , R3 50k , R2 1.8k ,

VCC 12V , VEE 12V . Todos los transistores son idnticos con 100 , hie 5k y
hoe 1 200mS . El diodo zener es un 1N754( VZ 6.8V ). Determinar los voltajes y
corrientes d.c. en el amplificador, las ganancias Ad y Ac , y calcular el CMRR.

Figura 19. Amplificador diferencial con fuente de corriente con zener.


Como 100 , se pueden despreciar todas las corrientes de base en comparacin
con las corrientes de colector o emisor. Con esta consideracin se tiene:

VZ VBE3 6.8v 0.6v

124 A
R3
50 K

como los transistores son idnticos, la corriente se divide en :

I I E1 I E 2 I E1 I E 2

I 124 A

62A
2
2

Como no se aplican seales de entrada VBE1 VBE 2 0 de tal manera que los emisores
de Q1 y Q2 estn en -0.6v. Entonces:

VRC I E RC 62A *100 K 6.2v


por tanto el voltaje de los colectores a tierra es:

VC1 VC 2 Vcc VRC 12v 6.2v 5.8v


Y los voltajes entre colector y emisor son:

VCE1 VCE 2 VC V E VC (V BE ) 5.8v (0.6v) 6.4v,


VCE 3 V BE1 IR3 V EE 0.6v 124 A * 50 K 12v 5.2v

De la ecuacin:

Ad

RC
hie

100 *100 K
2000
5K

Como se dijo anteriormente R0 (1 h0e ) R3 , si R0 R' E

R' E 50k 50k 100k , por lo que de la ecuacin siguiente se tiene:

Ac
Y por ltimo,

RC
100 *100 K

0.495
'
hie 2 R E ( 1) 5K 2 *100 K (100 1)

Ad 2000

4040
Ac 0.495
CMRR dB 20 log( 4040 ) 72.12dB
CMRR

Vous aimerez peut-être aussi