Académique Documents
Professionnel Documents
Culture Documents
Los transistores que estn polarizados en la regin activa, deben estar adaptados lo
mejor posible a la misma temperatura.
Las resistencias de colector RC1 y RC 2 deben ser iguales, RE y la fuente VEE pueden ser
remplazados por una fuente de corriente ideal. Se asume que existe simetra perfecta
entre ambas mitades del circuito.
Como se tiene dos salidas y dos entradas se presentan cuatro formas de operacin
teniendo en cuenta como se aplican las entradas y como se toman las salidas, las cuales
pueden ser:
1) Si se aplican las seales a las dos entradas y la salida se toma entre los dos
colectores, se tiene el modo de operacin de doble entrada y salida simtrica. Es
la forma ms tpica de un amplificador diferencial
2) Si las seales se aplican a las dos entradas y la salida se toma en uno cualquiera
de los colectores, se tiene el modo de operacin de doble entrada y salida
asimtrica.
MODO DIFERENCIAL
Si se aplican dos seales de entrada con polaridades opuestas se tiene Modo de
operacin diferencial. Se desea que el amplificador diferencial responda solo a la
diferencia de estas dos tensiones de entrada.
MODO COMN
Si se aplican dos seales con la misma polaridad se tiene Modo de operacin comn, en
este modo de operacin idealmente se debera tener V0 0 , sinembargo en la prctica
se presenta seal en la salida que es parte de la seal de entrada,esto se debe a
imperfecciones de los componentes del amplificador
V1
Ad
V0
V2
Figura 02. Caja negra que simula el amplificador diferencial.
De la figura 02 se tiene:
V0 (V1 V2 ) Ad
(01)
(03)
VC
V1 V2
2
(04)
V0 V0C ACVC
, es la ganancia en modo comn
En un amplificador bien proyectado se desea que la salida en modo comn sea bastante
pequea. Esta seal puede ser ruido.
Si 1 = 2de (1) y (2) se tiene que = 0 = 1 = 2 .
Si 1 = 2 = 21 = 22
de tal manera que se tienen seales de entrada que son totalmente de modo comn o
totalmente de modo diferencial.
V1 Vd V2
(05)
V1 2VC V2
(06)
V1 VC
Vd
2
(07)
V 2 VC
Vd
2
(08)
Las ecuaciones (07) y (08) establecen que las tensiones de entrada pueden expresarse en
funcin de una tensin de entrada en modo comn y una tensin de entrada en modo
diferencial.
1 + 2
2
=
2
2 =
2
2
Esta ltima ecuacin indica que la salida de un amplificador prctico depende tanto de
la seal de modo diferencial como de la seal en modo comn.
CMRR
Ad
AC ,
CMRR 20 log
Ad
AC
(09)
lo ideal es hacer el tan grande como sea posible para que el amplificador
responda solo a la diferencia entre las tensiones de entrada, es decir que en la
amplificacin se amplifique solo Vd y se rechaza VC , esta es la principal caracterstica
del amplificador diferencial, la capacidad para rechazar o cancelar cierto tipo de seales
indeseables.
Ejemplo
Un amplificador diferencial con una entrada en modo comn de 400mV y una entrada
en modo diferencial de 50mV , tiene una salida de 4mV debida a la entrada de modo
VoC
4mv
0.01,
VC
400 mv
Vod 5mv
Ad
100
Vd 50mv
AC
En este ejemplo se ve que la seal en modo comn es 100 veces menor en la salida que
en la entrada, mientras que en modo diferencial la salida es 100 veces mayor que en la
entrada, en otras palabras la razn de las dos ha sido mejorada en 10000 veces. Este
mejoramiento en la razn de la seal deseada a la no deseada es la medida del rechazo
de modo comn del amplificador.
CMRR
Ad 100
10000
AC 0.01
0.7
1 = 2 , = 1 + 2 = 21 = 22
1 =
1 = 2 =
Como
1
1 = 1 + 1 = 1 (1 + )
= 0 1 = 2 y 2 =
1 +
= 0
(10)
(11)
2 01 = (
)( ) = (
)( )
+ 2
+ 2
(12)
02 = (
)( ) = (
)( )
+ 2
+ 2
(13)
01 02 = (
)( ) +(
)( )
+ 2
+ 2
01 02 = (
=
) ( )
+
01 02
=
= (
)
(14)
(15)
01 = 11 1 ,
02 = 2 2 2 ,
(16)
(17)
= (1 + 1)1 + (2 + 1)2
(18)
(19)
1 2
=
= + +2(+1)2
(1 + 2 )
2
=
+ + 2( + 1)
(20)
= =
=
= =
+ +2(+1)
+ + 2( + 1)
+
= = 1 +
2( + 1)
+
Si
= = 1 +
2( + 1) 2( + 1)
(21)
1 = 1 [1 + 1 + (
2 + 2
) (1 + 1)]
2 + 1
1
2( + )
Por tanto:
RC
2( RS hie )
(V2 V1 )
(13)
Para obtener V02 se realiza el mismo procedimiento que se utilizo para hallar V01 ,
teniendo como resultado:
V02
RC
2( RS hie )
(V1 V2 )
(14)
Ejemplo
En el amplificador diferencial de la figura 11, con RC1 RC 2 10k , RE 14.3k ,
1 15 0.7
=
= 1
14.3
0.5
=
= 2.5
200
26
26
= 200 ( ) = 10.4
0.5
Calculo en a.c.:
De la ecuacin (14):
200 10
= (
)=
= 192.3
+
10.4
De la ecuacin (20):
=
200 10
=
= 0.347
+ + 2( + 1) 10.4 + 2(200 + 1)14.3
De la ecuacin (21):
= = 1 +
2( + 1)
2(201)14.3
=1+
= 553.75
10.4
= 20(553.75) = 54.866
De la ecuacin (14):
02 =
200 10
(1 2 ) =
(2 0) = 192.3
2( + )
2 10.4
V02
RC
2( RS hie )
(V1 V2 )
200 *10 K
(2mv 0) 30mv
2 * 66.66 K
FUENTES DE CORRIENTE
FUENTE REAL DE CORRIENTE
Una fuente real de corriente a diferencia de la ideal tiene una carga ( 0 ), que
usualmente es de varios M s, esta se representa en la figura 12:
+
) 1
1 + 2
Si = 0
= (
)
1 + 2 1
Como
( + ) 1
=
= 1 2
1 = + 1
1 = 1 + 2 1 = + 1 + 2
1 + 2 1
2 = 2 = (1 1 ) = (1 1 )
1 2 = 1 1 = 1
2
Se puede observar que 2 , es independiente de los parmetros de los transistores, y
como depende directamente de recibe el nombre de fuente de corriente espejo.
FUENTE DE CORRIENTE WIDLAR
= ( )
I
V BE VT ln E
IS
(16)
del circuito:
VBE1 VBE 2 I E 2 RE
(17)
VT ln
I E 2 R E
I
I E 2 R E VT ln E1 ,
I E2
Si I E 2 I C 2 e I E1 I R
I
I C 2 R E VT ln R
I C2
(18)
Vcc VBE
RC
10v 0.7v
RC
930 K
10A
I C1
10v 0.7v
9.3K, y
1mA
26mv
10 3
RE
ln
11.97 K
(10)10 6 A (10)10 6
RC
De lo anterior se puede concluir que con la fuente Widlar se tienen resistores de menor
valor, lo cual es deseado en circuitos integrados.
Para calcular la impedancia de la fuente de corriente se trabaja en a.c, el equivalente
hbrido de esta se muestra en la figura 16:
i0
V RE
iB2
RE
Como,
R' (hib // RC )
VRE iB 2 ( R' hie )
R0
Si
1
hoe
R'hie
1
R'hie
RE
R'hie
1
RE
(19)
R'hie
1
RE
RE
R0 1
R'hie
RE
RE 1
hoe
R'hie
hoe
R E
De lo anterior se deduce que la salida se incrementa por un factor. 1
R'h
ie
Con la consideracin
I B I
VD R1
VEE R2
VBE I E
R1 R2
RE ( R1 R2 )
como se nota la corriente IE queda independiente de la temperatura ya que no figuran en
la ecuacin ni VD , ni VBE .
Sin embargo como VD y VBE tienen aproximadamente el mismo valor, para que la
ecuacin anterior se cumpla, se emplean dos diodos de tal manera que,
2R1
1 R1 R2
R1 R2
Para la impedancia de la fuente se procede en forma similar con R' RB y adems para
estabilidad RB 0.1RE . Con estas consideraciones la ecuacin (10.23) queda:
R0
1
hoe
0.1R E hie
1
0.1R E hie
RE
0.1R E hie
1
RE
VCC 12V , VEE 12V . Todos los transistores son idnticos con 100 , hie 5k y
hoe 1 200mS . El diodo zener es un 1N754( VZ 6.8V ). Determinar los voltajes y
corrientes d.c. en el amplificador, las ganancias Ad y Ac , y calcular el CMRR.
124 A
R3
50 K
I I E1 I E 2 I E1 I E 2
I 124 A
62A
2
2
Como no se aplican seales de entrada VBE1 VBE 2 0 de tal manera que los emisores
de Q1 y Q2 estn en -0.6v. Entonces:
De la ecuacin:
Ad
RC
hie
100 *100 K
2000
5K
Ac
Y por ltimo,
RC
100 *100 K
0.495
'
hie 2 R E ( 1) 5K 2 *100 K (100 1)
Ad 2000
4040
Ac 0.495
CMRR dB 20 log( 4040 ) 72.12dB
CMRR