Vous êtes sur la page 1sur 20

UNIVERSIDAD NACIONAL MAYOR DE

SAN MARCOS
FUNDADA EN 1551
(UNIVERSIDAD DEL PER, DECANA DE AMRICA)

ESCUELA ACADEMICA PROFESIONAL: Ing. Elctrica


CURSO: Laboratorio de Circuitos Digitales
PROFESOR: Ing. Jose Vidal Huarcaya
TEMA:

Operaciones de Compuertas

INTEGRANTES:

CODIGO DE MATRCULA:

Lima - Ciudad universitaria, 07 de Setiembre del 2015

FACULTAD DE INGENIERA ELECTRNICA Y ELCTRICA


ESCUELA ACADMICO PROFESIONAL DE

OPERACIONES DE COMPUERTAS

INGENIERA ELCTRICA

SECCIN A

OPERACIONES DE COMPUERTAS

Los experimentos de esta seccin se realizan sobre un tablero EB-20. Los


experimentos son relativamente simples, y estn destinados a muirlo de una
introduccin inicial a las diferentes compuertas standard, mientras practica la
operacin de diversos componentes en el laboratorio.
El material cubierto por esta seccin puede ser revisado en [DLD/89-90], [DLD/7376] y [DLD/137-143].
OBJETIVOS
1. Verificar las tablas reales de las compuertas standard.
2. Implementar operaciones lgicas con ms de dos variables.
3. Implementar una funcin dada por medio de compuertas
standard.

Antes de comenzar con los experimentos, haga lo siguiente:

1. Conecte el Tablero EB-200 a la superficie de trabajo PU-2000.


2. En todos" los experimentos con este tablero, los niveles lgicos de entrada de
las diversas compuertas deben ser suministrados por las cuatro seales
lgicas de la unidad TM-l.
Conecte cuatro conectores entre los cuatro interruptores lgicos y los jacks de
entrada A, B, C y D ubicados en el lado superior derecho del tablero.

OPERACIONES DE COMPUERTAS

EXPERIMENT
O N1

COMPUERTAS NOT

PROCEDIMIENTO
1. Cambie la posicin del interruptor A y verifique la tabla real de la
compuerta 1. Recuerde que la lmpara se ilumina al recibir el nivel
lgico "1" (activo alto). Registre los resultados en la columna F1
"Medido" de la Tabla 1.1.
2. Conecte el plug corto entre la salida de la comput 1 y la entrada de la
compuerta 2, y desde la salida de la compuerta 2 a la entrada de la
compuerta 3.
1. Cambie la posicin del interruptor A y complete la Tabla 1.1 registrando
los niveles lgicos de las salidas F2 de la compuerta 2 y F3 de la
compuerta 3.
3. Ponga el interruptor de TM-1 en posicin OFF.
4. Retire del tablero los plug cortos usados en este experimento.
EXPOSICION
1. Escriba las expresiones lgicas que describen las salidas F1, F2 y F3
como funcin de A.
Esperado

Medido

F1

F1

F2

F3

2. Dnde se complementa A dos veces en el circuito?


Vuelve a estar a su estado inicial
3. Si conectramos ms compuertas NOT en series, qu sera F6 (la
salida de la sexta compuerta NOT) como funcin de A? Qu sera Fn,
si se conectaran n compuertas NOT en serie?

OPERACIONES DE COMPUERTAS
La sexta salida de la compuerta seria
Esperado

Medido

F1

F1

F2

F3

F4

F5

F6

Si conectar n compuertas NOT en serie


Esperado

Medido

F1

F1

F2

F3

....

Fn-1

Fn

....

....

Simulacin en Proteus:

OPERACIONES DE COMPUERTAS

EXPERIMENT
O N2

COMPUERTAS OR

TAREAS PRELIMINARES

1. Registre la tabla real de la compuerta OR en la Tabla 2.1 del Formulario


de Resultados del Experimento 1 (F1 en la columna "Se espera").
2. Conecte plugs cortos desde las entradas de la compuerta 7 a los jacks
A y B adyacentes a dichas entradas.
3. Ponga el interruptor en posicin ON.
PROCEDIMIENTO
1. Verifique la tabla real de la compuerta 7, y complete la Tabla 2.1 de
acuerdo con los resultados obtenidos.

OPERACIONES DE COMPUERTAS
2. Controle la implementacin de una funcin OR de tres variables por
medio de dos compuertas OR de dos entradas: conecte una
entrada de compuerta 8 a la salida de la compuerta 7, y la otra
entrada al jack C. Cambie la posicin de los interruptores lgicos A,
B y C , y complete la Tabla 2.2 de acuerdo con los resultados
obtenidos.
3. Ponga el interruptor en posicin OFF.
4. Retire del tablero los plugs cortos usados en este experimento.

EXPOSICION
Esperado

Medido

F1

F2

Simulacin en Proteus

OPERACIONES DE COMPUERTAS

OPERACIONES DE COMPUERTAS

EXPERIMENT
O N3

COMPUERTAS NOR

TAREAS PRELIMINARES
1. Registre la tabla real de la compuerta OR en la Tabla 3.1 ( F 1 en la
columna "Esperado").
2. Conecte plugs cortos desde las entradas de la compuerta 9 a los jacks A
y B.
3. Ponga el interruptor en posicin ON.
PROCEDIMIENTO
1. Verifique la tabla real de la compuerta 9, y complete la Tabla 3.1.
2. La funcin NOR de tres variables se define de la siguiente manera:

a
b
c
c)
f =( a+b+

OPERACIONES DE COMPUERTAS
Para controlar si se puede implementar esta funcin por medio de dos
compuertas NOR de dos entradas, conecte una entrada de la compuerta
10 a la salida de la compuerta 9, y la otra entrada al jack C. Cambie las
posiciones de los interruptores lgicos A, B y C y complete la Tabla 3.2
de acuerdo con los resultados obtenidos.
3. Ponga el interruptor en posicin OFF.
4. Retire del tablero los plugs cortos usados en este experimento.

Esperado

Medido

F1

F2

OPERACIONES DE COMPUERTAS

F2

OPERACIONES DE COMPUERTAS
0

1. Si el circuito usado no ejecuta una funcin NOR de tres variables,

sugiera un circuito que lo haga (no necesariamente con compuertas


NOR). Dibuje el diagrama del circuito en el Formulario Resultados del
Experimento. Implementa el circuito en el Tablero de Experimento y
verifique si ejecuta la funcin requerida.

EXPERIMENT
O N4

COMPUERTAS AND

OPERACIONES DE COMPUERTAS
TAREAS PRELIMINARES
1. Registre la tabla real de la compuerta AND en la Tabla 4.1 (F1 en la
columna "Esperado").
2. Conecte plugs cortos desde las entradas de la compuerta 11 a los jacks A
y B.
1. Ponga el interruptor en posicin ON.

PROCEDIMIENTO
1. Verifique la tabla real de la compuerta 11, y complete la Tabla 4.1.
2. Controle la implementacin de la funcin AND de tres variables por
medio de dos compuertas AND de dos entradas. Conecte una de las
entradas de la compuerta 12 a la salida de la compuerta 11, y la otra al
jack C. Cambie las posiciones de los interruptores lgicos A, B y C y
complete la Tabla 4.2 de acuerdo con los resultados obtenidos.
3. Ponga el interruptor en posicin OFF.
4. Retire del tablero los plugs cortos usados en este experimento.
EXPOSICION
Esperado

Medido

F1

F2

OPERACIONES DE COMPUERTAS

EXPOSICION
1. Usando el mapa Kamaugh, o por medio de otro mtodo, simplifique F2
de la Tabla 4.2 y verifique que el circuito ejecute realmente una funcin
AND de tres variables.

ab

00

01

11

10

OPERACIONES DE COMPUERTAS
1
a.b.c

EXPERIMENT
O N5

F2

COMPUERTAS NAND

TAREAS PRELIMINARES
1. Registre la tabla real de la compuerta NAND en la Tabla 5.1 (F1 en la
columna "Esperado").

OPERACIONES DE COMPUERTAS
2. Conecte plugs cortos desde las entradas de la compuerta 13 a los
jacks A y B.
3. Ponga el interruptor en posicin ON.
PROCEDIMIENTO
Verifique la tabla real de la compuerta 13, y complete la Tabla 5.1.
La funcin NAND de tres variables se define de la siguiente manera:

Para controlar si esta funcin se puede implementar por medio dos


compuertas NAND de dos variables, conecte una entrada de la compuerta 14
a la salida de la compuerta 13, y la otra entrada jack C. Cambie las
posiciones de los interruptores lgicos A, B y C, y complete la Tabla 5.2 de
acuerdo con los resultados obtenidos.
Ponga el interruptor en posicin OFF.
Retire del tablero los plugs Cortos usados en este experimento.

EXPOSICION

Esperado

Medido

F1

F2

OPERACIONES DE COMPUERTAS

1. Usando el mapa Karnaugh, o por medio de otro mtodo* simplifique F2 de la


Tabla 5.2. El circuito ejecuta realmente una funcin NAND de tres variables?

ab

00

01

11

10

OPERACIONES DE COMPUERTAS

1
a . b . c

EXPERIMENT
O N6

TAREAS PRELIMINARES

F2

COMPUERTAS XOR

OPERACIONES DE COMPUERTAS
1. Registre la tabla real de la compuerta XOR en la Tabla 6.1 (F1 en la
columna "Esperado").
2. Conecte plugs cortos desde las entradas de la compuerta 4 a los jacks
A y B.
3. Ponga el interruptor en posicin ON.

PROCEDIMIENTO
1. Verifique la tabla real de la compuerta 4, y complete la Tabla 6.1.
1. Controle la implementacin de la funcin XOR de cuatro variables por
medio de tres compuertas XOR de dos entradas:
Conecte una de las entradas de la compuerta 5 a la salida de la
compuerta 4, y la otra al jack C. Conecte una entrada de la compuerta 6
a la salida de la compuerta 5, y la otra entrada al jack D. Cambie las
posiciones de los interruptores lgicos A, B, C y D y complete la Tabla
6.2 de acuerdo con los resultados obtenidos.
3. Ponga el interruptor en posicin OFF.
4. Retire del tablero los plugs cortos usados en este experimento.

EXPOSICION
Esperado

Medido

F1

F2

OPERACIONES DE COMPUERTAS
1

1. Demuestre el mapa Karnaugh para F3 de la Tabla 6.2. Puede


simplificar la funcin? Explquelo usando el mapa.

F3

OPERACIONES DE COMPUERTAS
0

Vous aimerez peut-être aussi