Vous êtes sur la page 1sur 17

UNIVERSIDAD CATLICA DE

SANTA MARA
FACULTAD DE CIENCIAS E INGENIERAS
FSICAS Y FORMALES PROGRAMA
PROFESIONAL DE INGENIERA MECNICA,
CIRCUITOS ELECTRNICOS II
LGICA COMBINACIONAL: Circuitos
Combinacionales Discretos
Apellidos y Nombres:

Pgina:1/1
2
Jefe de
Prcticas:
Ing. Christiam G. Collado
Oporto
Cdigo:
Semestre
:Grupo:
FECH
A:
Lab. N:
2

OBJETIVOS

Conocer las caractersticas y funcionamiento de las compuertas Exclusivas.

Conocer las principales caractersticas de un circuito lgico combinacional.

Escribir la expresin booleana de salida de cualquier circuito lgico combinacional y desarrollar la tabla de verdad a partir de
la misma.

Disear circuitos lgicos combinacionales e implementarlos mediante CIs (puertas lgicas) que proporcionan los
fabricantes

haciendo uso de la descripcin, tabla de verdad y cronogramas facilitados.

Adquirir destreza en el montaje de aplicaciones con circuitos combinacionales.

MARCO TERICO
Recordemos que existen dos estados lgicos el las sistemas digitales (ya que trabajan en modo binario)

0 LGICO

1 LGICO

Falso

Verdadero

Desactivado

Activado

Bajo

Alto

No

Si

Interruptor Abierto

Interruptor Cerrado

Yes (Buffer)
La compuerta BUFFER es la ms bsica de todas, simplemente toma el valor que se le entrega y lo deja pasar tal cual.

Not
La compuerta NOT es un tanto parecida al buffer salvo por que invierte el valor que se le entrega. Tambin tiene la utilidad de ajustar
niveles pero tomando en cuenta que invierte la seal.

CIRCUITOS ELECTRNICOS II
LGICA COMBINACIONAL: Circuitos Combinacionales
Discretos

Pgina: 2/12

LAB N 2

JP: Ing. Christiam G. Collado


Oporto

AND
La compuerta AND hace la funcin de multiplicacin lgica. Es decir toma los valores que le aplicamos a sus entradas y los
multiplica.

OR
La compuerta OR realiza la funcin de suma lgica.

NAND
La compuerta NAND tambin hace la funcin de multiplicacin, pero entrega el valor negado.

Lab. CE II

CIRCUITOS ELECTRNICOS II
Pgina: 3/12
LAB N 2

LGICA COMBINACIONAL: Circuitos


Combinacionales Discretos

Lab. CE II
JP: Ing. Christiam G. Collado
Oporto

NOR
La compuerta NAND tambin hace la funcin de multiplicacin, pero entrega el valor negado.

Tabla de verd

A
B

Salida

L
H
B
L
H
salida
L
0.00

2.50m

5.00m
Tiempo [s]

7.50m

10.00m

XOR (OR Exclusiva)


La compuerta OR vista anteriormente realiza la operacin lgica correspondiente al O inclusivo, es decir, una o ambas de las entradas deben
estar en 1 para que la salida sea 1. Ejemplo de esta compuerta en lenguaje seria Maana ir de compras o al cine. Basta con que vaya de
compras o al cine para que la afirmacin sea verdadera. En caso de que realice ambas cosas, la afirmacin tambin es verdadera. Aqu es
donde la funcin XOR difiere de la OR: en una compuerta XOR la salida ser 0 siempre que las entradas sean distintas entre si. En el
ejemplo anterior, si se tratase de la operacin XOR, la salida seria 1 solamente si fuimos de compras o si fuimos al cine, pero 0 si no fuimos
a ninguno
de esos lugares, o si fuimos a ambos.

Tabla de verd

A
Salida
B

L
H
B
L
H
salida
L
0.00

2.50m

5.00m
Tiempo [s]

7.50m

10.00m

XNOR (NOR Exclusiva)


No hay mucho para decir de esta compuerta. Como se puede deducir de los casos anteriores, una compuerta NXOR no es ms que una
XOR con su salida negada, por lo que su salida estar en estado alto solamente cuando sus entradas son iguales, y en estado bajo para las
dems combinaciones posibles.
H

Tabla de verd

A
B

Salida

L
H
B
L
H
Salida
L
0.00

2.50m

5.00m

7.50m

10.00m

Time (s)

CIRCUITOS ELECTRNICOS II
LGICA COMBINACIONAL: Circuitos Combinacionales
Discretos

Pgina: 4/12

LAB N 2

Lab. CE II

JP: Ing. Christiam G. Collado


Oporto

Familias lgicas.
Existen varias familias lgicas en el mercado, cada una con unas determinadas caractersticas. As dependiendo de cada aplicacin habr
que seleccionar la que mejor se adapte a cada caso, ya sea en velocidad, requisitos de consumo o que sea inmune al ruido que exista en
una fbrica.
Debido a los requisitos de la industria actual las dos familias lgicas que ms han proliferado son la CMOS y la TTL, sobre t odo la TTL ya
que presenta una mayor combinacin de circuitos lgicos en sus integrados.
Familia
TTL

lgica

Es la familia lgica ms extendida del mercado y por ello es la que mayor combinacin de circuitos lgicos digitales presenta .
Su alimentacin es de +5V con una tolerancia de 5V, un fanout de 10 y buena inmunidad al ruido. Su nombre viene de
Lgica Transistor - Transistor (TTL), que es la tecnologa con la que est construida.
Dentro de esta familia existen diversas subfamilias que presentan distintas caractersticas en cuanto a velocidad y consumo, estas
son:

TTL Standard: Se identifica como SN74xx. El consumo por puerta es de 10mW y funciona hasta frecuencias de 35MHz.
El retraso por puerta es de 10nS.

TTL de baja potencia: Se identifica como SN74Lxx. Se caracteriza por lo poco que consumen. El consumo por puerta es de
1mW y funciona hasta frecuencias de 3Mhz. El retraso por puerta es de
33nS.

TTL de alta velocidad: Se identifica como SN74Hxx. Se caracteriza por su velocidad. El consumo por puerta es de 22mW

TTL Schottky: Se identifica como SN74Sxx. Es el ms rpido de la familia TTL. El consumo por puerta es de 19mW

TTL Schottky de bajo consumo: Se identifica como SN74LS. Se caracteriza por su combinacin de bajo consumo y

y funciona hasta frecuencias de 50MHz. El retraso por puerta es de 6nS.


y funciona hasta frecuencias de 125MHz. El retraso por puerta es de 3nS.
alta velocidad, que de cmo resultado puertas con las siguientes caractersticas: el consumo por puerta es de 2mW,
funcionando hasta frecuencias de 35MHz, siendo el retraso por puerta de 10nS.
Familia
CMOS

lgica

Es la segunda familia lgica ms vendida en el mercado. Se caracteriza por el bajo consumo de energa que necesita para
funcionar, aunque ste depende de la frecuencia de trabajo del circuito en cuestin.
Al igual que en la familia anterior hay varias versiones o subfamilias lgicas dentro de esta tecnologa, dependiendo de
las aplicaciones en las que se vallan a utilizar.
Como caractersticas bsicas hay que sealar que se pueden alimentar con un rango de tensiones entre 3 y 15V, presentando un
fanout mucho mayor que el que presenta la familia TTL, en este caso de 50. Tambin presenta una fabulosa inmunidad al ruido,
con lo que no presenta ningn inconveniente de uso en ambientes muy ruidosos, como son las fbricas.
Las principales desventajas que presenta esta familia son su baja velocidad y un cuidado mayor en la manipulacin de estos
componentes, ya que se pueden romper de forma muy fcil en presencia de electricidad esttica. Las subfamilias de la familia
lgica CMOS son:

CMOS standard: Est formado por la serie de circuitos integrados de la serie 4000. Esta serie tiene un consumo por
puerta de 2,5nW y un tiempo de respuesta de 40nS.

HCMOS: Es la familia CMOS de alta velocidad, identificndose por la serie 74HCxx. Su alimentacin debe ser en entre 2 y

HCMOS

compatible con la

familia TTL.

Pertenece a la serie

74HCTxx.

Su tensin de

alimentacin

es de 5V, siendo las

dems

caractersticas

similares a

las de los casos

6V, tiene un retardo de 9nS y un consumo por puerta de 2,5nW.

anteriores.

CIRCUITOS ELECTRNICOS II
LGICA COMBINACIONAL: Circuitos Combinacionales
Discretos

Pgina: 5/12

LAB N 2

Lab. CE II

JP: Ing. Christiam G. Collado


Oporto

Ejemplo de anlisis

CIRCUITOS ELECTRNICOS II
LGICA COMBINACIONAL: Circuitos Combinacionales
Discretos

Pgina: 6/12

LAB N 2

Lab. CE II

JP: Ing. Christiam G. Collado


Oporto

Ejemplo de diseo

Se desea controlar dos motores M1 y M2 por medio de tres interruptores A, B y C, de forma que se cumplan
las siguientes condiciones:
1. Si A est pulsado y los otros dos no, se activa M1.
2. Si C est pulsado y los otros dos no, se activa M2.
3. Si los tres interruptores estn pulsados se activan M1 y M2.
4.

En las dems condiciones los dos motores estarn parados.

EQUIPOS Y MATERIALES

Fuente de Alimentacin DC.


Multmetro
Punta de Prueba Lgica.
CI-TTL 74LS00, 74LS02, 74LS04, 74LS08, 74LS11, 74LS27, 74LS32, 74HC4075 (o equivalentes) (con sus hojas de datos
Datasheet) (Por lo menos traer dos unidades de cada tipo).
CI-TTl De acuerdo a los diseos del procedimiento.
04 DIP Switch de 4 y 8 contactos.
10 Resistencias de 220 Ohm.
10 Diodos LED de colores variados.
Protoboard
Cables de conexin.
Herramientas (alicate pico de loro, alicate de pinzas, destornillador estrella, destornillador plano)

CIRCUITOS ELECTRNICOS II
LGICA COMBINACIONAL: Circuitos Combinacionales
Discretos

Pgina: 7/12

LAB N 2

JP: Ing. Christiam G. Collado


Oporto

PROCEDIMIENTO
1.

Implementar el siguiente circuito.

Circuito
01

2.1 Escribir la expresin booleana de salida del circuito lgico combinacional Circuito
02.

1.2 Elaborar la tabla de verdad del Circuito 01.

Tabla de verdad

Salid
a

Lab. CE II

CIRCUITOS ELECTRNICOS II

Pgina: 8/12

LAB N 2

Lab. CE II

LGICA COMBINACIONAL: Circuitos Combinacionales


JP: Ing. Christiam G. Collado
Discretos
Oporto
1.3 Simplificar si es posible el Circuito 01, escriba la expresin booleana simplificada y dibuje
el diagrama del circuito simplificado y su diagrama de tiempos.

CIRCUITOS ELECTRNICOS II
LGICA COMBINACIONAL: Circuitos Combinacionales
Discretos
2.

Pgina: 9/12

LAB N 2

JP: Ing. Christiam G. Collado


Oporto

Implementar el siguiente circuito.

2.1 Escribir la expresin booleana de salida del circuito lgico combinacional Circuito
02.

2.2 Elaborar la tabla de verdad del Circuito 02.

Salid
a

Tabla de verdad

Lab. CE II

CIRCUITOS ELECTRNICOS II
LGICA COMBINACIONAL: Circuitos Combinacionales
Discretos

Pgina: 10/12

LAB N 2

Lab. CE II

JP: Ing. Christiam G. Collado


Oporto

2.3 Simplificar si es posible el Circuito 02, escriba la expresin booleana simplificada y dibuje
el diagrama del circuito simplificado y su diagrama de tiempos.

CIRCUITOS ELECTRNICOS II
LGICA COMBINACIONAL: Circuitos Combinacionales
Discretos

Pgina: 11/12

LAB N 2

Lab. CE II

JP: Ing. Christiam G. Collado


Oporto

3. Cuatro tanques de gran capacidad de una planta qumica contiene


diferentes lquidos sometidos a calentamientos. Se utilizan sensores de nivel
para detectar si el nivel de los tanques A y B excede un nivel predeterminado. Los
sensores de temperatura de los tanques C y D detectan cuando la temperatura de
estos tanques desciende de un lmite prescrito. Suponga que las salidas A y B del
sensor de nivel del lquido son BAJOS cuando el nivel es satisfactorio y ALTOS
cuando es demasiado alto. Asimismo, las salidas C y D del sensor de la
temperatura son BAJAS ciando las temperatura es satisfactoria y ALTAS cuando la
temperatura es demasiado baja. Disee un circuito lgico que detecte cuando el
nivel del tanque A o B es muy alto al mismo tiempo que la temperatura ya sea en
el tanque C o D es muy baja.

Salid
a

CIRCUITOS ELECTRNICOS II

Pgina: 12/12

LAB N 2

Lab. CE II

LGICA COMBINACIONAL: Circuitos Combinacionales


JP: Ing. Christiam G. Collado
Discretos
Oporto
4. La figura 01 muestra un cruce de dos avenidas principales. Se colocan sensores
de deteccin de vehculos a lo largo de los carriles C y D (camino principal) y en
los caminos A y B (camino secundario). Las salidas del sensor son BAJAS (0)
cuando no pasa ningn vehculo y ALTAS (1) cuando pasa algn vehculo. El
semforo del cruce se controlar de acuerdo con la siguiente lgica:
El semforo E-O estar en luz verde siempre que los carriles C y D estn
ocupados.
El semforo E-O estar en luz verde siempre que sea C o D estn ocupados pero A
y B no lo estn.
El semforo N-S estar en luz verde siempre que los carriles A y b estn
ocupados pero C y D no lo estn.
El semforo N-S tambin estar en luz verde cuando A o B estn ocupados en
tanto C y D no lo estn.
El semforo E-O estar en luz verde cuando no haya vehculos transitando.
Utilizando las salidas de los sensores A, B, C y D como entradas, disee un circuito
lgico para controlar el semforo. Debe haber dos salidas N-S y E-O, que pasen de
ALTO cuando la luz correspondiente se pone de color verde. Simplifique el circuito lo
ms que se pueda.

CIRCUITOS ELECTRNICOS II
LGICA COMBINACIONAL: Circuitos Combinacionales
Discretos

E-O

N-S

Pgina: 12/12

LAB N 2

Lab. CE II

JP: Ing. Christiam G. Collado


Oporto

CUESTIONARIO FINAL
1.

Disee el circuito 02 SOLO con puertas NAND si es posible.

Ecuacin del circuito

Simplificacin:

Diagrama Simplificado:

*Ecuacin del circuito

AB

BC

CONCLUSIONES:

En estos tipos de circuitos combinacionales es muy importante el uso de las tablas de Karnout y el lgebra
booleana para logra reducir los circuito y manejar pocos integrados.

Analizar un circuito combinacional consiste en obtener la funcin de salida a partir de las entradas y las
puertas a las que se encuentran conectadas.

Para implementar un circuito combinacional es necesario:


especificar en forma de enunciado
sintetizar el enunciado en una tabla de verdad
simplificar e implementar el circuito con los conjuntos de puertas.

Es posible implementar una funcin lgica con cualquiera de estos conjuntos de puertas
AND / OR / NOT
NAND
NOR

Las tablas de verdad han sido utilizadas como herramientas para obtener conclusiones respecto al
funcionamiento u operacin de los circuitos realizados.

Se han analizado e interpretado correctamente los datos resultantes en las tablas de verdad, dando lugar
a importantes aplicaciones prcticas sobre el uso de cada uno de los circuitos mostrados.

BIBLIOGRAFA
Tocci Ronald: SISTEMAS DIGITALES PRINCIPIOS Y APLICACIONES. Prentice Hall 2002 Mxico
M. Morris Mano: DISEO DIGITAL. Pearson Educacin 2003 Mxico
Floyd Tomas L.: FUNDAMENTOS DE ELECTRNICA DIGITAL Edit. Mac Graw Hill Mxico 2005
Wakerly Jhon F. DISEO DIGITAL PRINCIPIOS

Vous aimerez peut-être aussi