Vous êtes sur la page 1sur 2

LATCH Y FLIP FLOP RS

Jorge Cornejo
RESUMEN:
Fundamentalmente trataremos de dar a
conocer el motivo del uso del latch y FF
RS como bases de los sistemas
secuenciales de almacenamiento de
datos (memoria).

DESCRIPTORES:
Latchs, Flip Flop RS, MASTER SLAVE,
Sistemas
de
almacenamiento
de
memoria.

ABSTRACT:

Basically try to disclose the reason for


the use of the RS latch and FF as the
basis of sequential data storage
systems (memory).

KEYWORDS:
Latchs, RS Flip Flop, MASTER SLAVE,
Memory Storage Systems.

CUERPO:
Por qu se utilizan Latch RS
NAND o NOR?
Porque los latches a diferencia de
los conectores no necesitan una
seal de reloj para su
funcionamiento.
Adems, por lgebra de Boole,
sabemos que NAND = NOR, sin
embargo su uso en los biestables,
cambia en su tabla de verdad para
evitar la incongruencia de los datos.
Siendo as las compuertas NAND y
NOR las bases de los sistemas de
almacenamiento de memoria por
medio de interconexin
realimentada.

RS latch con compuertas NOR

Por qu los FF bsicos son


los RS y no el JK o D?

Los FF RS Ss asemeja al latch R-S


excepto en que el circuito slo responde
a sus entradas en el flanco ascendente
o descendente de la seal de reloj.
Por ende se entiende que as como el
biestable JK es el reemplazo del FF RS
con el fin de eliminar los estados
indeterminados el FF JK es la base de
los FF D, se entiende que el RS es el
que sent las bases para el desarrollo
de los otros tipos.

Qu es Master
aplicaciones?

Slave

de

De todas formas antes del desarrollo de


los FF por flancos tan optimizados
actuales,
los
problemas
de
temporizacin se resolvan con los FF
llamados
FF
MAESTRO-ESCLAVO
(Master - Slave).

El funcionamiento es el siguiente al
llegar la seal de reloj en flanco de
subida, carga al MAESTRO.
Cuando
llega el flanco de bajada el MAESTRO se
queda en estado de memoria y el
ESCLAVO se activa (debido al inversor
NOT ) y atiende a la entrada que es lo
que se la ha pasado ( la mantiene
estable ) el MAESTRO por permanecer
en estado de memoria.
Es importante tambin resear que en
el
diseo
de
circuitos
digitales
secuenciales y combinacionales se le da
tambin importancia el solucionar
problemas transitorios o Glitch. Un
Glitch es una seal no deseada debido
a que las entradas de una puerta no
cambian simultneamente debido a que
los tiempos de propagacin en las
puertas son distintos o en circuitos
http://www.infor.uva.es/~jjalvarez/a
anteriores.
signaturas/fundamentos/lectures/di
gital/Tema3_secuenciales.pdf

http://www.unicrom.com/dig_FF_RS_
PGINAS
WEB:
nand.asp
http://www.monografias.com/trabaj
os14/flipflop/flipflop.shtml
http://hyperphysics.phyastr.gsu.edu/hbasees/electronic/nan
dlatch.html

Vous aimerez peut-être aussi