Vous êtes sur la page 1sur 12

CONTADORES

1. Definir el concepto de contador digital, analice su funcionamiento y mencione los


tipos caractersticos de los contadores segn la sincronizacin con la seal de reloj
(Clk) y analizar cada uno de ellos (Los circuitos y sus caractersticas, tablas de
estados y diagramas de tiempo).
En electrnica digital, Un contador es un circuito secuencial construido a partir de
biestables y puertas lgicas capaz de almacenar y contar los impulsos (a menudo
relacionados con una seal de reloj), que recibe en la entrada destinada a tal efecto,
asimismo tambin acta como divisor de frecuencia. Normalmente, el cmputo se realiza
en cdigo binario, que con frecuencia ser el binario natural o el BCD natural (contador de
dcadas).
Clasificacin:

Segn la forma en que conmutan los biestables, podemos hablar de contadores


sncronos (todos los biestables conmutan a la vez, con una seal de reloj comn)
o asncronos (el reloj no es comn y los biestables conmutan uno tras otro).

Segn el sentido de la cuenta, se distinguen en ascendentes, descendentes y UPDOWN o bidireccionales (alterna en ascendentes o descendentes segn la seal
de control).

Segn la cantidad de nmeros que pueden contar, se puede hablar de contadores


binarios de n bits (cuentan todos los nmeros posibles de n bits, desde 0 hasta
), contadores BCD (cuentan del 0 al 9).

El nmero mximo de estados por los que pasa un contador se denomina mdulo del
contador(Nmero MOD). Este nmero viene determinado por la expresin 2^n donde n
indica el nmero de bits del contador. Ejemplo, un contador de mdulo 4 pasa por 4
estados, y contara del 0 al 3. Si necesitamos un contador con un mdulo distinto de 2^n,
lo que haremos es aadir un circuito combinacional.
Contador Sincrono Ascendente Descendente
Un contador sncrono ascendente descendente, es aquel capaz de contar en una
secuencia determinada en cualquier direccin. Suponiendo un contador binario de 3 bits,
si es solo ascendente este contara desde 0 a 7. Si se tiene un contador ascendente
descendente, este contador puede contar de 0 a 7 y de 7 a 0, controlando la direccin por
una entrada adicional.
Con base en los conceptos anteriores, la implementacin del contador se presenta en la
siguiente figura.

En el oscilograma se observa que mientras la entrada A/D se encuentra en 0, el contador


cuenta de forma ascendente y mientras la entrada A/D se encuentra en 1, el contador
cuenta de forma descendente.
2. Describir las caractersticas especficas de los contadores : Contadores
asncronos, sincronos. y sus aplicaciones.
Contadores sncronos
Los contadores sncronos suelen consistir en un elemento de memoria, que se
implementa usando flip-flops y un elemento combinatorio, que es implementado
tradicionalmente mediante puertas lgicas. Las puertas lgicas son circuitos lgicos con
uno o ms terminales de entrada y un terminal de salida, en el que la salida se conmuta
entre dos niveles de tensin determinados por una combinacin de seales de entrada. El
uso de las puertas lgicas para la lgica combinacional suele reducir el costo de los
componentes de los circuitos del contador a un mnimo absoluto, por lo que sigue siendo
un enfoque popular.
Contadores asncronos
Los contadores asncronos, tambin conocidos como contadores de ondulacin, son el
tipo ms simple, que requieren menos componentes y menos circuitera que contadores
sncronos. Los contadores asncronos son ms fciles de construir que sus contrapartes
sncronas, pero la ausencia de un reloj interno tambin presenta varias desventajas
importantes. Los flip-flops en un contador asncrono cambia los estados en diferentes
momentos, por lo que los retrasos en el cambio de un estado a otro, conocidos como
retardos de propagacin, se suman para crear un retardo global. Mientras ms flip-flops
contenga un contador asncrono, mayor ser el retardo global.

3. De los manuales tcnicos obtener los IC TTL y CMOS que cumplen con las
funciones de contadores, analice brevemente la tabla de verdad, diagramas de
tiempo. Y funcionamiento.
1.- CONTADOR BINARIO DE 4 BITS TTL 7493.
El contador 7493 utilizan 4 flip-flops JK en modo de conmutacin, con entradas de reloj
P0 y P1 en donde P1 es la entrada de reloj del segundo flip-flop por lo que para
formar un contador de 4 bits mod-16 hay que conectar la salida del primer flip-flop de
manera externa (puente) con la entrada P1, quedando P0 como la entrada de reloj del
contador.
Tambin tiene dos entradas de reset (MR1 y MR2) las cuales no se deben dejar
desconectadas (flotando) porque, como estas se activan en ALTA, al estar flotando toman
un nivel ALTO lo que mantendra en reset al contador.

Contador 7493

2.- CONTADOR CMOS 74HC393


El CI 74HC393 es un doble contador binario de 4 bits. Esta construido a base del flip-flop
T. Las entradas de reloj (1P y 2P) son activadas por flanco posterior, o sea, en la
transicion de ALTO a BAJO del pulso de reloj.
Las entradas de reset (1MR y 2 MR) del maestro en el contador se activan en nivel ALTO,
las salidas se etiquetan desde Q0 a Q3, siendo Q0 el LSB y, Q3 el MSB del numero
binario de 4 bits. Requiere una fuente de alimentacion de 5V DC y viene en un CI DIP
de14 patillas.

contador CMOS 74HC393

3.- CONTADOR CMOS CI 74HC193


El CI 74HC193 es un contador reversible sncrono de 4 bits preinicializable como lo
muestra la hoja de datos.

Contador CMOS 74HC193


Tiene 2 entradas de reloj (CPU y CPD), que se activan en la transicin del nivel BAJO al
ALTO del pulso de reloj, la entrada CPU es para la cuenta ascendente (UP) y la entrada
CPD es para la cuenta descendente (D), por lo que dependiendo si el contador que se
necesite se conecta al nivel alto o +5V.
Los modos de operacin del contador CMOS 74HC193 se muestran en la tabla de verdad
5. El modo de reset borra asncronamente las salidas (Q0 a Q3) al binario 0000
activndose en ALTO el cual puede ser un pulso de corta duracin.
Las entradas de carga de datos en paralelo (D0 a D3) se utilizan para programar un
nmero en binario desde donde se quiere que empiece a contar de nuevo al activar la
entrada de carga en paralelo (P)) con un nivel BAJO y los datos son transferidos
asncronamente a las salidas (Q0 a Q3). Las salidas de arrastre T5 y T generan un
pulso negativo, para la conexin en cascada de contadores, ya sea en forma ascendente
o en forma descendente la cuenta de estos.
El contador 74HC193 viene en un DIP de 16 patillas y opera con una tensin de
alimentacin de +5V DC.
4.- EL CD4029 es un contador sincrnico "Up-Down", Contador Progresivo/Regresivo,
Preajustable, Binario/Dcada
Es un contador de 4 bits que opera como dcada (0000 a 1001), tanto en el sentido
creciente como decreciente.
Adems de la entrada normal de clock (informacin de tipo serie) posee 4 entradas
disponibles para informacin paralela. Esas entradas permiten que el contador sea
cargado con un determinado dato (nmero binario) e inicie a partir de all la cuenta.

4. Cual es la diferencia entre un contador asncrono y un contador sincrono; as


como la diferencia entre un contador convencional y un contador escalador;
muestre circuitos prcticos para explicarlos.
La diferencia entre un contador sncrono y asncrono:
Los contadores sncronos tienen un reloj interno, mientras que los asncronos no. Como
resultado, todos los flip-flops en un contador sncrono son accionados simultneamente
por un simple pulso de un reloj comn. En un contador asncrono, el primer flip-flop es
impulsado por un pulso desde un reloj externo y cada flip-flop sucesivo es impulsado por
la salida del flip-flop anterior en la secuencia. Esta es la diferencia esencial entre los
contadores sncronos y asncronos.
Diferencia entre un contador convencional y un contador escalador:

Un contador convencional es un dispositivo electrnico digital que mide la frecuencia de


una seal de entrada, como medida indirecta del resultado de la cuenta directa de
eventos. En su diseo tambin se incluyen las opciones de medida de periodos, cocientes
entre las frecuencias de las seales aplicadas a sus entradas, medidas de intervalos
temporales entre dos eventos y funcionamiento en modo totalizador. Un contador
escalador es aquel que esta configurado para generar una secuencia
desordenada de codigos (en esta secuencia solo se puede utilizar un codigo en
binario a la vez).
5. Disear un contador asncrono utilizando FFs de tipo JK, de modulo 16, 12, 10, 6.

a)

b)

c)

d)

6. Disear un contador descendente modulo 13, utilizando FFs tipo D.


U18:A
2
3
1
74LS32

U15

U16

AND_2

AND_3

U17
AND_3

D1

D2

D3

D4

LED-BLUE

LED-BLUE

LED-BLUE

LED-BLUE

+5v

U12

AND_3

AND_3

U9

U8

AND_3

AND_2

10

11
Q

U3

U2:B

CLK

6
74LS74

U4

U5

U6

AND_2

AND_2

AND_2

8
74LS74

NOR_4

12

13

AND_3

12

13

74LS74

U10

U2:A
Q

CLK
R

U13

AND_2

13

R
1

74LS74

U14

CLK

11

CLK

12

U1:B

10

U1:A

U11:B

U7:D

U7:A

U7:B

74LS32

74LS32

74LS32

74LS32

U11:C

74LS32

9
6

11

2
3

10

U11:A

10
8
9

U7:C

74LS32
74LS32

7. Disear un contador UP/DOWN modulo 10; utilizando FFs de tipo JK y tipo D.

CIRCUITOS IMPLEMENTADOS

U7:C

U5:D

9
10
11

12
11
13

7411
7432

U7:B
3
4
5

U5:C
9

7411

D1
L ED-YELLOW

D3

LED-YELLOW

LED-YELLOW

7432
12

12

10

16

15

9
6

CLK
K

14

12

U2:B

U2:A

2
1

D4

11

LED-YELLOW
U8:A

CLK
K

14

11

CLK

6
Q

U1:B

7
9

15

CLK
K

D2

16

1
2
13
7411

U1:A

2
1

10

U7:A

10

1
3

7476

2
7 476

7476

7476
7432

13

1
2

5
7404

U5:A
1

12

74HC21
9
10

3
2

U3:B

7 432
8

7404

4
5

7404

7404

U4:B

U4:D
U4:C

U4:A
1

U3:A

12
13
74HC21

U6:A
1

U5:B

3
2

4
6
7408

U6:B
4

7 432
6

5
7408

U6:C

U8:B

9
8

10

6
5
7 408
7432

U6:D
12
11
13
7 408

1.- Implementar el contador asncrono UP modulo 16 mostrado en la Figura

Analice su funcionamiento, desarrolle la Tabla de estados y construir el


diagrama de tiempo; (Sugerencia Usar IC 74LS76)

12

74LS112

1
Q

7
2

10

11
3

5
13

CLK
K

12
Q

74LS112

U2:B

CLK
K

14

CLK

15

11
13

CLK

15

14

3
U1:A(CLK)

U2:A

U1:B

10

U1:A

74LS112

74LS112

BAT1
5v

R1

R2

110

110

D2
LED-BLUE

Estado
s
0
1
2

Q4

Q3

Q2

Q1

0
0
0

0
0
0

0
0
1

0
1
0

R3

R4

110

110

R5
110

D3

D4

D5

LED-BLUE

LED-BLUE

LED-BLUE

3
4
5
6
7
8
9
10
11
12
13
14
15

0
0
0
0
0
1
1
1
1
1
1
1
1

0
1
1
1
1
0
0
0
0
1
1
1
1

1
0
0
1
1
0
0
1
1
0
0
1
1

1
0
1
0
1
0
1
0
1
0
1
0
1

3. Al circuito contador asncrono UP de la Figura 1, configurar para que realice la


funcin de divisor de frecuencia entre:
a) Divisor entre 15
b) divisor entre 12
c) Divisor entre 10
D1

D2

D3

LED-RED
LED-GREEN
LED-BLUE

D4
R8

R9

R10

R11

110

110

10k

110

74LS112

U4:C
8

74LS112

U3:A
2
2

U3:B

1
74LS08

110

74LS08
74LS00

U6:B

6
4

5
74LS08

U3:C

6
4

U6:A

74LS32

10

U5:B

74LS32

8
5

U3:D

6
4

74LS08

13

11

6
5
4

OFF

ON

12

74LS00
74LS08

DSW1
1
2
3

U4:A

U5:C

2
9

U4:B

10
DIPSW_3

R2 R1

R3

110 110

110

74LS08
74LS00

1
5

6
4
74LS08

11
13

CLK
Q

74LS112

U2:B

10

4
1

U5:A

9
10

R4

110

110

12

12

U2:A

CLK

14

15

110

15

11
13

R7

R6

U1:B

10

CLK

4
J

5v

BAT1

110

CLK
K

14

R5
U1:A

LED-RED

R12

74LS112

6. Implementar el circuito de un contador sincrono, descrito por las funciones


Lgicas de los Flip Flops; analice su funcionamiento, desarrolle su tabla de estados
y su diagrama de tiempos. (Para su implementacin. Sugerencia Utilice IC 74LS76).
Considere Q4n : MSB Qn : LSB.
J4 = (Qn) + Q2n
K4 = Qn +Q2n +Q3n
J3 = (Qn)
K3 = (Q4n)
J2 = Qn (Q3n) + (Qn)Q3n Q4n
K2 = (Qn)+ Q3n
J1 = (Q2n) Q4n
K1 = Q2n (Q3n)+ (Q2n)(Q4n)

U4:A
1
3
2
74LS32

R6

R7

68

68

R8

R9
68

68

U5:B
4
6

U5:C

9
8

74LS08

R1

R2

R3

R4

1k

1k

1k

1k

10

6
Q

14

11

4
1

CLK

12

10

16

15

9
6

CLK
K

14

U2:B

12

15

CLK

U2:A

16

74LS32

12

U1:B

U5:D

4
6

U4:B

U1:A

74LS08

11

CLK
K

10

74LS08

74LS76

74LS76

11
13

74LS76

U1:A(CLK)

U3:A

U3:B

1
3

R5

74LS32
74LS32

U3:D

U5:A

12

U3:C

1
3

11

13

8
10

10uf

6
5

10k

C1

74LS32

74LS08

U6:A
1
2
13

74LS32
12

74LS11

74LS76

D1

D2

D3

D4

LED-BLUE

LED-BLUE

LED-BLUE

LED-BLUE