Vous êtes sur la page 1sur 7

1.

INTRODUCCIN
Un conversor o convertidor de seal analgica a digital(Conversor Analgico
Digital, CAD; Analog-to-Digital
Converter, ADC)
es
un
dispositivo electrnico capaz de convertir una seal analgica, ya sea de
tensin o corriente, en una seal digital mediante un cuantificador y
codificndose en muchos casos en un cdigo binario en particular. Donde un
cdigo es la representacin unvoca de los elementos, en este caso, cada valor
numrico binario hace corresponder a un solo valor de tensin o corriente.
En la cuantificacin de la seal se produce prdida de la informacin que no
puede ser recuperada en el proceso inverso, es decir, en la conversin de
seal digital a analgica y esto es debido a que se truncan los valores entre 2
niveles de cuantificacin, mientras mayor cantidad de bits mayor resolucin y
por lo tanto menor informacin perdida.

1.1

TIPOS DE CONVERSORES ADC

Los ms comunes son:


1.1.1 Aproximaciones sucesivas
Los convertidores A/D por aproximaciones sucesivas son los ms usados
comnmente. La operacin de estos convertidores est basada en "n"
comparaciones sucesivas de la seal analgica con el voltaje de realimentacin
Vf. Esto es similar al proceso de pesado de una masa en el cual la cantidad
desconocida es comparada con la cantidad de referencia.
La primera comparacin determina si Vin es mayor o menor que V max,
siendo Vmax la mxima tensin de entrada del dispositivo; el siguiente paso
determina si Vin es mayor que (Vmax) en el rea que anteriormente se
seleccion, y as sucesivamente. Cada operacin tiene un factor de 2.

En la figura 3 se ilustra la operacin de un convertidor A/D por aproximaciones


sucesivas de 3 bits. Las lneas gruesas representan las transiciones del
convertidor para llegar al nmero binario 100 (bit ms significativo, el 1) hasta
el nmero binario 101. Es necesarios n perodos de reloj para completar el ciclo
del convertidor.
En la figura 3, se representa el diagrama de bloques de un convertidor A/D por
aproximaciones sucesivas. Este es esencialmente un circuito realimentado
similar a los convertidores A/D de rampa, en el que la salida digital es
convertida a analgica por medio de un convertidor digital-analgico (D/A) en el
lazo de realimentacin, dando por resultado que V f sea comparada con Vin. La
adicin de un registro de desplazamiento y de un programador lgico habilita al
circuito para la decisin a tomar en el prximo paso.

1
1

111
1/8 Vmx

110
0

3/4 Vmx

110
1/8 Vmx

100
1
1

1/2 Vmx

3/4 Vmx

101
5/8 Vmx

100
0
5/8 Vmx

100

000 MSB
1
3/8 Vmx
1
0

1/2 Vmx

011

010
0

1/4 Vmx

3/8 Vmx

010

000
1
0

1/4 Vmx

001
1/8 Vmx

000
0

000
1/8 Vmx

Figura 5a. Diagrama de transicin de un convertidor de tres bits.

RELOJ
REGISTRO
DE
APROXIMACIONES
SUCESIVAS
Vin

SALIDA
DIGITAL
COMPARADOR
CONVERTIDOR
D/A

Figura 5b. Diagrama de bloques de un convertidor Analgico-Digital por


Aproximaciones Sucesivas.
Figura 5. Convertidor Analgico-Digital por Aproximaciones Sucesivas

1.1.2 RAMPA SIMPLE


Estos utilizan una rampa de tensin linealmente ascendente para convertir un
voltaje desconocido en un intervalo de tiempo equivalente. Al ser determinado
este tiempo, se tiene con precisin el voltaje desconocido. En estos
convertidores el nmero de ciclos del reloj que ocurren en un intervalo de
tiempo se convierte en la informacin digital, por ejemplo BCD (ver figura 3).
En la figura 5 se observa que el generador de rampa est constituido por el
amplificador operacional A1 con el condensador "C" en el lazo de
realimentacin y cuya entrada es por la resistencia "R". El operacional A 1 hace
las veces de comparador.
GENERADOR
DE
PULSOS
SALIDA
DIGITAL
GENERADOR
DE RAMPA

COMPARADOR
A2

CONTADOR

R
A1

Vref

RELOJ
V in

Figura 3a. Diagrama de bloques de un convertidor A/D de


una rampa
1
PULSO

RAMPA

NIVEL DE LA
SEAL Vin

SALIDA DEL
COMPARADOR

Figura 3b. Formas de onda en el convertidor de


una rampa
Figura 3. Convertidor Analgico-Digital de
una rampa.

1.1.3 DOBLE RAMPA


Los convertidores de doble rampa integran una seal desconocida, en un
perodo de tiempo determinado por un contador de ciclos de reloj. Esto origina
una rampa ascendente que se devuelve a cero integrando una seal de
referencia cuya polaridad es opuesta a la de la seal de entrada. El perodo de
tiempo requerido por el integrador para realizar el retorno a cero es

proporcional a la magnitud promedio de la seal de entrada en el perodo de


integracin.
La figura 6 representa un diagrama de bloques de un convertidor A/D de doble
rampa y la seal de salida del integrador. En la figura 6, se observa que la
conversin comienza aplicando la seal de entrada V in al integrador, el cual ha
sido colocado previamente en cero, y al mismo tiempo el contador comienza su
operacin partiendo de cero. La integracin contina (rampa lineal ascendente)
hasta que el contador alcanza su nmero mximo, en este momento, la entrada
del integrador es conmutada de V in a Vref, y el contador es colocado
nuevamente en cero para comenzar el conteo de la segunda rampa.
Esta vez la salida del integrador comienza a descender en rampa lineal hasta
cero ya que Vref tiene polaridad inversa a Vin. Cuando el integrador llega a
cero, el contador se detiene y el nmero almacenado en l es una medida del
tiempo que se emple para llegar a cero, siendo ste a la vez proporcional a la
magnitud promedio de la seal de entrada V in.
Los convertidores de doble rampa integran una seal desconocida, en un
perodo de tiempo determinado por un contador de ciclos de reloj. Esto origina
una rampa ascendente que se devuelve a cero integrando una seal de
referencia cuya polaridad es opuesta a la de la seal de entrada. El perodo de
tiempo requerido por el integrador para realizar el retorno a cero es
proporcional a la magnitud promedio de la seal de entrada en el perodo de
integracin.
La figura 6 representa un diagrama de bloques de un convertidor A/D de doble
rampa y la seal de salida del integrador. En la figura 6, se observa que la
conversin comienza aplicando la seal de entrada V in al integrador, el cual ha
sido colocado previamente en cero, y al mismo tiempo el contador comienza su
operacin partiendo de cero. La integracin contina (rampa lineal ascendente)
hasta que el contador alcanza su nmero mximo, en este momento, la entrada
del integrador es conmutada de V in a Vref, y el contador es colocado
nuevamente en cero para comenzar el conteo de la segunda rampa.
Esta vez la salida del integrador comienza a descender en rampa lineal hasta
cero ya que Vref tiene polaridad inversa a Vin. Cuando el integrador llega a
cero, el contador se detiene y el nmero almacenado en l es una medida del
tiempo que se emple para llegar a cero, siendo ste a la vezproporcional a la
magnitud promedio de la seal de entrada V in.

DETECTOR DE
CRUCE POR CERO

Vin
INTEGRADOR

RELOJ

LOGICA
DE
CONTROL

INICIO DE
CONVERSION

POLARIDAD
STATUS
SOBRERANGO

CONTADOR

SALIDA
DIGITAL

Figura 4a. Diagrama de bloques de un convertidor A/D de doble rampa


SALIDA
DEL
INTEGRADOR

Vin1

m=

Vin

m=

RC

Vin2

-Vref
RC

Vin3

T1

T2

TIEMPO

T2
T2

T1: FIJO

Figura 4b. Salida del integrador como funcin del tiempo en un convertidor
A/D de doble rampa.

Figura 4. Convertidor Analgico-Digital de doble rampa

1.2.1CARACTERSTICAS DE LOS ADC


La data digital es un nmero binario que se define considerando desde el bit de
mayor peso (MSB, More Significative Bit) al bit de menor peso (LSB, Least
Significative Bit).

Figura 9.-Data digital

Cada conversor ADC DAC, esta determinado por una funcin de


transferencia ideal de entrada - salida, que muestra la equivalencia entre el
mundo digital y el anlogo.

Figura 10.-Relacin entre la seal analgica y digital

1.2.2 CONVERSOR RAMPA DIGITAL


Una de las formas ms fciles de implementar un conversor A/D emplea un
contador binario como registro y permite que el reloj incremente el estado del
contador un paso a la vez hasta que Vax = Va. Este tipo de conversor recibe el
nombre de ADC de rampa digital debido a que la forma de onda en Vax es una
rampa.
La figura 15 muestra un diagrama de bloques de un ADC de rampa digital, el
cual contiene un contador, un DAC, un comparador analgico y una compuerta
ANDde control. La salida del comparador tambin proporciona la seal de fin
deconversin, activa en bajo, FDC. Si se supone que VA es positivo, la
operacin del conversor es la siguiente:

Figura 15.-Diagrama de bloques de un ADC de rampa digital

Se aplica el pulso Inicio para poner el contador a cero. El estado alto de


Inicio tambin inhibe el paso de los pulsos de reloj por la compuerta AND,
y de ah, hacia el contador.
Cuando las entradas del DAC son cero, la salida de ste es Vax = O V.
Dado que Va > Vax, la salida del comparador, FDC est en alto.
Cuando Inicio regresa el estado bajo, se habilita la compuerta AND y los
pulsos de reloj entonces pasan hacia el contador.
A medida que cambia el estado del contador, la salida del DAC, Vax,
aumenta un paso a la vez.
Este proceso contina hasta que Vax alcanza un paso que excede a Va
por una cantidad igual o mayor que Vt. En ese momento FDC cambia
hacia el estado bajo e inhibe el flujo de pulsos hacia el contador, motivo
por el cual, ste deja de contar.
Al terminar el proceso de conversin, lo cual es sealado por la transicin
de la seal FDC, el contenido del contador es la representacin digital de
Va.
El contador retiene el valor digital hasta que el siguiente pulso Inicio da
comienzo otra vez al proceso de conversin.

Vous aimerez peut-être aussi