Vous êtes sur la page 1sur 6

QUESTO 31

Tema: Sistemas de Controle Diagramas de bloco


Ref.: OGATA, Katsuhiko. Engenharia de Controle Moderno. 4.ed. So Paulo: Prentice-Hall, 2003. p 52 a
58.
Justificativa: a alternativa D foi assinalada como correta, pois a soluo encontrada por meio da
simplificao dos blocos em uma malha fechada.
QUESTO 32
Tema:Sistemas de controle
Ref.: OGATA, Katsuhiko. Engenharia de Controle Moderno. 4.ed. So Paulo: Prentice-Hall, 2003. p 188
e 191.
Justificativa: de acordo com a teoria citada acima, a primeira afirmao esta correta; a segunda est
errada, pois o tempo de pico 1,2s; a terceira est certa e, por fim, a quarta est errada, uma vez que
esta descrio do tempo de pico e no o de subida.
QUESTO 33
Tema:Sistemas de controle
Ref.: OGATA, Katsuhiko. Engenharia de Controle Moderno. 4.ed. So Paulo: Prentice-Hall, 2003. p 56
Justificativa: aplicando-se o mtodo da superposio dos sinais de entrada e de perturbao, so obtidas
duas equaes e a soma delas representa a resposta do sistema.
QUESTO 34
Tema:Sistemas de controle
Ref.: OGATA, Katsuhiko. Engenharia de Controle Moderno. 4.ed. So Paulo: Prentice-Hall, 2003. p 180
Justificativa: o equilbrio observado quando, na ausncia de perturbaes, a sada se mantm no
mesmo estado.
QUESTO 35
Tema:Sistemas de controle
Ref.: OGATA, Katsuhiko. Engenharia de Controle Moderno. 4.ed. So Paulo: Prentice-Hall, 2003. p 225,
226 e 229
Justificativa: para solucionar o problema inicialmente encontra-se a funo de transferncia, em seguida
utiliza-se o denominador da mesma para aplicar o critrio da estabildiade. Por fim determina-se que a
primeira coluna de valores deve ser maior que zero e obtm-se a soluo.
QUESTO 36
Tema:Sistemas de controle
Ref.: OGATA, Katsuhiko. Engenharia de Controle Moderno. 4.ed. So Paulo: Prentice-Hall, 2003. p 59.
Justificativa: na teoria de Controle moderno comum ter mltiplas entradas e sadas no dependentes de
linearidade, j, no controle convencional, devem ser LIT e entrada e sada nicas.
QUESTO 37
Tema: Anlise de circuitos resistivos, RC, RL e RLC
Ref.: Nilsson, James W.Circuitos Eltricos. 8a. ed. So Paulo: Prentice-Hall. P 215 a 217
Justificativa: deve-se escrever a Lei da tenso de Kirchoff para o circuito, determinar alfa e omega zero,
derivar a corrente e determinar as constantes para encontrar a funo da corrente.
QUESTO 38
Tema: Anlise senoidal em regime permanente
Ref.: Nilsson, James W.Circuitos Eltricos. 8a. ed. So Paulo: Prentice-Hall. P 237 a 240
Justificativa: deve-se elaborar o circuito, e resolver a lei de kirchoff para encontrar a tenso senoidal
permanente.
QUESTO 39
Tema: Anlise de potncia em regime permanente
Ref.: Nilsson, James W.Circuitos Eltricos. 8a. ed. So Paulo: Prentice-Hall. P 279 a 285
Justificativa: para se ter um fator de potncia valendo 1, a potncia que dever ser utilizada para clculo
a prpria potncia reativa do sistema.
QUESTO 40
Tema: SCR, TRIAC, dispositivos de disparo. Circuitos de controle de potncia. Sensores.
Ref.: ALMEIDA, Jos Antunes de. Dispositivos Semicondutores Tiristores. Editora rica. 1996
Justificativa: em relao aos circuitos industriais, conforme bibliografia citada acima, fato que os
indutores e capacitores podem ser utilizados em circuitos de proteo dos SCRs; no fato que SCRs
necessitam de encapsulamento opaco para se evitar disparo acionado pela luz; tambm no fato que
diferentemente de GTOs, nos SCRs, o disparo no pode ocorrer em sobretenso e, por fim, fato que
SCRs no nescessitam de constante alimentao de corrente no gatilho.

QUESTO 41
Tema: SCR, TRIAC, dispositivos de disparo. Circuitos de controle de potncia. Sensores.
Ref.: ALMEIDA, Jos Antunes de. Dispositivos Semicondutores Tiristores. Editora rica. 1996
Justificativa: fato que os mais elevados picos de potncia so observados nas operaes de
chaveamento.
QUESTO 42
Tema: Diodos e circuitos a diodos
Ref.: SEDRA, Adel S.; Smith, Kenneth C. Microeletrnica. 5.ed. So Paulo: Prentice Hall Brasil, 2007. p
197 a 200
Justificativa: fato que, quando polarizados reversamente, ocorre um alargamento da camada de
depleo.
QUESTO 43
Tema: Diodos e circuitos a diodos
Ref.: SEDRA, Adel S.; Smith, Kenneth C. Microeletrnica. 5.ed. So Paulo: Prentice Hall Brasil, 2007. p
139 a 151
Justificativa: conforme bibliografia citada acima, o circuito representado duplicador de tenso de meiaonda.
QUESTO 44
Tema: Sistemas numricos e cdigos.
Ref.: TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas Digitais Princpios e
Aplicaes. 10. ed. Rio de Janeiro: Prentice Hall, 2007. p 26 a 71
Justificativa: o resultado em notao hexadecimal A = 10 16
QUESTO 45
Tema: Sistemas numricos e cdigos.
Ref.: TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas Digitais Princpios e
Aplicaes. 10. ed. Rio de Janeiro: Prentice Hall, 2007. p 26 a 71
Justificativa: conforme bibliografia citada acima, a alternativa que relaciona corretamente as duas colunas
3, 4, 2, 1 (1010101 2 liga-se a 125 8 ; 34 8 a 11100 2 ; 73 10 a 49 16 e, por fim, 34 16 a
58 10 ).
QUESTO 46
Tema: FPGA: conceitos bsicos.
Ref.: IRWIN, J. David. Anlise de Circuitos em Engenharia. 4. ed. So Paulo: Makron Books, 2000. p
713 a 715
Justificativa: no que diz respeito aos FPGAs, conforme bibliografia citada acima, no fato que possuem
planos de portas AND e OR; fato que no possuem circuitos de Flip-flops dedicados; fato que portas
XOR podem ser realizadas em um unico mdulo e, por fim, tambm fato que as portas de I/O podem
ser configuradas como bidirecionais.
QUESTO 47
Tema: Principais caractersticas das famlias lgicas TTL e CMOS.
Ref.: TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas Digitais Princpios e
Aplicaes. 10. ed. Rio de Janeiro: Prentice Hall, 2007. p 432 a 434
Justificativas: em relao s sries da famlia TTL, conforme bibliografia referida acima, fato que a srie
74S surgiu com a associao de um diodo schottky, entre a base e o coletor de cada transistor,
aumentando a velocidade de chaveamento.
QUESTO 48
Tema: Principais caractersticas das famlias lgicas TTL e CMOS.
Ref.: TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas Digitais Princpios e
Aplicaes. 10. ed. Rio de Janeiro: Prentice Hall, 2007. p 450 a 457
Justificativa: em relao s famlias de circuitos lgicos integrados, TTL e CMOS, conforme bibliografia
referida acima, no fato que o efeito de latch-up um benefcio da tecnologia CMOS sobre a TTL; no
fato que circuitos CMOS funcionam normalmente mesmo com portas de entrada em aberto; fato que
circuitos CMOS dissipam menos energia que circuitos TTL quando trabalhando em corrente contnua e,
por fim, verdadeiro que a capacitncia existente em cada entrada de circuitos CMOS limita o nmero de
entradas que podem ser associadas a uma saida.

QUESTO 49
Tema: Circuitos lgicos combinacionais: anlise e sntese.
Ref.: TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas Digitais Princpios e
Aplicaes. 10. ed. Rio de Janeiro: Prentice Hall, 2007. p 115 a 138
Justificativa: conforme bibliografia citada acima, fato que a alternativa que apresenta a expresso
booleana reduzida equivalente a D.
QUESTO 50
Tema: Subsistemas combinacionais integrados: conversores de cdigo, multiplexadores e
demultiplexadores, geradores e testadores de paridade, comparadores de magnitude.
Ref.: TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas Digitais Princpios e
Aplicaes. 10. ed. Rio de Janeiro: Prentice Hall, 2007. p 115 a 138
Justificativa: o elemento correto para a execuo de tal procedimento e o nmero de bits
correspondentes, respectivamente, conforme referncia citada acima, so demultiplexador e nove bits.
QUESTO 51
Tema: Subsistemas combinacionais integrados: conversores de cdigo, multiplexadores e
demultiplexadores, geradores e testadores de paridade, comparadores de magnitude.
Ref.: TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas Digitais Princpios e
Aplicaes. 10. ed. Rio de Janeiro: Prentice Hall, 2007. p 115 a 138
Justificativa: a funo lgica dos min termos/ max termos de F(A,B,C) = ( X + Y ) que melhor se encaixa,
conforme o desenho abaixo, levando-se em considerao a bibliografia, F =min(0,1,2,5,6,7)
QUESTO 52
Tema: Aritmtica digital: operaes e circuitos.
Ref.: TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas Digitais Princpios e
Aplicaes. 10. ed. Rio de Janeiro: Prentice Hall, 2007. p 278 a 279
Justificativa: a referida questo segue a lgica de soma BCD.
QUESTO 53
Tema: Elementos bsicos de memria: latchs" e Flip-flops.
Ref.: TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas Digitais Princpios e
Aplicaes. 10. ed. Rio de Janeiro: Prentice Hall, 2007. p 26 a 71
Justificativa: no verdadeiro que D-Latch possa substituir D-FF, pois no sao disparados por borda.
QUESTO 54
Tema: Circuitos lgicos seqenciais: anlise e sntese.
Ref.: TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas Digitais Princpios e
Aplicaes. 10. ed. Rio de Janeiro: Prentice Hall, 2007. p 26 a 71
Justicativa: conforme bibliografia, fato que biestveis mais comumente utilizados so latches e flip-flops;
fato que latches so elementos de memria cuja excitao dos sinais de entrada e, por fim, tambm
fato que nos flip-flops o controle se d por mei de pulsos de clock.
QUESTO 55
Tema: Subsistemas seqenciais integrados: contadores e registradores.
Ref.: TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas Digitais Princpios e
Aplicaes. 10. ed. Rio de Janeiro: Prentice Hall, 2007. p 338 a 340
Justificativa: sendo um contador de 4 bits, considerando o pior caso de atraso com 25ns, tem-se atraso
total de 100ns, para este periodo calcula-se a frequencia maxima de 10MHz.
QUESTO 56
Tema: Dispositivos lgicos programveis.
Ref.: TOCCI, Ronald J.; WIDMER, Neal S.; MOSS, Gregory L. Sistemas Digitais Princpios e
Aplicaes. 10. ed. Rio de Janeiro: Prentice Hall, 2007. p 754 a 763
Justificativa: conforme bibliografia citada, PALs no so reprogramaveis, e nas PALs apenas as portas
AND so programaveis.
QUESTO 57
Tema: Dispositivos de memria: ROM, RAM.
Ref.: STALLINGS, William. Arquitetura e Organizao de Computadores. 8.ed. So Paulo: Prentice
Hall, 2010. p.109
Justificativas: conforme a referida bibliografia acima; memrias RAM dinmica armazenam dados
baseados na carga de capacitores; memrias RAM esttica armazenam dados em flip-flops com portas
lgicas; memrias RAM dinmica necessitam de um sistema de regenerao de dados; memrias RAM
esttica so volteis, e perdem os dados quando desenergizadas; memrias RAM dinmica possuem

mais clulas de memria por unidade de rea que RAMs esttica e memrias RAM esttica so, em
geral, mais rpidas que RAMs dinmica.
QUESTO 58
Tema: Transistor de juno bipolar (TJB): anlise DC e AC.
Ref.: SEDRA, Adel S.; Smith, Kenneth C. Microeletrnica. 5.ed. So Paulo: Prentice Hall Brasil, 2007. p
379
Justificativa: a alternativa correta a a) Ie = Ic/0,95.
QUESTO 59
Tema: Transistor de juno bipolar (TJB)
Ref.: SEDRA, Adel S.; Smith, Kenneth C. Microeletrnica. 5.ed. So Paulo: Prentice Hall Brasil, 2007. p
378 a 382
Justificativa: conforme a referida bibliografia acima, em TJBs, de fato, a corrente de deriva normalmente
desprezada por ser muito pequena, e apenas a corrente de difuso considerada e asTJBs reais no
possuem estrutura simtrica, portanto, se em um circuito o coletor e emissor forem trocados por engano,
o circuito resultante no ter mesmo efeito.
QUESTO 60
Tema: Amplificadores de sinal a TJB.
Ref.: SEDRA, Adel S.; Smith, Kenneth C. Microeletrnica. 5.ed. So Paulo: Prentice Hall Brasil, 2007. P
467 a 483
Justificativa: com relao s caractersticas intrnsecas de cada tipo de circuito amplificador
QUESTO 61
Tema: Amplificadores de sinal a TJB.
Ref.: SEDRA, Adel S.; Smith, Kenneth C. Microeletrnica. 5.ed. So Paulo: Prentice Hall Brasil, 2007. P
467 a 485
Justificativa: conforme a referida bibliografia, a letra b) 3,2,1,4 a correta.
QUESTO 62
Tema: Amplificadores realimentados.
Ref.: SEDRA, Adel S.; Smith, Kenneth C. Microeletrnica. 5.ed. So Paulo: Prentice Hall Brasil, 2007.
P792
Justificativa: todas as proposies so verdadeiras
QUESTO 63
Tema: Amplificadores realimentados.
Ref.: SEDRA, Adel S.; Smith, Kenneth C. Microeletrnica. 5.ed. So Paulo: Prentice Hall Brasil, 2007. P
799 a 803
Justificativa: Quando a entrada for um sinal de tenso, a impedncia de entrada deve ser alta, quando a
sada for um sinal de tenso a impedncia deve ser baixa. O contrario valido para sinais de corrente.
QUESTO 64
Amplificadores operacionais: teoria bsica.
Ref.: SEDRA, Adel S.; Smith, Kenneth C. Microeletrnica. 5.ed. So Paulo: Prentice Hall Brasil, 2007. p
68 a 77
Justificativa: O ganho em amplificadores operacionais de loop fechado como o demonstrado na figura
proporcional razo entre os resistores R1 e R2
QUESTO 65
Amplificadores operacionais: teoria bsica.
Ref.: SEDRA, Adel S.; Smith, Kenneth C. Microeletrnica. 5.ed. So Paulo: Prentice Hall Brasil, 2007. p
68 a 77
Justificativa: O ganho em amplificadores operacionais de loop fechado como o demonstrado na figura
proporcional razo entre os resistores R1 e R2
QUESTO 66
Tema: Barramentos e interfaces de E/S. Principais perifricos.
Ref.: STALLINGS, William. Arquitetura e Organizao de Computadores. 8.ed. So Paulo: Prentice
Hall, 2010. p. 54
Justificativa: conforme referida bibliografia, a resposta correta a b) 2,1,3,3,4,3,4,1,3
QUESTO 67
Tema: Microprocessadores: arquitetura interna bsica e noes de programao.
Ref.: STALLINGS, William. Arquitetura e Organizao de Computadores. 8.ed. So Paulo: Prentice
Hall, 2010. p. 526 a 532

Justificativa: A arquitetura pipeline uma estrutura bsica de fila de instrues, a arquitetura superescalar
pode processar vrias pipelines em paralelo e por essa razo possui limitaes de conflito de recursos
quando instrues em pipelines diferentes concorrem pelo mesmo recurso.
QUESTO 68
Tema: Arquitetura e organizao de computadores
Ref.: STALLINGS, William. Arquitetura e Organizao de Computadores. 8.ed. So Paulo: Prentice
Hall, 2010. p 11 a 15.
Justificativa: conforme a referida bibliografia, a resposta correta a a) 2, 1, 1, 3, 3 e 2.
QUESTO 69
Tema: Arquitetura e organizao de computadores
Ref.: STALLINGS, William. Arquitetura e Organizao de Computadores. 8.ed. So Paulo: Prentice
Hall, 2010. p 221 a 224.
Justificativa: conforme a referida bibliografia, a resposta correta a) Arbitrao/ Arbitrao/ Arbitrao/
Seleo/ Restabelecimento de conexo/ Entrada de Mensagem/ Desconexo/ Comando Completado/
Barramento Livre.
QUESTO 70
Tema: Arquitetura e organizao de computadores
Ref.: STALLINGS, William. Arquitetura e Organizao de Computadores. 8.ed. So Paulo: Prentice
Hall, 2010. p 449 a 450.
Justificativa: conforme a referida bibliografia, a alternativa correta a a) V/ V/ V
QUESTO 71
Tema: Arquitetura e organizao de computadores
Ref.: STALLINGS, William. Arquitetura e Organizao de Computadores. 8.ed. So Paulo: Prentice
Hall, 2010. p 527.
Justificativa: conforme a referida bibliografia, a alternativa correta a a) simultaneamente/
independentemente.
QUESTO 72
Tema: Arquitetura e organizao de computadores
Ref.: STALLINGS, William. Arquitetura e Organizao de Computadores. 8.ed. So Paulo: Prentice
Hall, 2010. p 397 a 404.
Justificativa: conforme referida bibliografia, a alternativa correta a a) 3, 1, 4, 6, 2 e 5.
QUESTO 73
Tema: Arquitetura e organizao de computadores
Ref.: STALLINGS, William. Arquitetura e Organizao de Computadores. 8.ed. So Paulo: Prentice
Hall, 2010. p 353 a 357.
Justificativa: conforme referida bibliografia, a alternativa correta a b) 5, 4, 1, 6, 2 e 3.
QUESTO 74
Tema: INSTALAES ELTRICAS: Proteo contra descargas atmosfricas.
Ref.: ASSOCIAO BRASILEIRA DE NORMAS TCNICAS. NBR 5419: proteo de estruturas contra
descargas atmosfricas. Rio de Janeiro: ABNT, 2005. p 1 e 2.
Justificativa: a aplicao da Norma o objetivo da mesma. No geral ela se aplica s estruturas.
QUESTO 75
Tema: INSTALAES ELTRICAS: Proteo contra descargas atmosfricas.
Ref.: ASSOCIAO BRASILEIRA DE NORMAS TCNICAS. NBR 5419: proteo de estruturas contra
descargas atmosfricas. Rio de Janeiro: ABNT, 2005. p 2 a 4.
Justificativa: As definies so os elementos bsicos para compreenso e entendimento da Norma.
QUESTO 76
Tema: INSTALAES ELTRICAS:Proteo contra choques eltricos
Ref.: ASSOCIAO BRASILEIRA DE NORMAS TCNICAS. NR 10: segurana em instalaes e servios
em eletricidade. Rio de Janeiro, 1978 alteraes em 1983 e 2004. item 6 da NR.
Justificativa: na iminncia de ocorrncia que possa colocar os trabalhadores em perigo, os servios em
instalaes energizadas devem ser suspensos.
QUESTO 77
Tema: INSTALAES ELTRICAS:Proteo contra choques eltricos
Ref.: ASSOCIAO BRASILEIRA DE NORMAS TCNICAS. NR 10: segurana em instalaes e servios
em eletricidade. Rio de Janeiro, 1978 alteraes em 1983 e 2004. item 3 da NR.

Justificativa: Ser assinado por profissional legalmente habilitado, e prever condies para a adoo de
aterramento temporrio. Questo salarial no faz parte de segurana de projeto.
QUESTO 78
Tema: INSTALAES ELTRICAS:Dispositivos de manobra e proteo
Ref.: ASSOCIAO BRASILEIRA DE NORMAS TCNICAS. NBR 5410: instalaes eltricas de baixa
tenso. Rio de Janeiro, 2008. item 5.1 da NBR.
Justificativa: proteo por seccionamento automtico da alimentao, que baseia-se nos princpios de
aterramento, tenso de contato limite e seccionamento da alimentao.
QUESTO 79
Tema: INSTALAES ELTRICAS:Dispositivos de manobra e proteo
Ref.: ASSOCIAO BRASILEIRA DE NORMAS TCNICAS. NBR 5410: instalaes eltricas de baixa
tenso. Rio de Janeiro, 2008. item 1.3.5 da NBR.
Justificativa: devem ser previstos dispositivos para permitir o seccionamento da instalao eltrica, dos
circuitos ou dos equipamentos individuais, para manuteno, verificao, localizao de defeitos e
reparos.
QUESTO 80
Tema: INSTALAES ELTRICAS: Proteo contra descargas atmosfricas.
Ref.: ASSOCIAO BRASILEIRA DE NORMAS TCNICAS. NBR 5419: proteo de estruturas contra
descargas atmosfricas. Rio de Janeiro: ABNT, 2005. p 9 e 10.
Justificativa: Um subsistema de aterramento nico integrado estrutura prefervel e adequado para
todas as finalidades e Para assegurar a disperso da corrente sem causar sobretenses perigosas, o
arranjo e as dimenses do subsistema de aterramento so mais importantes que o prprio valor da
resistncia de aterramento.

Vous aimerez peut-être aussi