Académique Documents
Professionnel Documents
Culture Documents
1.1
INTRODUCCIN
I1(S)
I2(S)
+
V1(S)
2
+
V2(S)
Z2
2
Zin1 = ZI1
AV2(S) BI2(S)
(1.1.1)
I1(S) =
(1.1.4)
CV2(S) DI2(S)
(1.1.2)
Z 11' ( S ) Z in1
V1 ( S )
A( S )V 2 ( S ) B ( S ) I 2 ( S )
............(1.1.5)
I 1 ( S ) C ( S )V 2 ( S ) D ( S ) I 2 ( S )
V1 ( S ) A( S )V2 ( S ) B ( S ) I 2 ( S ) AZ 2 I 2 BI 2
AZ 2 B
............(1.1.7)
I 1 ( S ) C ( S )V 2 ( S ) D( S ) I 2 ( S ) CZ 2 I 2 DI 2 CZ 2 D
Z 2 2 ' ( S ) Z in 2
V2 ( S ) D( S )V1 ( S ) B ( S ) I 1 ( S ) DZ 1 I 1 BI 1 DZ 1 B
.............(1.1.9)
I 2 ( S ) C ( S )V1 ( S ) A( S ) I 1 ( S ) CZ 1 I 1 AI 1 CZ 1 A
Z1
1
+
V1(S)
I1
I2
2
+
V2(S)
-
2
Z1n2
Fig.1.1.2. Red de dos puertos terminada en Z1 en los terminales 1-1
1.2
IMPEDANCIA ITERATIVA
Z 11' ( S ) Z in1 Z it 2
AZ it 2 B
.............(1.2.1)
CZ it 2 D
De donde:
Z it 2
( D A) 2 ( D A) 2 4 BC
.......................(1.2.2)
2C
Si Zit2 se escoge para dar la ec. 1.2.2, en los terminales 1-1 se itera
ese valor cuando en los terminales 2-2 se carga con Z it2, de all el
nombre de impedancia iterativa.
De igual forma, si la red de la fig.1.1.2, se carga en 1-1, con Z it1, en
los terminales 2-2 se itera ese mismo valor. De la ec.1.1.6, se tiene:
Z 2 2' ( S ) Z in 2 Z it1
DZ it 1 B
CZ it 1 A
.............(1.2.3)
De la ec.1.2.3, se obtiene:
Z it1
1.3
( A D ) 2 ( A D ) 2 4 BC
.......................(1.2.4)
2C
IMPEDANCIA IMAGEN
1
ZI1
ZI2
1
2
Zin1 = ZI1
Fig. 1.3.1
Zin2 = ZI2
I1
AZ I 2 B
DZ I 1 B
........(1.3.1)...............Z I 2
............(1.3.2)
CZ I 2 D
CZ I 1 A
DZ I 1 B
DZ I 1 B
DZ I 1 A
B..........(1.1.3)
CZ I 1 A
CZ I 1 A
De la ec.1.1.3, se obtiene:
CDZ I21 BCZ I 1 CDZ I21 ADZ I 1 ADZ I 1 AB BCZ I 1 AB
2CDZ I21 2 AB,...de..donde : .........Z I 1
AB
........................................(1.3.4)
CD
BD
................................(1.3.5)
AC
1.4
Z
B
A
...............(1.3.6).................... I 1
..............(1.3.7)
C
ZI2
D
Se define:
1.- Z10 = Impedancia vista en los terminales 1-1 con los 2-2 en
circuito abierto.
2.- Z1s = Impedancia vista en los terminales 1-1 con los 2-2 en corto
circuito.
3.- Z20 = Impedancia vista en los terminales 2-2 con los 1-1 en
circuito abierto.
4.- Z2s = Impedancia vista en los terminales 2-2 con los 1-1 en corto
circuito.
De la ec. 1.1.5, si, Z2= y Z2=0, se obtienen respectivamente:
Z 10
A
B
..........(1.4.1)...........Z 1s
...........(1.4.2)
C
D
AB
Z I21 .......(1.4.3)........Z I 1 Z 10 Z 1s ......(1.4.4)
CD
D
A
..........(1.4.5)...........Z 2 s
...........(1.4.6)
C
B
1.5
DA
Z I22 .......(1.4.7)..................Z I 2 Z 20 Z 2 s ....(1.4.8)
CB
DE
TERMINALES
SIMTRICA.
B
...............(1.5.1)
C
j2
-j1
1
Fig.1.5.1 Ejemplo 1.5.1
Zit1 = ( 1 j1);
Zit2 = ( 1 + j1).
Para probar que los valores de impedancias iterativas hallados son los
correctos, se procede a colocar en los terminales 2-2 de la red de la
fig. 1.5.1 la impedancia Zit2 = ( 1 + j1), y determinar que en los
terminales 1-1 se itera ese mismo valor: Zit2 = ( 1 + j1).
Z in1 j 2
1 j1 j1
j 2 1 j1 1 j1 Z it 2
1 j1 j1
1
1 j1
1 j1 Z it1
1
Usando la ec. 1.3.6 se resuelve el dilema del signo, esto es, que se
coloca en los terminales 2-2 y que debe aparecer en los terminales 11.
I1Z I 2
B
2 . Lo cual origina una combinacin de posibilidades:
C
Posibilidad
I1Z I 2
1:
Origina
B
2
C
Posibilidad 2:
I1Z I 2
Z I 1 j 2;...................Z I 2 j 2 :
Z I 1 j 2;...................Z I 2 j 2 : Origina
2
C
j1
j 2
j 1 2
En forma similar:
1.6
j2
j 2
1 2
j2 j2 2 j 2
1 2
2 2
1 2
j 2 Z I1
Z in 2 j 2 Z I 2 .
ZI1
RED 1
RED 2
ZI1
ZI1
ZI2
ZI1
ZI2
ZI1
ZI1
I1(S)
I2(S)
2
+
V2(S)
+
V1(S)
ZI2
2
Zin1 = ZI1
V2
B
D
D
V1
Z I1
D
BC
A
D
A
AD
BC
D
A
AD
AD 1 ..(1.7.3)
Se sabe que:
e Cosh Senh Cosh
Cosh 2 1.............(1.7.4)
Cosh 1
AD ...................(1.7.5)
A
Tv11'
V2
V1
D
A
AD
AD 1
Z I 2
e ...............(1.7.7)
Z I1
e , de donde la
determina de la fig.1.1.1, se tiene:
V1
Z I1 I1
Z I1
funcin de transferencia de corriente es:
I
Z I 1
Ta11' 2
e .............(1.7.8)
I1
ZI2
Haciendo el producto de las ecs.1.7.7 y 1.7.8, se obtiene la funcin de
propagacin voltio-amperio, dada por:
Tva11'
V2 I 2
e 2 ............(1.7.9)
V1 I 1
Tv 2 2 '
Ta 2 2 '
I1
I2
V1
V2
Z I 1
e ...............(1.7.10)
ZI2
Z I 2
e .............(1.7.11)...........Tva 2 2 ' e 2 ............(1.7.2)
Z I1
V2
e ...............(1.7.13)
V1
De
e
la
ec.
1.7.13,
se
obtiene:
V1
V
V
1 e j 1 2 1 1 2 ....1.7.14)
V2
V2
V2
V1
j 1 2 j ..............(1.7.15)
V2
Donde:
ln
V1
...nepers n .......(1.7.16).......... 1 2 ...radianes.........(1.7.17)
V2
-j1
1
Fig.1.7.2 Ejemplo 1.7.1
Z 1o Z 1s
e 2.14 ;
0,761...neper ;
32,8 0 0.573...radianes
2
= 0.761Nep j0.573Rad
= 5,2983dB j32,80
ZI1 = 1.19-67,50
ZI2 = 0,84-22,50
Fig. 1.7.3
Ejemplo 1.7.2:
Colocar cinco redes como la de la fig.1.7.2, en
cascada con adaptacin imagen entre sus uniones, y determinar la
potencia promedio en la carga del arreglo, si V1 = 10000.
V 11'
V6 V2 V3 V4 V5 V6
V1
V1 V2 V3 V4 V5
V6
1,87196186,5 0
2.2285238209 0
ZI2
0,84 22,5 0
I6
V6 = 1,87196186,50;
Z I 2 5
e
0.0187196186,5 0
Z I1
Solucin:
1
I1
2 I2 2
+
V1
-
1 I3 1
N1
+
V2
-
N2
2 2
ZI1
ZI2
ZI2
2 I4 2
+
V3
1 1
ZI1
ZI1
N3
1 I5 1
+
V4
-
N4
2 2
ZI2 ZI2
I6
+
V5
-
+
V6
-
N5
1 1
ZI1
ZI1
ZI2
2
ZI2
ZI2
Pav I 6
(Zg ZL)
Zg
I
ZL
VL
ZL
+
V
-
+
V
-
I ZL
VL
+
(ZL-Zg)I = Ea
ZL
+
V
ZL
VL
ZL
+
V
-
+
Fig.1.8.3. El circuito
de la fig.1.8.2 con la
+E
impedancia de desacople incorporada en el voltaje
(ZL-Zg)I = Eaa
ZL
Vi
Ii
ZL
-
+
ZL
Vr
Ir
-
V
V
..........(1.8.1)........................I i
..............(1.8.2)
2
2Z L
Z g I
2
..............(1.8.3)......................I r
Z g I
2Z L
...........(1.8.4)
Vr Z L Z g I Z L Z g
Z L Z g .......(1.8.5)
Vi
V
Sc
Ir ZL Z g
S v .......(1.8.6)
Ii Z L Z g
REFLEXIN DE POTENCIA
P Pi Pr I PR Z PR I Z PR II * Z PR IZI * PR VI * ........(1.9.1)
2
V = Vi + Vr
(1.9.2)
I = Ii + Ir
I* = Ii* + Ir*
(1.9.3)
(1.9.4)
PRV I
P PR Vi Vr I i* I r* PR Vi I i* Vi I r* Vr I i* Vr I r*
PR Vi I
*
i
*
r
Vr I Vr I
*
i
*
r
P P .....................................(1.9.5)
i
Pi PR Vi I i* .................1.9.6)............Pr PR Vi I r* Vr I i* Vr I r* ..................(1.9.7)
Se nota de la ec.1.9.7, que la potencia reflejada no es solamente igual
a la parte real del producto del voltaje reflejado y el conjugado de la
corriente reflejada, sino a la suma de todos los productos que tengan
al menos una componente reflejada.
Ejemplo 1.9.1:
En el circuito de la fig.1.9.1, (a) determinar
directamente la potencia disipada en la carga y (b) a travs de la
potencia incidente y reflejada.
( 3 + j1)
+
V
-
= (50+j10) voltios
2
I
Solucin:
(a)
50 j10
I
10amperios;....Pav 10 2 2 200 w
5 j1
(b)
Vi
Z
Z
L
L
Zg
Zg
Directamente:
1 j1
2 3 j1
2 3 j1
5
j
1
V
V
25 j 5;..................Vr SVi 5 j 5 ;...................I i
12,5 j 2,5;
2
2Z L
1.10
EN
REDES
DE
DOS
V
................(1.10.1)
Z1 Z 2
2 I2=Ia
Id 2 I2
+
Z1
Z1
= + j
Z2
+
V
V
-
ZI1
1
2
Fig.1.10.1 Fuente con carga
V1
V2
Z2
ZI2
1
2
Fig.1.10.2 Red insertada entre la fuente y la
carga
ZI1
1 I1
+
Ea
ZI1
ZI1=346-900
ZI2
Id 2
+
= + j
V1
V2
ZI2=1039900
1
+
Eb
-
Id 2
+
+
=1,316+j/2
Z1
Z2
+
+
V
-
ZI2
-
1
2
Fig.1.10.3 Circuito de la fig.1.10.2 con fuentes
De voltaje representando el desacople en 1-1 y 2-2.
V
-
1
2
Fig.1.10.4 Determinacin de las prdidas
por insercin.
I 1'
V
.............(1.10.4).....................I 2'
2Z I 1
2Z I 2
e .............(1.10.5)
Ea
Z I 1 Z 1 I 1 .........(1.10.6)..............I ''
2
2Z I 1
2Z I 1
Z I 1 Z1
Z I 2
e I1
Z I1
2Z I 2
........(1.10.7)
ZI2 Z2
I 1'''
Z I 1
e I2
ZI2
Z I 1
.......(1.10.8)............I 2'''
Z I 2 Z 2 I 2 .............(1.10.9)
2Z I 2
V
I2
Z I 1
e I2
ZI2
2Z I1
...............(1.10.10)
Z I 2
Z I 2
e Z I1 Z1
e I1 Z I 2 Z 2 I 2
Z I1
Z I1
2Z I 2
................(1.10.11)
Z I 1 Z1 I1 Z I 2 Z 2
Z I1 Z1 I1 Z I 2 Z 2
Z I 1
e I 2 V ....................(1.10.12)
ZI2
Z I1
e I 2 V .....................(1.10.13)
ZI2
2V Z I 1 Z I 2
Z I 1 Z 1 Z I 2 Z 2 e Z I 1 Z 1 Z I 2 Z 2 e
...............(1.10.14)
I2 Id
Z 1 Z 2 2 Z I 1 Z 1 2 I 2 Z 2
V
e
Z1 Z 2 2 Z1 Z 2 Z I 1 Z1 Z I 2 Z 2
..(1.10.15)
Z I 1 Z 1 I 2 Z 2 2
e
1
Z I1 Z1 Z I 2 Z 2
En la ec. 1.10.15, el primer trmino representa la corriente Ia, o sea la
corriente por la carga antes de insertar el cuadripolo, como se
observa en la fig. 1.10.1, y la ec. 1.10.1. Los tres trminos siguientes
son fundamentalmente similares, ellos son iguales a la unidad para
igualdades entre Z1 y Z2, ZI1 y Z1, y ZI2 y Z2, respectivamente. Estos
tres trminos se pueden expresar como:
Z1 Z 2
2 Z1 Z 2
F2
F3
2 Z1Z 2
1
....(1.10.16)....F1
Factor..de..desigualdad ..entre..Z 1 . y.Z 2 ....(1.10.17)
F1
Z1 Z 2
2 Z I1Z1
Z I1 Z1
2 I2Z2
ZI2 Z2
Z I 1 Z1
........(1.10.20)
Z I 1 Z1
S2
ZI2 Z2
........(1.10.21)
ZI2 Z2
F4
Z I1 Z1
Z
I
1
1
I 2 Z 2 2
e
Z
Z
I
2
2
1
..................(1.10.2)
1 S1 S 2 e 2
..............(1.10.23)
Id
F2 F3 F4
F1e
F1e
Ia
20 log 10
20 log 10
........(1.10.24)
Id
F2 F3 F4
F2 F3 F4
F1
F3
2 Z1Z 2
Z1 Z 2
2 I2Z2
ZI2 Z2
1;
F2
2 Z I 1 Z1
Z I 1 Z1
2 1039 x 60090 0
1,316
600 j1039
S1
Z I 1 Z 1 600 j 346
1240 0
Z I 1 Z1
600 j 346
S2
Z I 2 Z 2 600 j1039
160 0 y
ZI2 Z2
600 j1039
1, 316 j
e e
e1,316 e
,7390 0
2 346 x 600 90 0
1,316
600 j 346
e 2 13,9 y e 2 0,072
PI dB 20 log10
Ia
F1e
F1e
20 log10 RIC 20 log10
20 log10
7.dB
Id
F2 F3 F4
F2 F3 F4
V1
V2
I 2 0
Z1 Z 2 Z 3 Z 2 Z 22 ........(1.11.2)
Z1 Z 2
......(1.11.1).....B
Z2
Z2
1
Z3 Z 2
C
............(1.11.3)..............D
..............(1.11.4)
Z2
Z2
1 I1
ZI1
Z1
Z2
Z3 I2 2
ZI2
Z1
ZI1
Z2
2
ZI2
1
ZI1
Z3
Z2
2
ZI2
ZI2
1
Fig. 1.11.1
2 1
2 1
Fig. 1.11.2
2
Fig. 1.11.3
V2
V1
Z I 2
e ; de donde se obtiene:
Z I1
V1
V2
Z I1
Z I
e I 1 1 ......(1.11.5)
ZI2
ZI2I2
Z I1 I1
..................(1.11.6)
ZI2 I2
...........(1.11.7)
I2
Z2
Z2
Z1 Z 2
Z 1 Z 2 Z 2 Z 3 Z 3 Z 1 ...............(1.11.8)
Z2 Z3
Z2 Z3
Z 1 Z 2 Z 2 Z 3 Z 3 Z 1 ................(1.11.9)
Z1 Z 2
Z I 1 I 1 Z 02
ZI2 I2
Z2
Z 01 Z I 2
Z 02
Z2
Z I1
ZI2
Z 02 Z 01 Z I 1 Z I 2
Z2
.............(1.11.11)
Cosh
e e
Z 01 Z 02 Z I 1 Z I 2
2Z 2
Z 01 Z 02 2 Z I 1 Z I 2 Z 01 Z 02 Z I 1 Z I 2 Z 22
Z 2
Z 01 Z 02 Z I 1 Z I 2
Z2
2 Z 01 Z 02 Z I 1 Z I 2
.................(1.11.12)
Z1
Z2
2 Z 01 Z 02 2 Z I 1 Z I 2 Z 01 Z 02
2Z 2
Z 01 Z 02 Z I 1 Z I 2
Z 01 Z 02
Z2
Z 01 Z 02 Z I 1 Z I 2
Z 01 Z 02 Z I 1 Z I 2
Z 01 Z 02
Z2
Z
1 3 ..............................................................(1.11.14)
Z2
e e
Z I1 Z I 2
Z2
....(1.11.15)
tgh
senh
cosh
Z I1Z I 2
senh
.........(1.11.16)
Z I1Z I 2
......(1.11.17)
Z 01 Z 02
Z 01
Z I 1 Z I 2 Z I 1 ...(1.11.18)
Z 02
01 tgh
De la ec.1.11.18, se tiene, Z 1 Z 2
Z1
Z2
Z I1
tgh
Z I1
, de donde:
tgh
Z I1Z I 2
senh
............(1.11.19)
Z 02
Z I 1 Z I 2 Z I 2 Z 3 Z 2 tgh .........(1.11.20)
Z 01
De la ec.1.11.20, se obtiene:
Z3
ZI2
tgh
Z I1 Z I 2
senh
................(1.11.21)
Z I1
Z 01
Z 01 Z s1
Z 01
Z s1
..........(1.11.22)
Z 01
tgh
Z 02 Z s 2
ZI2
Z 02
Z 02
Z s2
..........(1.11 .23)
Z 02
Z I1
Z I 1 Z I 2 Z 22 ...................(1.11.24)
ZI2
ZI2
Z I 1 Z I 2 Z 22 ...................(1.11.25)
Z I1
600
Antena
Ra
E
600
R
Rg
600
R
Rg
600
R
Rg
600
Z I1Z I 2
senh
jX 2
RI 1 RI 2
j sen
, de donde:
X2
Z1
sen
...........(1.12.1)
Z I1Z I 2
RI1 RI 2
Z I1
RI1
jX 1
, de donde se obtiene:
tgh
senh
j tg
j sen
X1
Z3
RI1 RI 2
RI1
tg
RI1 RI 2
sen
..................(1.12.2)
Z I1 Z I 2
RI1 RI 2
ZI2
RI 2
jX 3
, de donde se obtiene:
tgh
senh
j tg
j sen
X3
RI 2
tg
RI1 RI 2
sen
.....................(1.12.3)
Ta11'
I2
I1
I 1
e , de donde: e
ZI2
RI1 I1
I
1
RI 2 I 2 I 2
R I 1 j 1 2
e
e e j
RI 2
De donde:
I1
I2
Y,
RI1
e ..........(1.12.4)
RI 2
e j 1 2 e j , de donde:
1 2 ...............(1.12.5)
DE
DISEO
DEL
ATENUADOR
EN
I1
Zo
Za
Zb
2 I2
Zo
Ro
Zb
Za
I1
Ra
Rb
2 I2
Rb
Ra
Ro
2
Z it1 Z it 2 Z I 1 Z I 2 Z 0
Z 1o Z 1s R0
R1o R1s
Ra Rb .........(1.13.1.1)
tgh tgh
Z s1
Z 01
R a Rb
R a Rb
2 R0
1 e 2
........(1.13.1.2)
R a Rb
Ra Rb 1 e 2
2
R0
Rb R 0 R 0 R a
1
1
Rb
1
Ra
R0
I
V
1 1 a............(1.13.1.3)
Ra
I2
V2
R0
Ra
de
donde:
a 10 ,
y Ra
409,09 y Rb = 611,11 .
Ejercicio 1.13.1.1: Siguiendo los mismos pasos que para el
atenuador en enrejado, demuestre que las ecuaciones de diseo para
el atenuador T simtrico son:
2a
a 1
R0 ............(1.13.1.6).............R 2 2
R0 ............(1.13.1.7)
a 1
a 1
R1
2a
a 1
R1
1.14 INTERCONEXIN
DE
TERMINALES
DE
CUADRIPOLOS
DE
DOS
PARES
I 1'
Vin V1 V1' V1 V1'
I1
in
' ' z x z ' ' z z '
V
...........(1.14.1.5)
sal . V2 V2 V 2 V2
I2
I sal .
I2
De la ec.1.14.1.5, se observa que cuando se conectan n cuadripolos
en serie serie, la expresin queda:
Vin
n in
V z z ' z ' ' z ' ' ' z ' ' ' '........ z I ...........(1.14.1.6)
sal .
salI .
1 I1
2
2
+
V1
-
Iin
+
V2
-
1
+
Isalida
2
I1
Vin
-
I2
-
+
x
I1
+
V1
-
Iin
1
+
I2
I1
Vsalida
-
2
+
V2
I2
Isalida
2
I1
I2
+
V1
Iin
2
+
V2
-
+
Vin
I1
-
I1
+
V1
-
+
Vsalida
+
VX
-
Iin
Isalida
I2
I2
+
V2
-
1 I1
V
Fig. 1.14.2.1. Conexin
en
paralelo
en
las
dos
puertas.
'
I2
Isalida
V1'
I in I 1 I 1' I 1 1'
V1
Vin
' ' y y ' ' y y '
I
...........(1.14.2.5)
sal . I 2 I 2 I 2 I 2
V2
V sal .
V2
I in
n Vin
I y y ' y ' ' y ' ' ' y ' ' ' '........ y V ...........(1.14.2.6)
sal .
sal .
Donde el ndice n corresponde al nmero de arreglos paralelo paralelo, y cada uno de los corchetes corresponde a una matriz.
Las ecs.1.14.2.5 y 1.14.2.6, indican que si se necesitan determinar los
parmetros y de una red complicada, sta se expande al menos en
dos redes conectadas en paralelo paralelo, y a cada una de ellas se
le determinan los parmetros y y luego se suman individualmente
cada uno de ellos.
1.14.3 INTERCONEXIN SERIE PARALELO
La fig. 1.14.3.1, representa los dos cuadripolos conectados en serie a
la entrada y paralelo a la salida.
Vin V1 V1' .............(1.14.3.1)....................Vsal . V2 V2' .............(1.14.3.2)
I in I 1 I 1' ................(1.14.3.3)...................I sal . I 2 I 2' ..............(1.14.3.4)
I1
+
V1
-
Iin
I2
Red 1. Sin primas
2
+
V2
-
+
Vin
-
I1
1
Iin
V
V
+
+
I2
1 I1
Fig. 1.14.3 1. Conexin serie-paralelo de dos cuadripolos.
2
+
V2
-
I 1'
Vin V1 V1' V1 V1'
I1
' h h' '
I
'
sal . I 2 I 2 I 2 I 2
V2
V2
Vin
n
I h h' h' ' h' ' ' h' ' ' '........ h
sal .
+
Vsalida
-
Vx
I1
+
V1
-
Isalida
I2
I2
Isalida
I in
...........(1.14.3.5)
V sal .
h h'
VI
in
...........(1.14.3.6)
sal .
Donde el ndice n corresponde al nmero de arreglos serie paralelo, y cada uno de los corchetes corresponde a una matriz.
Las ecs.1.14.3.5 y 1.14.3.6, indican que si se necesitan determinar los
parmetros h de una red complicada, sta se expande al menos en
dos redes conectadas en serie paralelo, y a cada una de ellas se le
determinan los parmetros h y luego se suman individualmente
cada uno de ellos.
V2
..................(1.14.3.7)
V1
V1' V1'
...........(1.14.3.8)
V2' V2'
GT
Vsalisa
V2
GV1
G
....................(1.14.3.9)
'
Vin
V1 V1 V1 HV2 1 GH
Vsalisa
G
1
....................(1.14.3.10)
Vin
1 GH
H
I1
+
V1
I2
Red 1. Sin primas
2
+
V2
Isalida
1
+
Iin
Vin
-
I1
Iin
Vsalida
-
I2
1
+
V1
-
2
+
V2
2
Isalida
I1
I2
Fig.1.14.4.1. Conexin paralelo-serie de redes de dos pares de terminales
I2(S)
I3(S)
I4(S)
+
+
V3(S)
H2(S)
V4(S)
H(S)
Fig. 1.14.5.1 Conexin en cascada de redes o cuadripolos de dos pares de terminales
H1(S)
+
V2(S)
-
(1.14.5.1)
I1(S) =
(1.14.5.3)
I3(S)
C1V2(S) D1I2(S)
= C2V4(S) D2I4(S)
(1.14.5.5)
(1.14.5.7)
I2(S)
= C1V1(S) A1I1(S)
I4(S)
= C2V3(S) -
A2I3(S)
V 4 ( S ) D2 ( S )
I (S ) C (S )
4
2
B1 ( S ) V1 ( S )
A1 ( S ) I 1 ( S )
B 2 ( S ) V 4 ( S )
A2 ( S ) I 4 ( S )
(1.14.5.10)
(1.14.5.9)
D2 ( S )
C (S )
2
B 2 ( S )
A2 ( S )
V2 ( S )
I (S )
2
B2 ( S )
A2 ( S )
D1 ( S )
C (S )
1
B1 ( S ) V1 ( S )
= H 2 (S ) H 1 (S ) E (S )
A1 ( S ) I 1 ( S )
= H 1 ( S ) H 2 ( S ) E ( S ) H ( S ) E ( S ) R( S )
(1.14.5.11)
B
D
DV1 BI 1
DV1 BI 1
DV1 BI 1 .........(1.14.5.12)
B
AD BC
AD BC
D
V1
C I1
AI 1 CV1
CV1 AI 1
I2
CV1 AI 1 .........(1.14.5.13)
A B
AD BC
AD BC
C D
(1.15.1.1)
(1.15.1.2)
2
Red 1
2
I1
+
Vx
I1
2
Red 2
Fig. 1.15.1. Voltaje Vx debe ser cero para la validez serie sobre el lado de
salida de la fig. 1.15.1.1.
2
Red 1
R2
2
Red 2
R4
R3
1
Fig. 1.15.1.2 Ejercicio 1.15.1.1.
1.15.2
INTERCONEXIN PARALELO-PARALELO
(1.15.2.1)
(1.15.2.2)
I1
+
V1
I2
Red 1. Sin primas
2
+
V2
1
+
2
+
Vx=0
-
Iin
Vin
-
I1
Iin
I2
2
+
V1
-
+
V2
-
2
I1
I2
Fig.1.15.2.1.Voltaje Vx debe ser cero para validez paralelo sobre el lado salida de fig.1.14.2.1
BIBLIOGRAFA
CASSELL, WALLACE L.
LINEAR ELECTRIC CIRCUITS,WILEY
INTERNATIONAL EDITION. JOHN WILEY AND SONS, INC., NEW YORKLONDON-SYDNEY
INGENEERING COMMUNICATION
JOHN D. RYDER
LNEAS DE TRANSMISIN
R. A. CHIPMAN
CONTENIDO
CAPTULO
PGINAS
CARATULA
PRESENTACIN
1.0
1.1
01
INTRODUCCIN
1.2
02
IMPEDANCIA ITERATIVA
1.3
03
IMPEDANCIA IMAGEN
1.4
04
1.5
1.6
1.7
07
1.8
10
1.9
12
REFLEXIN DE POTENCIA
1.10
EN
REDES
DE
DOS PARES
13
1.11
17
1.12
22
1.13
23
1.13.1
24
1.14
INTERCONEXIN
TERMINALES
26
DE
CUADRIPOLOS
DE
DOS
PARES
DE
UNIVERSIDAD
DEL
CAUCA
ENRIQUE CARLOS
SALGADO ACOSTA
2001
PRESENTACIN
El tema que se desarrolla en estas notas de clase tiene que ver con
todos los fundamentos relacionados con la creacin de las bases para
la sntesis y diseo de las redes lineales y slo pasivas denominadas
filtros de ondas elctricas convencionales o clsicos.
Comenzando por los parmetros de dos pares de terminales con
carga, como son las impedancias imagen, iterativa y caracterstica, a
partir de la impedancia de entrada, al igual que la funcin de
propagacin imagen, y todas ellas con sus respectivas expresiones
matemticas.
Adems, los tpicos de coeficientes de reflexin, prdidas por
insercin, prdidas por atenuacin, los cuales se utilizan en el diseo
Electrnica