Qu otros elementos bsicos contiene la unidad central de
procesamiento (CPU), aparte de los registros?
ALU, unidad de control, interconexin CPU Cules son los tres buses que utiliza la unidad central de procesamiento para conectarse al resto del sistema computacional? Bus de datos, direccin y control Por qu el acceso a la memoria ocupa ms ciclos de mquina que el acceso a los registros? Debe pasar por los buses y circuitos de la memoria dando una diferencia en la velocidad de acceso. Cules son los tres pasos bsicos en el ciclo de ejecucin de instrucciones? Ciclo de lectura, decodificacin y ejecucin Cules son los dos pasos adicionales que se requieren en el ciclo de ejecucin de instrucciones, cuando se utiliza un operando en memoria? Bsqueda de operando, almacenamiento de operando. En qu etapa del ciclo de ejecucin de instrucciones se incrementa el contador del programa? Ciclo lectura En un procesador no canalizado de cinco etapas, cuntos ciclos de reloj se necesitaran para ejecutar dos instrucciones? 10 ciclos de reloj: Sera (NxK)= (2x5)=10 N = nmero de instrucciones, K =etapas. En un procesador de cinco etapas con una canalizacin, cuntos ciclos de reloj se necesitaran para ejecuta ocho instrucciones? 12 ciclos de reloj: Sera K + (N-1)=5+ (8-1)=12 N = nmero de instrucciones, K =etapas. Qu es un procesador superescalar? Permite ejecutar varias instrucciones al mismo tiempo (mismo ciclo de reloj) Defina el concepto de multitarea. Se ejecutan varias tareas al mismo tiempo, como programas. Defina ejecucin canalizada No necesita esperar terminar un paso para comenzar otra instruccin, puede ejecutar en paralelo.
Cul es la funcin del planificador del OS?
Asigna prioridades a las tareas recibiendo particiones de tiempo
Suponga que un procesador de cinco etapas con doble canalizacin tiene
una etapa que requiere dos ciclos de reloj para ejecutarse, y que hay dos canalizaciones para esa etapa. Cuntos ciclos de reloj se necesitaran para ejecutar 10 instrucciones? 15 ciclos de reloj: Sera (N+K)= (10+5)=15 N = nmero de instrucciones, K =etapas. Cuando se ejecuta un programa, qu informacin lee el OS (Sistema Operativo) de la entrada de directorio en el disco del nombre de archivo? Obtiene la informacin bsica de archivo del directorio en el disco dando el tamao y ubicacin del archivo Una vez que se carga un programa en la memoria, cmo empieza a ejecutarse? El OS hace una instruccin de salto que hace que comience la ejecucin por parte del CPU Cuando el procesador conmuta de una tarea a otra, qu valores deben preservarse en el estado de la primera tarea? Registros del procesador, Contador del programa, Las banderas de estado Cul es la duracin de un ciclo de reloj individual en un procesador de 3 GHz?
0.3 x10 segundos
Cules son los tres modos bsicos de operacin del procesador IA-32? Modo real, protegido y administracin del sistema Mencione los ocho registros de propsito general de 16 y 32 bits. De 32 bits: EAX, EBX, ECX, EDX, EBP, ESP, ESI, EDI. De 16 bits: AX, BX, CX, DX, BP, SP, SI, DI. Mencione los registros de segmento. CS (Segmento de cdigo), DS (Segmento de datos), ES (Segmento extra), FS, GS, SS (Segmento de la pila) Qu propsito especial tiene el registro CX o ECX? La CPU lo usa como su contador de ciclo Mencione por lo menos cuatro banderas de estado de la CPU.
La bandera Acarreo (CF), Desbordamiento (OF), Signo (SF), Cero (ZF)
Qu bandera se activa cuando el resultado de una operacin aritmtica sin signo es demasiado grande como para caber en el destino? La bandera Acarreo (CF). Qu bandera se activa cuando el resultado de una operacin aritmtica con signo es demasiado grande o demasiado pequeo como para caber en el destino? La bandera Desbordamiento (OF). Qu bandera se activa cuando una operacin aritmtica o lgica genera un resultado Negativo? La bandera Signo (SF). Qu parte de la CPU realiza operaciones aritmticas de punto flotante? Unidad de punto flotante (FPU). De cuntos bits son los registros de datos de la FPU? De 32, 40,64y 80 bits. Qu procesador Intel fue el primer miembro de la familia IA-32? Procesador Intel 8086. Qu procesador Intel introdujo por primera vez la ejecucin superescalar? Procesador Pentium Qu procesador Intel utiliz por primera vez la tecnologa MMX? Procesador Pentium Que se entiende por FSB de un microprocesador? Es el tipo de bus usado como bus principal en microprocesadores de la marca Intel para comunicarse con el circuito integrado auxiliar . Cual es la tecnologia del FSB en los microprocesadores actuales? Actualmente fue sustituida por su deficiencia (creando cuello de botella), actualmente se usa versin 3.0 de HyperTransport. Qu es lo que controla el north-bridge? Su funcin principal es la de controlar el funcionamiento del bus del procesador, la memoria y el puerto AGP o PCI-Express.
Qu es lo que controla el southbridge?
Es un circuito integrado que se encarga de coordinar los diferentes dispositivos de entrada y salida y algunas otras funcionalidades de baja velocidad dentro de la placa base.
Cuales son los microprocesadores basados en la tecnologa RISC y CISC
Intel 8086, 8088, 80286, 80386, 80486.
Motorola 68000, 68010, 68020, 68030, 6840. Cuales son las caracteristicas de la arquitectura MIPS y ARM MIPS: Ancho de palabra y tamao de los buses: 32 bits. Tamao de los datos en las instrucciones: Byte (b): 8 bits, Halfword (h): 16 bits, Word (w): 32 bits, Doubleword (d): 64 bits . Instrucciones aritmticas con 3 operandos de 32 bits en registros. ARM: ARM es una arquitectura RISC (Reduced Instruction Set Computer) de originalmente 32 bits Cual fue el primer ordenador con la Arquitectura ARM? El Acorn Archimedes. Que sistema Operativo utiliza las Arquitecturas ARM RISC OS o RISC iX