Vous êtes sur la page 1sur 4

Pgina 1

Caracteristicas
transcodificador dplex completo con cuatro canales de codificar
y cuatro canales de decodificacin
32 kb / s, 24 kb / s y 16 kb / s de codificacin ADPCM
cumplir con G.726 de la UIT-T (anteriormente CCITT)
(sin 40 kb / s), y ANSI T1.303-1989
El funcionamiento de la energa baja, 25 mW tpica
El funcionamiento del reloj maestro asncrona 4.096 MHz
opciones de interfaz SSI y ST-BUS
Bypass PCM transparente
Bypass ADPCM transparente
Cdigo de PCM lineal
No se requiere control por microprocesador
Interfaz sencilla a los dispositivos Codec
Pin seleccionable -Law o A-Ley operacin
Pin seleccionable UIT-T o firmado magnitud PCM
codificacin
fuente de alimentacin de 5 voltios individual
g.726 modulacion por impulsos codificados diferencial adaptativa
reloj asncrono La zona en la cual todos los elementos de red pertinentes (en
funcionamiento normal) estn sincronizados con un reloj maestro se denomina una "zona de
sincronizacin.
El reloj maestro de una zona de sincronizacin debe cumplir los requisitos descritos en la
Recomendacin UIT-T G.811.
SSI: interface serial sincronica

St-bus: serail telcom bus description, velocidades mas altas en los bus digitales.

Bypass, interruptor que permite suprimir los efectos de sonido aplicados por un
procesado de audio, para obtener una seal de sonido original;

El algoritmoLey o Ley Mu es un sistema decuantificacin logartmica de una seal


de audio, usado en el campo de comunicaciones telefnicas.

aplicaciones
ganancia de par
sistemas de correo de voz: Un sistema de correo de voz es un sistema centralizado
utilizado en las empresas para el envo, almacenamiento y recuperacin de mensajes de
audio, tal como lo hace un contestador automtico en el hogar. Los sistemas de correo de voz
logran que la central telefnica sea ms flexible y potente permitiendo que la informacin y los
mensajes se transmitan entre los usuarios, incluso cuando uno de ellos no est presente.
Los sistemas de telefona inalmbrica: Es fcil y rpido de instalar, se conecta
simplemente a la central telefnica existente, Es un sistema que permite
adaptarlo a sus necesidades, integracin con alarmas, contactos, SMS,
aplicaciones Paciente/Enfermera, Seguridad..

descripcion funcional
El Quad-canal ADPCM Transcoder es una potencia baja, el dispositivo CMOS
capaz de cuatro codificar y decodificar cuatro
operaciones por trama.Cuatro canales de 64 kbit / s (octetos PCM) se comprimen
en cuatro 32, / s ADPCM 24 o 16 kbit
(palabras canales ADPCM), y cuatro de 32, 24 16 kbit / s canales ADPCM
(palabras ADPCM) se expanden en cuatro
64 kbit canales / s PCM PCM (octetos).El algoritmo ADPCM transcodificacin
utilizado se ajusta a UIT-T
Recomendacin G.726 (con exclusin de 40 kb / s), y ANSI T1.303 - 1989.
Encendido de la marcha entre 32 y 24 kbit / s
transcodificacin es posible gracias a alternar el modo apropiado seleccione
pasadores (T1 soporta la sealizacin por bit robado).
Todas las funciones soportadas por el dispositivo son seleccionables pasador.Las
cuatro funciones codificar comprenden un grupo comn
controlado a travs de modo de seleccin de pasadores MS1, MS2 y
MS3.Similarmente, las cuatro funciones de decodificacin forman un segundo
grupo
comnmente controlado a travs de modo de seleccin de pasadores MS4, MS5 y
MS6.Todos los dems controles pines son comunes a la totalidad
transcodificador.
El dispositivo requiere 25 milivatios (MCLK = 4,096 MHz) tpicamente para la
operacin de transcodificacin de cuatro canales.Un mnimo
Se requiere maestro frecuencia de reloj de 4,096 MHz para el circuito para
completar cuatro canales de codificar y decodificar de cuatro
canales por trama.Para el funcionamiento de SSI una frecuencia de reloj maestro
mayor de 4,096 MHz y asncrona,
con respecto al bastidor 8 kHz, est permitido.
Los buses de serie PCM y ADPCM soportan tanto el funcionamiento sncrono de
interface serie (SSI) ST-BUS y.Esta
permite velocidades de reloj de datos en serie de 128 kHz a 4096 kHz, as como
la compatibilidad con el estndar de serie de Zarlink
Telecom BUS (ST-BUS).Para el funcionamiento del ST-BUS, en el chip
contadores de canal ofrecen canales permiten salidas, as
como una salida de reloj de 2,048 kHz bit que puede ser utilizado por los
dispositivos de corriente abajo utilizando la interfaz de bus SSI.
PCM lineal codificado tambin es compatible.En este modo los codificadores
comprimen, cuatro de 14 bits, de complemento a dos
(S, S, S, 12, ..., 1,0), canales de PCM uniforme en cuatro canales 4, 3 o 2 bits
ADPCM.Del mismo modo, el decodificador se expande

cuatro 4, 3 o 2 canales bit ADPCM en cuatro de 16 bits, de complemento a dos


(S, 14, ..., 1,0), canales de PCM uniforme.los
velocidad de datos tanto para ST-BUS y el funcionamiento de SSI en este modo
es 2048 kbit / s.

Vous aimerez peut-être aussi