Explorer les Livres électroniques
Catégories
Explorer les Livres audio
Catégories
Explorer les Magazines
Catégories
Explorer les Documents
Catégories
LAYOUT DE SWITCHS RF
STAGE EFFECTUE A ST MICROELECTRONICS GRENOBLE
Prsent par :
VINGATARAMIN Ludgi
Sous la direction de :
CLIN Stphane
Les choses sont parfois si simples, que leur comprhension sen trouve complique
REMERCIEMENTS
Je tiens dabord remercier mon matre de stage, monsieur Stphane CLIN, pour
mavoir formidablement accueilli et conseill tout au long de ce stage. Je tiens de mme
remercier lensemble de Cellular Communication Division et plus particulirement lquipe de
Back End, mesdames Corinne DEVEY et Caroline KHOURI, messieurs Patrick CIANTRA,
Stphane CLIN et Patrick CORREARD, ainsi que monsieur Thierry DIVEL,
pour leur
Je tiens enfin remercier mes parents et mes proches, pour leur aide et leur soutien
indfectible.
RESUME
Ce stage consiste la ralisation dun test chip dune application base de switchs RF conue
dans une technologie HCMOS, et destine la tlphonie mobile. Le but principal du layout du
circuit, compte tenu de sa sensibilit, rside dans la rduction maximale des capacits
parasites et des rsistances daccs. Trois versions de ce circuit ont t ralises : deux
versions circuits et une version permettant de raliser des mesures.
Mots cls : layout, switch RF, test chip, HCMOS, SOI, capacit parasite, rsistance daccs,
cadence.
ABSTRACT
This training is based on the carrying out of a test chip for an HCMOS, RF switchs
implementation for cellular phoning. The aim target of the layout, due to the circuit sensitivity,
was to reduce as much as possible, parasite capacitors and access resistors phenomenon.
Three circuit versions were developed: two circuit versions and another one for measurement
carrying.
Keywords: layout, RF switch, test chip, HCMOS, SOI, parasite capacitor, access resistor,
cadence.
SOMMAIRE
REMERCIEMENTS
RESUME
ABSTRACT
SOMMAIRE
ST MICROELECTRONICS
10
I.
HISTORIQUE
II.
UNE DIMENSION MONDIALE
III.
LE SITE DE GRENOBLE
10
10
10
INTRODUCTION
14
LOUTIL CADENCE
16
20
I.
GENERALITES
II.
LE SOI
III.
DESCRIPTION
20
20
20
22
I.
ANALYSE DU SCHEMA ELECTRIQUE
II.
REALISATION DU FLOOR PLAN
III.
ROUTAGE DES COMPOSANTS
22
22
22
LES SWITCHS RF
26
I.
INTRODUCTION
II.
TRAVAIL DEMANDE
III.
ARCHITECTURE DES SWITCHS RF
IV.
LAYOUT DES CIRCUITS INTEGRES
V.
GENERATION DU SEAL RING ET DES MASQUES
VI.
GENERATION DES DUMMIES
26
26
27
30
41
45
CONCLUSION
48
50
I.
NATURE DU PROJET
II.
CYCLE DE DEVELOPPEMENT DUN PRODUIT
III.
GESTION DU PROJET
IV.
CONCLUSION
50
50
52
53
BIBLIOGRAPHIE
54
56
57
ST MICROELECTRONICS
I. Historique
La compagnie ST Microelectronics, est issue de la fusion en 1987, de SGS Microelettronica
(Italie) et de Thomson Semiconducteurs (France), dans le but de devenir un leader mondial
dans la technologie submicronique.
Aujourdhui, ST Microelectronics est lune des plus grandes compagnies de semiconducteurs
au monde, avec un bnfice net de 9,85 milliards de $ en 2006.
Le groupe MMC est spcialis dans la conception de circuits pour la tlphonie mobile.
MMC est divis en plusieurs divisions, dont la plus importante est CCD 1 .
11
Le cadre de ce stage, sera lquipe de back end de lAdvanced IPs & Technology
Platform, qui ralise le layout des circuits pour les diffrentes quipes du GRENOBLE RF
& Mixed signal expertise center.
4.Effectifs du site
12
13
INTRODUCTION
Ce stage de fin dtudes en licence professionnelle EISI option microlectronique
microsystmes, sest droul chez ST Microelectronics Grenoble, au sein de la division CCD 2 ,
dans lquipe de back end 3 dirige par Monsieur S. CLIN.
La personne charge de concevoir les circuits base de switchs tait en cong maternit au
dbut du projet. De ce fait le design du circuit t ralise par un autre designer, paralllement
dautres projets. Pour aider lavancement du projet, jai donc eu lopportunit de modifier
certains schmas lectriques, en plus de la ralisation du layout des circuits.
14
15
LOUTIL CADENCE
L'outil cadence est une chane complte de conception qui propose un ensemble de logiciels
rpondant la quasi totalit des besoins dans les domaines :
De la conception de circuits intgrs.
De la simulation de haut niveau.
Ou bien encore du dessin "full custom" d'un circuit.
Le systme cadence est un outil qui utilise un standard graphique existant sur diffrentes
plates-formes informatiques Unix. Il utilise comme environnement le standard X qui est un
systme graphique multifentrage.
Lorsque que lon excute la ligne de commande qui lance cadence, une fentre CIW
(Command Interpreter Window) souvre : cest la fentre partir de laquelle les diffrents outils
de cadence peuvent tre lancs.
16
Nous nous limiterons ici la prsentation des outils relatifs au layout dun circuit. Ltape
pralable tout layout, est la visualisation du schma lectrique. Pour cela, il faut ouvrir, dans
la fentre library manager, la vue schematic de la cellule raliser. Cette action lance loutil
schematic composer, qui permet la ralisation des schmas lectriques.
17
A partir du schma lectrique ouvert, on peut alors raliser le layout correspondant, en activant
loutil virtuoso (cration de la vue layout de la cellule).
Une fois le layout du circuit ralis, il est indispensable de procder deux vrifications pour
valider le circuit dessin :
Une vrification DRC (Design Rules Checking) qui permet de vrifier que les rgles
de dessin inhrentes la technologie employe, dfinies par le DRM (Design Rules
Manual) sont respectes. Cette vrification est effectue par un outil lanc partir de
virtuoso.
Une vrification LVS (Layout Versus Schematic) qui contrle ladquation dun point
de vue connectique, mais aussi les caractristiques (taille, gomtrie, etc) des
composants, entre le layout et le schma lectrique du circuit. Cette vrification est
effectue par un outil galement lanc partir de virtuoso.
18
19
II.Le SOI
Le SOI, ou Silicon On Insulator, est un matriau qui a t mis au point par la socit
grenobloise SOITEC fonde par des chercheurs du CEA LETI, dans le dbut des annes 80.
Un des avantages des circuits sur SOI par rapport ceux sur silicium massif, est quils
fonctionnent sans faillir dans les conditions les plus critiques, y compris sous bombardements
ioniques ou dans des tempratures extrmes. Ceci est possible grce une couche de
matriau monocristallin isolant qui prserve des perturbations le transistor.
Autre atout du SOI, sa consommation : consommation gale, les puces SOI fournissent une
puissance deux fois plus importantes que leurs homologues sur silicium classique. Etant moins
nergtiques, elles produisent moins de calories, et ncessitent donc moins dtre refroidies, ce
qui est particulirement avantageux pour les applications informatiques.
De plus, du fait de la prsence doxyde entre le substrat et le transistor, le phnomne de
latchup est totalement rsolu en SOI.
III. Description
1. Les couches dinterconnexion
Mis part les couches permettant de raliser les transistors, la technologie HCMOS9 SOI
dispose de 7 niveaux de mtaux pour raliser les interconnexions.
20
Les derniers niveaux de mtaux qui sont en aluminium (ALUCAP) et en cuivre (METAL6),
de par leur forte densit de courant, sont trs employs pour raliser les pistes
dalimentations et autres pistes fort passage de courant.
2.Quelques composants
La particularit des transistors et de la plupart des composants en SOI par rapport aux
technologies classiques, est la prsence dune prise substrat (body contact) qui permet de
polariser le substrat du transistor.
21
Ainsi, sur le schma ci-dessus, les blocs dont le layout devra tre particulirement soign sont
les paires diffrentielles qui doivent avoir une symtrie la plus parfaite possible, et les miroirs de
courant dont les transistors doivent tre matchs (ils doivent tre implants dans le mme
caisson et avoir la mme orientation).
De mme, en fonction de la nature de lapplication, on fera galement attention des
paramtres tels que la disposition de certains blocs par rapport dautres, ou encore la
dimension et la structure des pistes dinterconnexion pour garantir une certaine densit de
courant.
En microlectronique, deux des fonctions les plus utilises, sont les paires diffrentielles et les
miroirs de courant. En ce qui concerne la paire diffrentielle, qui pour fonctionner correctement
doit observer une parfaite symtrie entre les deux transistors, on effectue dans la plupart des
cas un routage dit en cross coupling .
23
Dans cette structure, chaque transistor est divis en deux transistors, disposs en diagonale
(voire figure 20). Cette architecture permet de garantir un environnement identique sur chaque
transistor.
Pour les miroirs de courant, les transistors doivent systmatiquement tre matched , c'est-dire implants dans le mme caisson et avoir la mme orientation de grille.
Un dummy est un composant sans influence au niveau du circuit, qui est plac ct dun autre composant pour fournir
celui-ci un environnement physique souhait. Les dummies sont gnralement placs aux extrmits de chanes de
composants.
24
25
LES SWITCHS RF
I. Introduction
Le projet vise dvelopper des switchs 6 RF, permettant de commuter le signal reu par une
antenne de tlphone mobile, vers plusieurs canaux de rception. Dans sa version initiale, lIP 7
devait comporter 5 canaux de rception. Pour rpondre un dsir du client, une version avec 3
canaux de rception a galement t dveloppe.
Avant dtre mise sur le march, lapplication de switch va dabord devoir tre teste et valide
par rapport aux spcifications techniques souhaites. Ainsi, la version de lIP ralis dans ce
stage sera dabord implante dans un test chip 8 afin de subir diffrentes mesures.
Dans ce cadre, sera galement dveloppe une version denergy management qui permettra
deffectuer des mesures spcifiques sur la consommation nergtique de certains blocs du
circuit.
Interrupteur.
Intellectual Property : application dveloppe chez ST Microelectronics qui est ensuite livre un client.
8
Maquette de test dun circuit, qui permet de contrler et mettre au point ce dernier avant sa production.
9
Pattern Generation : fabrication des masques des circuits intgrs.
7
26
10
27
Cette version est identique la version prcdente, mis part le nombre de canaux qui
est limit trois.
28
Dans ce module de test, afin de pouvoir effectuer des mesures, les sorties du LDO, du
Band Gap et du Charge Pump, ont t connectes aux sorties Rx_2 Rx_5. On
remarquera la prsence dun buffer sur la sortie Rx_4, qui a t rajout, afin dviter un
croulement du signal qui pourrait tre caus par la capacit du pad de connexion.
29
30
LIO RING est constitu de 14 pads dentres/sorties (disposs suivant un pas de 130m), pour
une dimension de 1,5mm 1mm qui quivaut celle du circuit intgr. Ces diffrents pads
dont la structure sera explique un peu plus tard, sont relis par deux rails de protection ESD 11 ,
VPLUS (spar en deux, une partie analogique et une partie digitale) et VMINUS. Sont
connects ces rails, des ponts de diodes et des ESD clamp, dont le rle sera expliqu cidessous. On notera que, pour faciliter llaboration de circuits pouvant tre complexes, des
composants de base ou plus complexes raliss prcdemment, sont disponibles dans des
bibliothques communes aux diffrentes quipes de conception. Dans ces bibliothques, les
composants sont classs par technologie ou par projet.
a) LESD clamp
Il permet de protger les dispositifs auxquels il est connect contre les surtensions en
limitant la tension 2,5V. Lorsquune dcharge lectrostatique intervient sur lune de
ses entres, le clamp se comporte alors comme un circuit ferm qui limite la tension du
circuit une valeur crte (ici 2,5V). En fonctionnement normal, le clamp est assimilable
un circuit ouvert. Le layout de ce circuit qui t ralis par une autre quipe, a t
rcupr dans une bibliothque de composants de protection ESD et rutilis tel quel.
11
31
b) Le pad RF
12
Radio Frequency
32
Equip dun ESD clamp, il permet de protger lentre/sortie connecte contre les
dcharges lectrostatiques, en vacuant celles-ci dans le rail VPLUS.
d) Le pad GND
De mme structure et fonction que le pad RF, celui-ci est nanmoins deux fois plus
petit et possde seulement deux diodes de protection ESD (une connecte chaque
rail de protection), ayant supporter des tensions beaucoup plus faibles.
33
a) Layout du switch
On remarquera que le layout du transistor qui compose les switchs a t pens pour
rduire autant que possible, les capacits parasites entre son drain (D) et sa source
(S). Les capacits parasites en question tant causes par la structure interdigite des
contacts drain et source, les derniers niveaux de mtaux de ceux-ci ont t rduits afin
de limiter les surfaces en vis--vis.
34
b) Layout du CONTROL
35
Le layout de lensemble charge pump + band gap a t rcupr dun projet antrieur.
Les deux modifications apportes ce layout sont :
Le fractionnement des rails VPLUS et GND, afin de sparer les alimentations
du charge pump et du band gap.
La translation de certains condensateurs en ALUCAP, pour des raisons
dencombrement spatial que nous verrons plus tard 13 .
Toutes les autres connexions internes ce circuit sont restes inchanges.
d) Layout du LDO
13
36
37
Aprs avoir ralis le layout des diffrents blocs constituant le circuit des switchs RF,
reste donc raliser lassemblage de ces derniers, partir du schma lectrique 14 .
Dans la conception dapplications RF telles que les switchs, le rle et la qualit du
layout sont essentiels. Dans le layout des switchs RF, il est primordial de rduire au
maximum les rsistances daccs, pour rduire les pertes dinsertion des switchs. Par
consquent, la piste dantenne (voir figure ci-contre) a t largie au maximum et
route sur deux niveaux, lALUCAP et le METAL6 (on remarquera au passage lutilit
davoir effectu la modification sur la disposition des condensateurs en ALUCAP
explique la page 36). De plus, pour viter le plus possible les interfrences lies aux
capacits parasites, aucun bloc na t plac sous cette piste, et le nombre
dinterconnexion devant croiser cette dernire a t rduit son strict minimum.
De ce fait, on peut observer deux zones sur le layout du circuit :
Une zone occupe par la piste dantenne.
Une zone dans laquelle sont placs et routs les diffrents blocs prsents
prcdemment.
On remarquera sur la figure prcdente, un routage en toile au niveau du pad GND :
ceci permet de limiter les interfrences causes par le bruit gnr par les pistes de
masse.
Pour des raisons de densit, les pistes en mtal de plus de 12m 15 de large, telles que
la piste dantenne, doivent contenir des slots (des trous) qui doivent couvrir au
minimum 9% 16 de la surface totale de la piste.
Pour palier cette contrainte, les pistes larges (telles que la piste dantenne ou les rails
de protection ESD de lIO RING) qui rpondent aux conditions nonces ci-dessus, ont
t ralises selon une structure en damier , par concatnation matricielle de
cellules identiques celle de la figure prcdente.
14
38
Le layout de cette version est identique la prcdente, mis part la piste dantenne
qui a t raccourcie du fait de la rduction du nombre de canaux.
39
Dans cette version o lon na conserv quun seul switch, les pads rendus disponibles
ont t connects certains blocs pour effectuer des mesures 17 .
17
40
41
Cette tape consiste gnrer sous cadence, les masques de fabrication, les motifs
dalignement, les informations concernant lidentit du circuit, ainsi que le seal ring.
Le seal ring
Le seal ring permet de dlimiter la zone de dcoupe la puce. Afin de protger le circuit des
contraintes mcaniques (le stress) engendres par la dcoupe du silicium, le seal ring est
constitu dun empilement pyramidal de diffrentes couches actives et mtalliques,
dpaisseur suffisante pour amortir les vibrations.
On remarquera dans le coin infrieur du seal ring, un L corner, qui est un motif
dalignement.
Les masques de fabrication
Cette liste rpertorie les numros des masques ncessaires la fabrication du circuit.
Les motifs dalignement
42
43
44
La gnration des dummies (ou tiles) permet de satisfaire aux rgles de densit de mtal
dfinies par la technologie.
45
Les dummies sont des carrs de mtal gnrs sous cadence, sur les zones o les
conditions de densit ne sont pas satisfaites.
On remarquera sur la figure du layout top prcdent, que les zones sensibles telles que la
piste dantenne et les pads, ont t exclues des zones touches par la gnration des
dummies, afin dviter toute perturbation dans la transmission du signal.
La gnration des dummies est lavant dernire tape de conception (et donc de layout)
dun circuit intgr avant son envoi en fonderie. En effet, aprs cette procdure, le circuit
subit une dernire phase de vrifications LVS et DRC.
2.Versions switchs RF 3 canaux
46
47
CONCLUSION
Les trois versions de circuits ont t livres comme prvu, le 11 mai 2007. Aprs leur
fabrication, ces circuits seront assembls et mis en botier, avant dtre tests dans le
laboratoire de mesures et de validation de ST Microelectronics Grenoble. En fonction des
rsultats des tests, les circuits subiront dventuelles modifications, avant dtre renvoys en
production.
Sur le plan personnel, ce stage ma dabord permis de dcouvrir une large facette du
layout analogique et du savoir faire quexige le mtier de layouteur en gnral. De plus, de par
les contraintes de planning lies aux projets industriels, jai de ce fait acquis de lexprience en
ce qui concerne la gestion de projet, ce qui permet de respecter les dlais de livraison. Jai
galement pu me rendre compte, travers les diverses runions auxquelles jai particip, de
limportance de la concertation entre les diffrents acteurs dans la conduite dun projet
industriel. Enfin, jai pu dcouvrir une multitude de mtiers et dapplications de la
microlectronique, de la conception la fabrication.
48
49
LA CONDUITE DE PROJET A ST
MICROELECTRONICS GRENOBLE
((P
Projet tuteur)
I. Nature du projet
ST
Microelectronics
Grenoble
ralise
des
circuits
intgrs
pour
lindustrie
de
la
Models realization
IP flow
IC flow
Layout
TESTCHIP
IP put on TESTCHIP
Testchip realization
ASIC
Circuit design
Testchip
Laboratory
Characterization
Characterization
IP put on ASIC
50
1. Les spcifications
Au
cours
de
plusieurs
concertations
entre
des
reprsentants
de
ST
A partir des spcifications, les modles des composants constituant le circuit sont
raliss. Le modle est un fichier informatique renfermant les quations
mathmatiques permettant de dcrire (et donc de simuler) le comportement
lectrique du composant.
3. Design du circuit
18
51
5. Test du circuit
Une fois conu, le circuit subit une phase de tests pour vrifier sil rpond aux
spcifications. Aprs avoir ralis le layout du circuit, le dessin des masques est
envoy en PG 19 pour fabriquer les circuits de tests (test chip). Cette phase de test
qui est primordiale lamlioration de la qualit du circuit, est ralise dans un
laboratoire de mesures. Le circuit est alors caractris (mesure de ses
caractristiques lectriques et physiques), puis compar aux spcifications
attendues. En fonction du rsultat de ces tests, le circuit est corrig pour pouvoir
tre livr.
6. Livraison/Fabrication du circuit
Le projet aboutit lorsque le circuit ralis est livr au client sous forme dIP 20 au
client, ou envoy en fonderie pour la gnration des masques de fabrication.
Cette tape est la dernire avant la mise sur le march dun produit.
52
IV. CONCLUSION
Au-del des moyens financiers, matriels ou humains qui lui sont affects, le fil conducteur dun
projet demeure la qualit de la concertation entre ses diffrents acteurs. En effet, une bonne
gestion de projet permet danticiper les erreurs de nature organisationnelle qui pourraient
aboutir un retard de livraison. Cest pour cette raison que plus un projet sera consquent de
par leffectif des personnes impliques, ainsi que par limportance des enjeux financiers, plus
une attention particulire sera porte son organisation et sa bonne gestion.
53
BIBLIOGRAPHIE
HCMOS9 SOI design rules manual, 0,13m CMOS/SOI process , ST Microelectronics.
54
55
56
RESUME
ABSTRACT
SOMMAIRE
ST MICROELECTRONICS
10
I. HISTORIQUE
II. UNE DIMENSION MONDIALE
III. LE SITE DE GRENOBLE
1. CARACTERISTIQUES
2. LA PRODUCTION DU SITE
3. ORGANISATIONS PRESENTES SUR LE SITE.
4. EFFECTIFS DU SITE
10
10
10
10
10
11
12
INTRODUCTION
14
LOUTIL CADENCE
16
20
I. GENERALITES
II. LE SOI
III. DESCRIPTION
1. LES COUCHES DINTERCONNEXION
2. QUELQUES COMPOSANTS
20
20
20
20
21
22
22
22
22
LES SWITCHS RF
26
I. INTRODUCTION
II. TRAVAIL DEMANDE
III. ARCHITECTURE DES SWITCHS RF
1. SWITCHS RF A 5 CANAUX DE RECEPTION
2. SWITCHS RF A 3 CANAUX DE RECEPTION
3. MODULE DENERGY MANAGEMENT
IV. LAYOUT DES CIRCUITS INTEGRES
26
26
27
27
28
29
30
57
1.
a)
b)
c)
d)
e)
2.
a)
b)
c)
d)
3.
a)
b)
c)
V.
1.
2.
3.
VI.
1.
2.
3.
30
31
32
32
33
33
34
34
35
35
36
37
37
39
40
41
41
43
44
45
45
46
47
CONCLUSION
48
50
I. NATURE DU PROJET
II. CYCLE DE DEVELOPPEMENT DUN PRODUIT
1. LES SPECIFICATIONS
2. REALISATION DES MODELES COMPORTEMENTAUX
3. DESIGN DU CIRCUIT
4. LAYOUT DU CIRCUIT ET SIMULATION PLS
5. TEST DU CIRCUIT
6. LIVRAISON/FABRICATION DU CIRCUIT
III. GESTION DU PROJET
IV. CONCLUSION
50
50
51
51
51
51
52
52
52
53
BIBLIOGRAPHIE
54
56
57
58