Vous êtes sur la page 1sur 4

Universidad de Buenos Aires Facultad de Ingeniera Tcnica Digital (66.01 86.

01)

TCNICA DIGITAL (66.01 86.01)


Gua de Ejercicios N 9: CIRCUITOS SECUENCIALES CONTADORES
OBJETIVOS:
Analizar un tipo de circuito secuencial capaz de almacenar y manejar informacin as como generar
secuencias para otros circuitos. Conocer y aplicar los distintos tipos de contadores y el uso de manuales sobre
el tema. Analizar las caractersticas de los circuitos secuenciales en que los contadores pueden incluirse.
Obtener el adecuado manejo de los diagramas temporales y su realizacin. Concepto de estado.
A.- ANLISIS DE CIRCUITOS CONTADORES
1. Explicar los conceptos de
1.1. Funcin peridica. Frecuencia, perodo y amplitud de una funcin peridica.
1.2. Ciclo de Trabajo.
1.3. Ejemplificar con una funcin peridica continua y una funcin peridica discreta.
1.4. Establecer la relacin matemtica entre las magnitudes perodo y frecuencia.
1.5. Distinguir la diferencia entre funcin matemtica y seal fsica.
1.6. Diferencias entre un circuito combinacional y uno secuencial.
2. Analizar el concepto de contador como circuito digital. Determinar sus parmetros fundamentales y
caractersticas ms importantes: mdulo, cdigo, flip-flops que pueden emplearse, velocidad, sentido de la
cuenta, inicializacin, seguridad de la cuenta, secuencia cerrada, secuencia prohibida, decodificacin de
estados.
3. Analizar los tipos de contadores existentes clasificndolos de acuerdo al modo de funcionamiento y su
mdulo.
4. Realizar el diagrama de tiempo correspondiente a cada circuito, analizando su funcionamiento acorde a
los parmetros del contador (previamente analizar la hoja de datos del Circuito Integrado 74LS109A). En
ambos circuitos J=K=1.
4.1:

4.2:

Tcnica Digital (66.01 86.01) Gua de Ejercicios N 9: CIRCUITOS SECUENCIALES CONTADORES

Universidad de Buenos Aires Facultad de Ingeniera Tcnica Digital (66.01 86.01)

5. Analizar el contador de FF D cuyas ecuaciones son:

Verificar las secuencias cerradas que presenta.


6. Analizar los siguientes circuitos contadores obteniendo la tabla de estados, el diagrama de estados y
realizando un diagrama de tiempos. Previamente analizar la hoja de datos del Circuito Integrado 74LS109A.
6.1:

6.2:

Tcnica Digital (66.01 86.01) Gua de Ejercicios N 9: CIRCUITOS SECUENCIALES CONTADORES

Universidad de Buenos Aires Facultad de Ingeniera Tcnica Digital (66.01 86.01)

7. Suponiendo que se conecten 5 FF T en cascada:


7.1. Cul es la frecuencia de salida si la de entrada es de 1,024 MHz?
7.2. Realizar un diagrama de tiempo que represente el funcionamiento.
7.3. Realizar la tabla y el diagrama de estados.
8. Describir una forma de modificar un contador de 4 FF de forma tal que saltee 6 de sus estados naturales.
9. Dados dos contadores, uno de mdulo 3 y otro de mdulo 4 definir la interconexin de ambos para
obtener un cdigo de cuenta de mdulo 12 y obtenerlo. Verificar cuantas formas de conexin existen.
B.- SNTESIS DE CIRCUITOS CONTADORES
10. Utilizando flip-flops JK disear un contador asincrnico que cuente en el siguiente cdigo:

0
1
2
3
4
5
6
7
8
9
0

DCBA
0000
0001
0010
0111
0100
1001
1000
1101
1110
0011
0000

10.1. Determinar si se puede disear el contador en forma experimental (prueba y error).


10.2. Disearlo mediante diseo secuencial utilizando el mtodo de las transiciones.
10.3. Disearlo mediante diseo secuencial utilizando el mtodo de la ecuacin caracterstica.
11. Resolver el mismo contador anterior en su funcionamiento sincrnico.
12. Disear un contador binario UP/DOWN (ascendente - descendente) Suponer la existencia de una seal
externa de control U/D. Comparar con el circuito 74ALS169.
13. Se dispone de dos contadores de dcadas integrados 74192 dos 7490. Implementar la conexin de
ambos tipos para lograr un cdigo de mdulo 58. Definir la conexin de todas las patas de los circuitos
integrados, y la mxima frecuencia de todo el circuito.
14. dem anterior considerando un cdigo descendente. Analizar la conexin de carga paralelo.
15. Se dispone de varios integrados 74191 (contador progresivo/regresivo) de mdulo 16, flip-flops y
compuertas con los que hay que disear un contador sincrnico U/D que cuente de 0 a 499 en binario
(mdulo 500). Elegir los integrados faltantes y asignar todas las patas de los mismos en el circuito. Verificar
si hay alguna restriccin para la seal U/D.
16. Implementar un reloj en tiempo real cuya entrada de seal se obtiene a partir de la lnea de
alimentacin domiciliaria. El mismo deber incluir un indicador de AM/PM y mostrar horas y minutos. Elegir
los integrados apropiados e implementar el circuito indicando todas las conexiones.

Tcnica Digital (66.01 86.01) Gua de Ejercicios N 9: CIRCUITOS SECUENCIALES CONTADORES

Universidad de Buenos Aires Facultad de Ingeniera Tcnica Digital (66.01 86.01)

17. Reformar el circuito anterior agregando los elementos necesarios para que el reloj pueda utilizarse como
alarma despertador. Se requiere que una vez activada la alarma a la hora prefijada, suene durante 30
segundos.
18. Mediante el empleo de contadores analizar la construccin de un voltmetro digital basado en un
conversor analgico-digital y un display con multiplexado de tiempo de cuatro dgitos.
C.- REGISTROS DE DESPLAZAMIENTO Y CONTADORES EN ANILLO
19. Analizar la estructura de un registro de desplazamiento, su carga y extraccin de datos. Analizar el
concepto de conversin de datos serie a paralelo y viceversa.
20. Analizar la estructura bsica de un contador en anillo, su carga y extraccin de datos, la decodificacin
de estados y los modos de operacin a derecha e izquierda.
21. Proyectar un contador en anillo de mdulo M=n=4 que cuente con dos unos circulando y que no caiga en
secuencias prohibidas.
21.1. Decodificar sus estados con la mnima cantidad de componentes: compuertas,
decodificadores, multiplexores, PROM, PLA, PAL o lo que ms convenga.
21.2. Dibujar el diagrama de tiempos del circuito en su funcionamiento correcto.
21.3. Indicar qu ocurre si el contador cae en un estado prohibido.
22. Disear un contador de Johnson de mdulo par con 5 FF. Construir su tabla de estados e implementar el
circuito con los FF ms adecuados.
23. dem anterior para mdulo impar.
24. Disear e implementar un registro de desplazamiento de con salida de 4 bits en paralelo, que permita la
posibilidad de carga de datos en paralelo, que permita la posibilidad de carga de datos en serie, que pueda
desplazar hacia la izquierda y derecha. Utilizar Flip-Flops D, Multiplexores y la menor cantidad de lgica
posible. A continuacin se ilustra el circuito que debe obtener:

Tcnica Digital (66.01 86.01) Gua de Ejercicios N 9: CIRCUITOS SECUENCIALES CONTADORES