Académique Documents
Professionnel Documents
Culture Documents
CAMPUS ITABIRA
TURMA P3
2 INTRODUO TERICA
Os chamados JFET (Junction gate Field-Effect Transistor; em portugus:
'juno do canal ao transistor de efeito de campo') so transistores de efeito de campo que, em
circuitos amplificadores, so capazes de controlar o ganho atravs da tenso em seus
terminais - e no atravs das correntes, diferentemente dos transistores de base de juno
(TBJ). Normalmente, os JFET e todos os FET, em geral so utilizados em circuitos de
amplificao de sinais de pequena amplitude, com amplificao maior na rea de
microeletrnica. Isso se d pelo fato de que, quando se aplica uma tenso alternada muito
elevada na entrada do circuito, cria-se um nvel de distoro tambm elevado, o que pode
prejudicar o funcionamento do circuito.
Vale ressaltar que muitas das caractersticas observveis em um TBJ so tambm
observveis, tanto no JFET quanto em outros dispositivos FET. Entretanto, observa-se
tambm, que, nesse tipo de transistor, a zona de depleo criada pela diferena de potencial
entre os pinos de gate e source.
Assim como nos circuitos que utilizam o TBJ, tambm nos circuitos com o JFET,
possvel separar as etapas de anlise do circuito em anlise de corrente contnua e de corrente
alternada. No presente experimento, ser feita a anlise AC de um dispositivo JFET em um
circuito cuja parte DC j foi analisada em um experimento anterior.
3 OBJETIVOS
O objetivo do experimento realizado consiste em analisar o funcionamento AC do
FET em questo e determinar seus parmetros de entrada, sada e ganho.
4 MATERIAIS UTILIZADOS
- 01 Protoboard;
- 01 transistor BF245C;
- 01 resistor de 91k;
- 01 resistor de 3K3 ;
- 01 resistor de 1K8;
- 01 resistor de 47K;
- 01 resistor de 1K;
- 01 Fonte DC ajustvel 20V;
- 01 Multmetro Digital;
- 03 capacitores de 10F.
5 MTODOS E RESULTADOS
Nesta prtica monta-se o Circuito da Figura 1, utilizando-se valor de Vdd igual a 16V.
Aps realizada montagem, ainda sem conectar a fonte de tenso senoidal ao circuito,
mede-se os parmetros relativos sua anlise DC. Os valores de ponto quiescente para cada
n relevante do circuito est relacionada na Tabela 1.
VR1 VR2 VRS VDR VGS VD VDS ID IS
VIN VG VS VD VO
J com todos os valores dos parmetros em mos, observa se, atravs do osciloscpio,
as formas de onda dos valores relacionados a tabela 2 obtidos via medio.
Imagem 2: Forma de onda obtida pelo osciloscpio para a tenso de sada canal 1 e tenso de entrada canal 2.
6 DISCUSSO
Neste experimento, observamos que o rudo do sinal de entrada so de amplitude parecida com o
sinal de entrada, portanto so bem sensveis a erros. Como pode-se observar as diferenas entre os
valores calculados e medidos.
Medido Calculado
VR2 (V)
5,29 5,45
7 CONCLUSO
A prtica foi realizada com xito, e pde-se observar uma amplificao de sinal, limpo e com
a eficincia esperada, elucidando de forma clara todas as dvidas relacionadas ao
funcionamento de JFETS para amplificao de pequenos sinais. Os valores medidos
experimentalmente condizem com os valores obtidos atravs do mtodo grfico utilizado
para determinar os parmetros do circuito, mostrando-se uma efetiva atividade prtica para a
compreenso da anlise AC para circuitos que utilizem JFET para amplificao.
8 REFERNCIAS BIBLIOGRFICAS