Vous êtes sur la page 1sur 27

Circuitos Digitais

1 nmero 47 na base decimal corresponde a:


(C) (101111)2

2 Convertendo (F0F0)16 para a base 10, obtemos:


(A) 61680

3 Convertendo (1101011101)2 para a base octal, obtemos:


(D) (1535)8

4 O nmero 715 na base decimal corresponde a:


(A) (1011001011)2

5 O nmero (3F)16 corresponde a:


(B) (63)10

6 O nmero (3E8)16 corresponde a:


(E) (1000)10

7 Convertendo 12345 decimal para hexadecimal obtemos:


(D) (3039)16

8 Convertendo 12346 decimal para binrio obtemos:


(E) (11000000111010)2

9 (BAC)16 convertido para o sistema binrio :


(A) (101110101100)2

10 O nmero (0110110011111001)2 corresponde a:


(D) (6CF9)16

11 O nmero (712)8 convertido para o sistema binrio :


(D) (111001010)2

12 Convertendo (5ABA)16 para a base 5, obtemos:


(C) (1220401)5

13 O nmero (1422)10, ao ser convertido para as bases binria, octal e hexadecimal, resulta,
respectivamente em:
(B) (10110001110)2, (2616)8 e (58E)16

14 O resultado da operao (111011101)2 + (10101011)2 :


(A) (1010001000)2

15 Ao efetuarmos a operao (111011101)2 + (10101011)2 obtemos:


(C) (648)10

16 A operao realizada no sistema binrio de 1011101 - 101100,101, resulta:


(A) (48,375)10

17 O resultado da operao ((10011)2+(10100)2) x (101)2, no sistema hexadecimal, :


(B) (C3)16

18 Considere a operao (1101110)2 + (ABC)16. Seu resultado, no sistema decimal, :


(B) (2858)10

19 Uma regra da lgebra booleana afirma que:


(E) Uma varivel negada duas vezes volta a ser a prpria varivel
20 Uma porta COINCIDNCIA equivale a:
(C) Uma porta XOR negada.

21 Numa porta lgica XOR de duas entradas, a entrada A sempre "1" e a entrada B binria.
A sada S :
(B) S = ~B

22 O circuito abaixo utiliza dois circuitos integrados (CIs) disponveis comercialmente, o TTL
7408 e o TTL 7432. Com base nas ligaes entre as portas dos CIs, as sadas Y1 e Y2 saro,
respectivamente:

(D) Y1 = (A ^ B) v C

Y2 = (Q ^ P) v P

23 Considere um circuito lgico formado pela expresso (A E B) OU (A OU C). A sada deste


circuito ser Falsa sempre que:
(B) A e C forem ambos falsos.

24 Na Lgica Matemtica temos um operador binrio chamado dupla implicao () cuja regra
pode ser resumida em: "a sada verdadeira quando ambas as entradas tm valores lgicos
iguais". Este operador equivale porta lgica:
(D) NXOR

25 A expresso booleana A(A + AB) , quando minimizada, :


(D) A

26 O bloco indicado por X na figura abaixo representa quatro circuitos que tm como entrada A
e B, e cujas sadas so apresentadas na tabela abaixo. As expresses lgicas das sadas Y1 e
Y2 em funo de A e B, so:
A B I II III IV Y1 Y2
0 0 0 1 1 0
0 1 1 0 0 1
1 0 1 1 0 0
1 1 1 1 1 1

(B) Y1 = A e Y2 = ~A ^ B

27 Uma forma simplificada da expresso (A ^ B ^ C) v (~A ^ C) v (C ^ B) v ~B :


(D) (B ^(~A v C )) v ~B

28 Para o circuto abaixo, podemos afirmar que a sada:

(B) Ser sempre "0"

29 Qual das expresses lgicas no apresenta a sada indicada na tabela abaixo?

A B C S
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 0
1 1 1 1
(E) S = C' + (A B)

30 Qual das tabelas verdade abaixo representa a sada Y do circuito abaixo?

(C)
A B C Y
0 0 0 1
0 0 1 0
0 1 0 1
0 1 1 0
1 0 0 1
1 0 1 0
1 1 0 0
1 1 1 1 31 Considere o mapa de Karnaugh apresentado abaixo. No uma
sada possvel para o circuito:

32 Considere a expresso para a sada S, indicada abaixo, em funo das entradas A, B e C.

A forma mais simplificada possvel para esta sada :

(C)

33 A expresso lgica pode ser simplificada como sendo:


(C) ~A
34 A expresso simplificada que daria a mesma sada que o circuito abaixo :

(E) A+C

35 A expresso que resulta nos avlores apresentados na tabela abaixo :

A B C D Y
0 0 0 0 0
0 0 0 1 0
0 0 1 0 1
0 0 1 1 1
0 1 0 0 0
0 1 0 1 0
0 1 1 0 1
0 1 1 1 1
1 0 0 0 1
1 0 0 1 1
1 0 1 0 1
1 0 1 1 1
1 1 0 0 0
1 1 0 1 0
1 1 1 0 0
1 1 1 1 0

(D) A'C + AB'

36 O circuito lgico que apresenta a sada a seguir :


A B C D Y (Sada)
0 0 0 0 1
0 0 0 1 1
0 0 1 0 1
0 0 1 1 1
0 1 0 0 1
0 1 0 1 0
0 1 1 0 0
0 1 1 1 1
1 0 0 0 1
1 0 0 1 0
1 0 1 0 0
1 0 1 1 1
1 1 0 0 1
1 1 0 1 0
1 1 1 0 0
1 1 1 1 1

(E)

37 A expresso lgica resultante do Mapa de Karnaugh abaixo :

(C) A'B' + CD' + AC


38 Considere o circuito com entradas A, B e C indicado pelo mapa de Karnaugh abaixo.
Assinale a alternatiiva que indica o menor nmero necessrio de portas lgicas para construir,
na sua verso mais simplificada, um circuito com esta sada.

(A) Uma.

39 A sada de um codificador do cdigo excesso 3, cuja tabela apresentada a seguir, :

Excesso 3
Decimal Canal Canal Canal Canal
8 4 2 1
0 0 0 1 1
1 0 1 0 0
2 0 1 0 1
3 0 1 1 0
4 0 1 1 1
5 1 0 0 0
6 1 0 0 1
7 1 0 1 0
8 1 0 1 1
9 1 1 0 0

(C) Canal 8 = E5 + E6 + E7+ E8 + E9

Canal 4 = E1 + E2 + E3+ E4 + E9

Canal 2 = E0 + E3 + E4 + E7 + E8

Canal 1= E0 + E2 + E4+ E6 + E8
40 So apresentadas abaixo as quatro primeiras sadas de um circuito decodificador. Podemos
afirmar que:

(C) se trata do cdigo BCH.

41 Considere a tabela verdade de um circuito codificador apresentada abaixo:

As sadas S1, S2 e S3 sero dadas por:

(B) S1 = E0 + E2 + E3
S2 = E1 + E2 + E3
S3 = E0 + E1 + E3

42 A imagem abaixo apresenta um decodificador 8421. Assinale a alternativa correta sobre este
decodificador.
(E) Ele converte entradas binrias em sadas decimais.

43 Um circuito "meio somador" recebe este nome porque:


(C) realiza apenas a soma de dois nmeros de um bit cada

44 Considerando que um circuito meio somador possui duas portas lgicas, um circuito para
realizar a soma de dois nmeros de 4 bits ter:
(E) 9 portas lgicas

45 A figura abaixo apresenta um circuito subtrator. possvel afirmar que:

(C) um circuito que subtrai dois nmeros de um bit, recebendo um valor de um nmero anterior
("vem-um").

46 Um problema ao se projetar ciruitos somadores o chamado erro devido ao overflow. No que este
problema consiste?
(C) Este erro ocorre quando o resultado de uma soma resulta em um valor maior do que o
comportado pela sada do circuito.

47 Considere um circuito meio somador (figura 1) e um circuito meio subtrator (figura 2). As
sadas S1 e S2 sero iguais em ambos os circuitos quando:
Figura 1: Circuito meio somador.

Figura 2: Circuito meio subtrator.

(B) A=B=0.

48 (Concurso para Auditor Fiscal de Tributos Estaduais - SEFAZ-PB - FCC - 2006)

O sistema bsico de registro de informaes em um computador o binrio. Sendo assim, o


nmero binrio 0011011101 corresponde ao decimal:

(D) 221

49 (Concurso para Analista de Sistemas - Tipo 1 - CODESP-SP - FGV - 2010)

Se o sistema decimal utilizado pelos seres humanos, o sistema binrio constitui a base para
a representao da informao nos computadores. Nesse contexto, um equipamento dispe de
trs displays, o primeiro que mostra nmeros em formato decimal, o segundo em binrio e o
terceiro em hexadecimal, havendo uma correspondncia entre as representaes. Se o display
decimal mostra o nmero 250, os equivalentes em binrio e em hexadecimal mostraro,
respectivamente,

(A) 11111010 e FA.

50 (Concurso para Analista Judicirio (Oficial Avaliador) - TRT 17 Regio - FCC - 1999)

O nmero AC386264, escrito em hexadecimal, equivalente em binrio a:


(E) 10101100001110000110001001100100

51 (Concurso para Tcnico Cientfico - Direito - Banco da Amaznia - CESPE - 2007)

Como os computadores so binrios, todas as indicaes numricas referem-se a potncias


de 2; por essa razo, o k representa 1.024 unidades ou a dcima potncia de 2, ou 2 10. O giga,
ou simplesmente G, representa:
(E) 1.073.741.824.
52 (Concurso para Analista Judicirio - TRF 1 Regio - FCC - 2001)

O resultado de X na expresso (1011011011) 2= (X)16, :


(D) 2DB.

53 (Concurso para Procurador - Prefeitura do Recife - FCC - 2003)

A opo que indica os valores decimais correspondentes ao nmero binrio 10001111 e ao


nmero hexadecimal 2A3C, respectivamente, :
(B) 143 ; 10812.

54 (Concurso para Tcnico Cientfico - Direito - Banco da Amaznia - CESPE - 2007)

Considerando o valor numrico decimal 496, o valor da base b, na qual esse mesmo nmero
est representado pelo valor (1306)b:
(B) 7.

55 (Concurso para Analista Judicirio - TRT - 4 Regio (RS) - FCC - 2011)

No Brasil, o sistema monetrio adotado o decimal. Por exemplo:


205,42 reais = (2 102 + 0 101 + 5 100 + 4 10-1 + 2 10-2) reais. Suponha que em certo pas, em que a moeda
vigente o mumu, o sistema monetrio seja binrio. O exemplo seguinte mostra como converter certa quantia, dada em
mumus, para reais:

110,01 mumus = (1 22 + 1 21 + 0 20 + 0 2-1 + 1 2-2) reais = 6,25 reais Com base nessas informaes, se um
brasileiro em viagem a esse pas quiser converter 385,50 reais para a moeda local, a quantia que ele receber, em
mumus, :

(B) 110 000 001,1.

56 (Concurso para Tcnico Judicirio - TRE (AM) - FCC - 2003)

Supondo que a operao aritmtica de multiplicao entre os nmeros binrios positivos 01101101 e 00110011 realizada
em 16 bits, assinale a opo que apresenta o resultado correto na base 10.
(D) 5559

57 (Concurso pra Tcnico Judicirio - TRE (AM) - FCC - 2003)

Sabendo que o caractere 'a' representado em ASCII pelo valor 61 hexadecimal, determine o valor em binrio associado
ao caractere 'z' na representao ASCII.
(D) 0111 1010

58 (Concurso para Analista Judicirio - TRF 4 Regio - FCC - 2004)

Considere a seguinte operao de simples subtrao feita entre elementos codificados no sistema hexadecimal: DEF -
ABC. Os respectivos resultados dessa subtrao nos sistemas decimal e binrio de mais baixa ordem
(D) 819 e 1100110011.

59 (Concurso para Analista Judicirio - TRT 9 Regio - FCC - 2004)

Ao analisar um erro de programa em um mapa de memria foi necessrio encontrar a instruo errada. Para tanto,
somou-se o endereo binrio de deslocamento que era 11001, da mais baixa ordem, ao decimal 346 para obter o
endereo exato de onde estava armazenada a instruo que gerou o erro. Desta forma, o hexadecimal resultante da soma
:
(A) 173.

60 (Concurso para Analista Judicirio - TRT 22 Regio - FCC - 2004)

Durante o processamento de um programa no computador ocorreu um Abnormal End (ou, abreviadamente, "Abend" ou,
ainda, um system crash) sendo exibido no dump de memria o endereo relativo do ponto de crash em hexadecimal,
equivalente ao decimal 43 multiplicado pelo binrio de mais baixa ordem 1110. O sistema operacional em que estava
sendo processado o programa do tipo multitasking operating system e processava diversos programas simultaneamente
quando ocorreu o problema que causou a descarga. O endereo hexadecimal exibido foi:
(C) 25A

61 (Concurso para Analista Judicirio - TRE (AM) - FCC - 2003)


Quando se utiliza um sistema numrico de base superior a 10 possvel maiores grandezas com a mesma quantidade de
caracteres. Um bom exemplo o sistema hexadecimal, ou base 16. Considerando o sistema de numerao base 16 e as
operaes aritmticas bsicas correto afirmar que
(B) 0101 * 0019 = 1919.

62 (Concurso para Tcnico Judicirio - TRE (AM) - FCC - 2003)

Em palavras de 16 bits, a faixa de valores cobertos pela representao complemento-a-dois (ou complemento- de-dois,
segundo alguns autores) para nmeros inteiros positivos e negativos de:
(A) -32768 a +32767.

63 (ENADE - Computao - 2008)

Deseja-se projetar um bloco lgico do tipo look-up table que far parte de um dispositivo lgico programvel. O bloco
lgico, ilustrado abaixo, deve produzir em sua sada qualquer uma das diferentes funes lgicas possveis envolvendo
trs entradas de dados, dependendo dos valores lgicos aplicados a n sinais binrios de controle.

Para esse bloco lgico, qual o menor valor de n que pode ser usado para selecionar uma das diferentes funes lgicas
possveis?

(B) 8.

64 (ENADE - Computao - 2005)


Joo, ao tentar consertar o mdulo eletrnico de um carrinho de brinquedos, levantou as caractersticas de um pequeno
circuito digital incluso no mdulo. Verificou que o circuito tinha dois bits de entrada, x0 e x1, e um bit de sada. Os
bits x0 e x1 eram utilizados para representar valores de inteiros de 0 a 3 (x0, o bit menos significativo e x1, o bit
mais significativo).
Aps testes, Joo verificou que a sada do circuito 0 para todos os valores de entrada, exceto para o valor 2.

Qual das expresses a seguir representa adequadamente o circuito analisado por Joo?
(C) (not x0) and x1

65 (ENADE - Engenharia - 2005)

Considere o texto e os objetos apresentados a seguir.


Os circuitos lgicos podem ser classificados como combinacionais ou seqenciais. Nos circuitos combinacionais, a sada
uma mera combinao lgica dos sinais de entrada. Nos circuitos seqenciais, a seqncia dos sinais de entrada
influencia a sada. Em outras palavras, os circuitos seqenciais guardam uma memria do passado e os combinacionais,
no.
Identificando a Lgica Combinacional pela letra C e a Lgica Seqencial pela letra S, as lgicas utilizadas pelos objetos
acima representados seriam modeladas, respectivamente, como:

(D) S - C - S

66 (ENADE - Engenharia - 2005)

Uma agncia bancria, com expediente de 10h at 16h, tem dois gerentes. Por motivos de segurana, cada gerente
possui uma chave do cofre, cuja abertura est submetida a restries de tempo. Durante o expediente, qualquer dos
gerentes pode abrir o cofre; entretanto, fora do expediente, preciso a presena de ambos. O quadro apresenta os
valores lgicos de duas variveis (T16 e T10) que permitem identificar o horrio de funcionamento.

Representando a presena de cada gerente pelas variveis lgicas G1 e G2, qual a expresso lgica que habilita a
abertura do cofre?

(A)

67 (Concurso para Analista de Treinamento - ELETRONORTE - NCE - 2006)

Para implementar uma porta OU de duas entradas, usando apenas portas No-E de duas entradas, so necessrias e
suficientes:
(B) 3 portas

68 (Concurso para Professor de Ensino Tcnico e Tecnolgico, rea de Eletrotcnica - UTFPR - 2010)

Identifique entre as 5 opes diferentes qual a Tabela Verdade que corresponde ao circuito abaixo:
ENTRADAS (a) (b) (c) (d) (e)
A B S1 S2 S3 S1 S2 S3 S1 S2 S3 S1 S2 S3 S1 S2 S3
0 0 1 0 1 0 1 0 0 1 0 1 0 0 0 0 1
0 1 0 0 1 1 1 1 1 0 1 0 0 1 1 0 0
1 0 0 0 0 1 1 0 1 0 0 0 1 0 1 1 0
1 1 1 1 1 1 0 1 0 1 0 1 0 0 1 1 0

69 (Adaptado do Concurso para Cargos Tcnico-Administrativos em Educao IFSULDEMINAS 2012)

O circuito abaixo utiliza portas inversoras a coletor aberto para implementar lgica combinacional. Para o arranjo
apresentado, qual a lgica implementada?

(D)
70 (Concurso para Docente, rea de Eletrnica - CEFET (AL) - 2010)

(D)

71 (ENADE - Computao - 2005)

Considere o circuito combinacional ilustrado acima, que apresenta a, b e c como sinais de entrada e s como sinal de
sada. A equao booleana mnima que descreve a funo desse circuito igual a:

(A) s = a or not(b) or c.

72 (ENADE - Computao - 2008)


Considere o bloco decodificador ilustrado acima, o qual opera segundo a tabela apresentada. Em cada item a seguir,
julgue se a funo lgica mostrada corresponde ao circuito lgico a ela associado.

Assinale a opo correta.


(E) Todos os itens esto certos.

73 (ENADE - Engenharia - 2011)

Alguns aquecedores solares usam uma bomba para forar a circulao da gua. Nesses aquecedores, h dois
sensores de temperatura: um localizado no interior de uma das placas e outro localizado no interior do boiler (reservatrio
de gua quente). Um circuito lgico que
controla o acionamento da bomba recebe quatro sinais nesse tipo de sistema:

sinal A: ser nvel ALTO sempre que a temperatura da placa estiver abaixo de 4oC, servindo para evitar o
congelamento;

sinal B: ser nvel ALTO sempre que a temperatura das placas estiver acima de 70oC, servindo para evitar
sobreaquecimento;

sinal C: ser nvel ALTO sempre que a diferena de temperatura entre a gua das placas e a do boiler estiver acima
de 5oC, servindo para forar a circulao;

sinal M: ser nvel BAIXO sempre que o sistema estiver operando em modo automtico e ser nvel ALTO se estiver
operando em modo manual.

O circuito lgico citado dever enviar um sinal nvel ALTO para o sistema de acionamento da bomba sempre que o sinal M
estiver em modo automtico, e ocorrer pelo menos um dos seguintes eventos: a temperatura das placas for inferior a 4oC;
a temperatura das placas for superior a 70oC; a diferena entre ambas for superior a 5oC.

Nessa situao, qual a equao lgica do sinal de sada Y do circuito lgico?

(D)
74 (Concurso para Analista de Treinamento - ELETRONORTE - NCE - 2006)

A expresso lgica X + X Y + (X + W) + (Y W + Z) est simplificada em


(D) X + (Y W + Z)
58 (Concurso para Professor de Ensino Tcnico e Tecnolgico, rea de Eletrotcnica - UTFPR - 2010)
Dada a tabela abaixo:
A B C F1 F2 F3 F4 F5
0 0 0 0 1 0 0 1
0 0 1 0 0 0 1 1
0 1 0 1 1 0 0 1
0 1 1 1 0 1 1 0
1 0 0 1 0 1 0 0
1 0 1 1 1 1 1 0
1 1 0 0 1 1 1 0
1 1 1 0 1 1 0 0

Assinale a alternativa correta.


(B) F3 representa a funo lgica F = A + (B C).

75 (Adaptado do Concurso para Cargos Tcnico-Administrativos em Educao IFSULDEMINAS 2012)

Em um dado sistema de alarme, o sinal de alerta, Z, obedece seguinte funo combinacional:

Suponha que o alarme esteja implementado utilizando apenas um CI 7400 (4 portas No-E de duas entradas cada) e um
CI 7402 (4 portas No-Ou de duas entradas cada). Nesse caso, quantas portas lgicas esto disponveis, ou seja, no
esto sendo utilizadas?
(B) 3

76 (ENADE - Computao - 2011)

Considere a seguinte tabela verdade, na qual esto definidas quatro entradas A, B, C e D e uma sada S.

A menor expresso de chaveamento representada por uma soma de produtos correspondente sada S
(C) AD + ABD + ABC + ABC.

77 (Concurso para Docente, rea de Eletrnica - CEFET (AL) - 2011)

Assinale a expresso simplificada da sada S do circuito lgico da Fig. 1.


(D)
78 (Concurso para Tcnico de Telecomunicaes Jnior - Petrobras - CESGRANRIO - 2010)

A figura acima apresenta a tabela verdade do sinal digital D, em funo dos sinais de entrada A, B e C. A expresso
booleana simplificada do sinal D :

(E)

79 (Concurso para Tcnico Ministerial Especializado em Eletrnica - MPE(TO) - UFT/COPESE - 2012)

A funo F= A + BC est representada na alternativa:

(C)

80 (POSCOMP - 2009)
Considere o circuito digital abaixo

Qual o valor de Q?
(E) B(A+C)
81 (Concurso para Pesquisador-Tecnologista em Metrologia e Qualidade - INMETRO - CESPE/UNB - 2009)

No circuito acima, se A = 1, B = 0 e C = 1, ento X, Y e Z sero, respectivamente,


(A) 0, 0 e 0.

82 (Concurso para Analista Judicirio - Engenharia Eltrica - TRT - 23 Regio (MT) - FCC - 2011)

Esto corretamente apresentadas duas condies de entrada e seus respectivos nveis lgicos de sada em:

(C) X Y Z S X Y Z S
0 1 1 1 1 0 1 0

83 (Concurso para Engenheiro Eltrico - Agente de Defensoria - DPE-SP - FCC - 2010)

Analise o circuito lgico dado abaixo:

Que coluna de sada da tabela-verdade possui os nveis lgicos do circuito?


(B) II

84 (Concurso para Analista Judicirio - Engenharia Eltrica - TRT - 3 Regio (MG) - FCC - 2009)

A Expresso lgica encontra-se simplificada em

(E)

84 (Concurso para Tcnico em Eletrnica- UFGD/HU - 2011)

Observe a seguinte figura.

Considerando o circuito lgico combinacional apresentado, assinale a alternativa que representa a sada S.

(E)

85 (ENADE Computao - 2008)

No circuito acima, que possui cinco entradas A, B, C, D e E e uma sada f (A, B, C, D, E), qual opo apresenta uma
expresso lgica equivalente funo f (A, B, C, D, E)?

(E)

86 (Concurso para Tcnico Ministerial Especializado em Eletrnica - MPE(TO) - UFT/COPESE - 2012)

A expresso mnima para o mapa K mostrado na figura a seguir apresentada na alternativa:


87 (POSCOMP - 2008)

Considerando o circuito digital mostrado, analise as seguintes afirmativas.

I. A funo booleana implementada pelo circuito pode ser definida por: S = AB+CD+E
II. A funo booleana implementada pelo circuito pode ser definida por: S = (A+B)(C+D)E
III. A funo booleana implementada pelo circuito pode ser definida por: S = (ABC) + (DE)

A anlise permite concluir que:


(B) nenhuma das afirmativas verdadeira.

88 (POSCOMP - 2007)
Observe o circuito lgico abaixo.

A expresso booleana de sada S do circuito representado :

89 (Concurso para Engenheiro Eletrnico - INFRAERO - FCC - 2011)

A expresso est corretamente simplificada em:


(D) 1
90 (Concurso para Analista Judicirio - Engenharia Eltrica - TRT - 8 Regio (PA e AP) - FCC - 2010)

A expresso lgica da sada T encontra-se simplificada em:


(A)

91 (Concurso para Engenheiro Eletrnico - METR-SP - FCC - 2010)

A expresso lgica simplificada do circuito abaixo corresponde a:

(B)

92 (Concurso para Analista Judicirio - Engenharia Eltrica TRT - 4 REGIO (RS) - FCC -2009)

A expresso booleana da sada S, de acordo com a tabela- verdade abaixo :

(C)

93 (ENADE - Engenharia - 2005)

A figura abaixo apresenta um circuito bsico para construo de mquinas seqenciais.

Com relao a este circuito, tem-se que:


(D) na transio de SR = 11 para SR = 00, Q indeterminado.

94 (Concurso para Tcnico de Telecomunicaes Jnior - Petrobras - CESGRANRIO - 2010)


As entradas A, B, C e D controlam o funcionamento do display de sete segmentos (a,b,c, . . . , g) mostrados na figura
acima. O sinal A corresponde ao bit mais significativo do cdigo fornecido na entrada do circuito lgico. Considera-se que,
para valores maiores do que 9 na entrada, o smbolo E deve ser mostrado pelo display e que, para mostrar o
algarismo 1 no display, deve-se acender os segmentos b e d. A expresso booleana em funo dos sinais de entrada para
o acendimento do segmento b :

(C)

95 (CONSEPE -2008)
Numa loja existem trs sensores: de fumaa, de movimento de pessoas e de porta aberta. Qualquer um desses sensores,
quando detecta alguma das situaes para as quais foram projetados, envia um sinal com nvel lgico alto (A=1 para
fumaa, B=1 para movimento e C=1 para porta aberta). Entretanto, apenas a informao referente existncia de fumaa
na loja dever automaticamente acionar o corpo de bombeiros, via comando Y.

Admitindo-se que, nas situaes em que o corpo de bombeiros deve ser acionado, a sada referente ao comando dever
estar em nvel lgico alto (Y=1), assinale a expresso lgica que representa corretamente o acionamento do corpo de
bombeiros.

(D)

96 (Concurso para Tcnico em Eletrnica- UFGD/HU - 2011)

A figura a seguir representa um tanque industrial com dois sensores de nvel, um boto de acionamento com trava, uma
bomba dgua e uma vlvula que libera o escoamento de gua. Ao pressionar o boto de acionamento, o tanque comea
encher e, ao pression-lo novamente, o boto solta-se e o tanque comea a esvaziar-se.

Convenes:
Considerando que a gua no transborda o tanque e a vlvula de escoamento estar desligada quando o tanque estiver
vazio, assinale a alternativa que representa a tabela-verdade desse sistema.

(B)

97 (Concurso para Professor Docente I de Educao Profissional - Secretaria de Estado da Educao (RJ) - CEPERJ -
2010)

Observe o circuito combinacional apresentado abaixo.

Trata-se da estrutura tpica de um circuito:


(E) codificador

98 O display de um elevador consiste de cinco segmentos, conforme indicado na figura a seguir:

Este circuito tem como entrada um vetor de dois bits, cuja codificao de sada indicada na tabela abaixo:
Qual a tabela-verdade corresponde ao circuito codificador do elevador (A corresponde ao primeiro e B corresponde ao
segundo dgito)?

99
O circuito apresentado corresponde a um:
(C) Decodificador com 3 bits de entrada e 8 sadas.

100 Um circuito digital ir mostrar as letras de A a J em um display de 7-segmentos. O circuito ter 4 entradas WXYZ que
representam os 4 ltimos bits do cdigo ASCII para a letra que dever ser mostrada. Por exemplo, se WXYZ = 0001, a
letra A aparecer no display. As letras devero ser mostradas como indicado na figura abaixo.
Podemos concluir que o circuito proposto se trata de um codificador com:
(D) 4 entradas e 7 sadas.

101 (Concurso para Tcnico Ministerial Especializado em Eletrnica - MPE(TO) - UFT/COPESE - 2012)

Um circuito somador de 8 bits realiza a soma de dois nmeros, utilizando dois registradores, A e B, armazenando
o resultado no registrador A (acumulador).
Um tcnico testou um CI somador realizando a soma dos nmeros decimais +23 e -44 em Complemento de dois.
Obteve como resultado:
(D) 11101011

87 (adapatado do concurso para Tcnico de Sistema Eltrico - CEMIG - FUNDEP -2012)

Analise o seguinte circuito lgico.

Esse circuito pode ser utilizado como um


(D) meio somador.

102 (Adaptado do concurso para Magistrio - Eletroeletrnica - IFRN - DIGPE/IFRN - 2009)

Observe o circuito aritmtico a seguir.


correto afirmar, com certeza, que ele um circuito
(A) somador.

89 (Concurso para Tcnico Eletrnico - CBPF/MCT - 2012)

O circuito ao lado representa:


(E) Somador completo.

103 Concurso para Tcnico de Laboratrio - LNA/MCT - 2012)

Um somador binrio recebe como entradas A=1011 e B=0110 (considere que o bit
menos significativo o mais direita). O valor de sada, que a soma binria das
entradas, ser:
(E) 10001

104 Um circuito digital apresenta a sada indicada na tabela abaixo.

Em relao sada, pode-se afirmar que:


(C) resultado do produto da entrada C pela soma das entradas A e B.

105 Considere as seguintes afirmaes sobre soma de nmeros binrios:

I) Ao se representar nmeros binrios no formato de complemento-de-2, torna-se possvel realizar a soma de um nmero
positivo com um nmero negativo, o que permite a no utilizao de circuitos subtratores.

II) Um circuito que some dois nmeros de N bits precisar ter N+1 sadas.
III) O erro de overflow ocorre apenas em circuitos somadores, e o erro de underflow apenas em circuitos subtratores.

Esto corretas:
(C) As afirmaes I e II

106 Existem dois circuitos aritmticos que recebem os nome de meio-somador e meio-subtrator. Estes nomes so
devidos:
(E) Ao fato de ambos realizarem operaes com duas entradas de apens um bit, e poderem ser conbinados para
formarem circuitos somadores e subtratores maiores.