Vous êtes sur la page 1sur 15

1) Del manual del C.I.

defina lo siguiente:

Niveles lgicos TTL.


Las grficas representan los niveles lgicos del Voltaje para los
circuitos integrados TTL. Donde en la entrada, un 0 est representado
por cualquiera valor entre 0 y 0.8V, y un 1 por cualquier valor entre 2
y 5V. En la salida, un 0 est representado por valores entre 0 y 0.4V, y
un 1 por valores entre 2.4 y 5V.

Niveles lgicos CMOS:


En la grfica vemos la representacin de los niveles lgicos para los
integrados CMOS.
Donde en la entrada, un 0 est representado por cualquiera valor
entre 0 y 1.5V, y un 1 por cualquier valor entre 3.5 y 5V. En la salida,
un 0 est representado por valores entre 0 y 0.1V, y un 1 por valores
entre 4.9 y 5V.
Inmunidad al ruido: Al ruido se le considera como cualquier
perturbacin involuntaria que puede originar un cambio no deseado
en la salida del circuito. Los circuitos lgicos deben tener cierta
inmunidad al ruido la cual es definida como la capacidad para tolerar
fluctuaciones en la tensin no deseadas en sus entradas sin que
cambie el estado de la salida.
Margen del ruido: Es el mximo voltaje de ruido agregado a la seal
de entrada de un circuito digital para que no cause un cambio
indeseable a la salida del circuito. Hay 2 tipos de ruido que deben
considerarse:
- Ruido DC, causado por la desviacin en los niveles de voltaje de la
seal.
- Ruido AC, es el pulso aleatorio que puede ser creado por otras
seales conmutadas.
Disipacin de potencia: Es la potencia suministrada necesaria para
operar la compuerta. Este parmetro se expresa en mili vatios (mW) y
representa la potencia real designada por la compuerta.
Retardo de propagacin: Es el tiempo promedio de demora en la
transicin de propagacin de una seal de la entrada a la salida,
cuando las seales binarias cambian de valor. Se expresa en
nanosegundos.
Producto velocidad-potencia: El parmetro SPP por sus siglas en
ingles es el producto de retardo de propagacin por la disipacin de
potencia. Sirve para comparar distintas series de dispositivos lgicos,
es por tanto una energa y se expresa en julios.
Fan in y Fan out: El Fan-in se refiere a la cantidad de entradas que puede
tener una compuerta de determinada familia lgica y se encuentra
estrechamente relacionada con la capacidad de esta familia para absorber la
corriente que otras compuertas de una etapa anterior le suministren. En
principio se podran disear compuertas con un gran nmero de entradas
pero esto implica el uso de ms transistores lo que provoca un aumento en
el tiempo de propagacin.
El Fan-out de una compuerta lgica es la cantidad de entradas que puede
controlar la compuerta sin exceder sus especificaciones de carga en el peor
de los casos. El Fan-out depende no solamente de las caractersticas de la
salida, sino tambin de las entradas que se estn controlando. El Fan out
debe analizarse considerando los estados de salida, ALTO o BAJO.
Diego Ramos Lama 20122058H

2) Dibuje el circuito analgico TTL de las siguientes compuertas: INVERSOR,


NAND, NOR, AND, OR y un INVERSOR COLECTOR ABIERTO.
3) Utilizando el manual de C.I. TTL, verifique en el laboratorio la lgica de
funcionamiento de los siguiente C.I. verificando su tabla de funcionamiento.
Or de 2 entradas

Or exckusivo

4) Implemente en el laboratorio el circuito lgico mostrado y haciendo uso


de una tabla de combinaciones hallar el valor de f(w,x,y,z). Verifique los
valores tericos con los obtenidos en el laboratorio. Considere la entrada w
la ms significativa.
A B C S
0 0 0 1
0 0 1 0
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 1
1 1 1 0
W Z Y X F(w,x,y,z)
0 0 0 0 1
0 0 0 1 1
0 0 1 0 1
0 0 1 1 1
0 1 0 0 0
0 1 0 1 0
0 1 1 0 0
0 1 1 1 0
1 0 0 0 0
1 0 0 1 0
1 0 1 0 0
1 0 1 1 0
1 1 0 0 0
1 1 0 1 1
1 1 1 0 1
1 1 1 1 1

5) Determine su tabla de combinaciones. Verifique el funcionamiento en el


laboratorio, donde A es la posicin mas significativa.
Tabla de verdad:
6) Implementar en el laboratorio el circuito lgico mostrado en la figura,
llenar una tabla de combinaciones, y determinar S y K. contrastar los
valores tericos y prcticos.
Tabla de Verdad:
A B C S K
0 0 0 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1
S= A (B C)

K= B C A B C=B C A+ B C

7) Determine la funcin Booleana de salida en el circuito mostrado,


indicando la tabla de combinaciones. Verificar en el laboratorio su
funcionamiento, donde X es la entrada ms significativa, siguiendo A, B y C
en ese orden. Determine los valores de S y K.
Tabla de verdad:

A B C X S K
0 0 0 0 0 0
0 0 0 1 0 0
0 0 1 0 1 0
0 0 1 1 1 1
0 1 0 0 1 0
0 1 0 1 1 1
0 1 1 0 0 1
0 1 1 1 0 1
1 0 0 0 1 0
1 0 0 1 1 0
1 0 1 0 0 1
1 0 1 1 0 0
1 1 0 0 0 1
1 1 0 1 0 0
1 1 1 0 1 1
1 1 1 1 1 1

S= A (B C)

B C
(A X )

B C

K =
8) Obtenga la curva de transferencia de la puerta NAND a partir del C.I.
74LS00.
Trace la funcin de transferencia, variando V1 desde 0V a 5V, en pasos de
0,1V.
9) Obtenga la curva de transferencia de la puerta mostrada en el
osciloscopio
1. Para una fuente de 10Vp

2. Para una fuente de 5Vp


El Vo (de amarillo) siempre
esta en 5 volts, dando una forma tipo onda cuadrada, con ello se
observa que la compuerta NAND da 5 volts en salida.
Haciendo su curva de transferencia para una fuente mayor a 2.5V, se
observa por el osciloscopio que:

V 1> 2.5 v Vo=0

V 1 2.5 v Vo=5 v

Entonces la curva de transferencia queda:

3. Para el caso de la fuente 2.5Vp


Para este caso se observa que del NAND sale 5V constante, entonces
su curva de transferencia queda se la siguiente manera

10) Usando el circuito d la figura, ajuste P1 para que V IL sea 0.8V,

ajuste P2 para que I OH sea 400uA. Medir V OH . Ponga el

miliampermetro en el pin de entrada de la compuerta y mida I IL .


Conecte las dos entradas de cada una de las cuatro compuertas que tiene
este circuito integrado a cero volts(tierra) y mida I CCH

El V OH 5 v

I IL =0.111uA 0

Hallando el I CCH

Vous aimerez peut-être aussi