Académique Documents
Professionnel Documents
Culture Documents
< 1
E
que se utiliza para el control de una seal de salida mediante la
STE documento contiene el proceso de diseo y
excitacin de los materiales internos con una seal de entrada.
construccin de un circuito que simula el proceso de
encendido y apagado de una vela. Se simula el
proceso con una fuente de 5v dc y un temporizador utilizando
El transistor funciona con la polaridad de elementos que son
circuito integrado LM 555. Se realiza la simulacin utilizando
cargados elctricamente y dependiendo de la excitacin
el circuito integrado 74LS74 el cual contiene internamente dos
permiten o no el flujo de electrones. Este elemento
Flip Flops tipo D. Se simula el circuito en el software proteus
revolucion la electrnica y se encuentra en todos los aparatos
y se realizan las pruebas de funcionamiento.
utilizados por la industria. El transistor posee 3 terminales
donde se conecta dichos terminales, estos terminales son:
II. DESCRIPCIN DEL PROBLEMA Y DEFINICIONES
conexin entre emisor y colector se comporta como circuito 150C (1500 mV). Su precisin a temperatura ambiente es de
abierto. 0,5C.
Ib=Ic=Ie=0
Saturacin: Cuando por la base circula una corriente se
aprecia un incremento considerable de corriente. En este caso
el transistor entre colector y emisor se comporta como un
interruptor cerrado. Se puede decir que la tensin de la batera
se encuentra en la carga conectada al colector.
Se modela teniendo como base las siguientes consideraciones: Para poder realizar el apagado de la vela con dos soplidos se
recoge la informacin de la variable B. Dicha variable deber
Se enva una seal del LM35 de voltaje al acercarse la tener el siguiente comportamiento.
mechera en el. Este se conectara a la base de un tiristor el cual
permitir el flujo de corriente al circuito de la vela. Esto B=Sin soplar-soplado sin soplar-soplado
permitir el enclavamiento del circuito. Y La vela se
encendera a travs de un rele normalmente cerrado. Esto ser:
B= (0,1,0,1)
realizar la maquina mealing, adems se utilizaran los flips El clculo inicial indic que la resistencia de base era
flops tipo D. El siguiente cuadro resume el comportamiento de de 1.5 k . Aunque se realiz el diseo con una
la variable: resistencia base de 1 k y el circuito funcion.
Esto podra explicarse ya que el voltaje de trabajo es
diferente al entregado en el data sheet.
E Q1 Q2 S Q1N+ Q2N+ D1 D2
Se podra modelar el circuito cuando se active la
1 1
fotorresistencia active el rel. Sera til en
0 0 0 0 0 1 0 1
aplicaciones como bombas o motores que trabajasen
1 0 1 0 1 1 1 1
en el da.
0 1 1 0 1 0 1 0
Se podra utilizar cualquier otro
1 1 0 1 0 0 0 0
transistor con el bc548 u otro
tipo como NPN O PNP. La
Se realiza el diagrama de Karnaut se realiza con los siguientes:
aplicacin permitira su
utilizacin con baja potencia.
E/ La corriente de base es 6.35%
Q1Q0 00 01 11 10 respecto a la corriente del
1 0 X 0 X colector. Lo cual contradice la teora que indica que
0 X 0 X 1 la corriente de base tiende a cero.
REFERENCIAS
2
S=EQ 1 Q [1] www.electronicafacil.net/tutoriales/El-transistor.php/fecha consulta 06-
03-2017
[2] www.panamahitek.com/conceptos-basicos-de-electronica-el-diodo/fecha
de consulta 07-03-2017
[3] http://www.geekbotelectronics.com/producto/fotoresistencia/ Fecha de
[4] Hayt willisam/ Analisis de circuitos de ingeniera/ Septtima
edicin.
consulta 07-03-2017
[5]http://electronicateoriaypractica.com/wcontent/uploads/2013/03/ttl7474.jpg
/ fecha de consulta 21-03-2017