Vous êtes sur la page 1sur 6

PROBLEMA 02

Nota: puede utilizar tablas q le ayuden a interpretar los


resultados.

Dada las siguientes funciones, expresarlas en la primera forma


cannica:

a) F= CA + B + a
b) G = Ac + Cd + a + ACD

SOLUCION PREGUNTA 2
a) Entonces expresando en forma cannica:

F CA B A

F AC B B B A A C C A B B C C
F ACB ACB BAC BAC BAC BAC ABC ABC ABC ABC
F ABC ABC ABC ABC ABC ABC ABC

b) Entonces expresando en forma cannica:

F AC CD A ACD

F A B B C D D A A B B CD A B B C C D D A B B CD
F ABCD ABCD ABCD ABCD ABCD ABCD ABCD ABCD ...
ABCD ABCD ABCD ABCD ABCD ABCD ABCD ABCD ...
ABCD ABCD
F ABCD ABCD ABCD ABCD ABCD ABCD ABCD ABCD ...
ABCD ABCD ABCD ABCD ABCD ABCD ABCD ABCD ABCD
PROBLEMA 03
Nota: Trate de aplicar las propiedades del algebra de Boole.

Representar con las compuertas indicadas las siguientes


funciones?, puede utilizar el proteus para visualizar su respuesta.

(Solo con compuertas NAND)

(Solo con compuertas NOR)


SOLUCION PREGUNTA 3

a) Entonces tenemos:

a) Entonces tenemos:

PROBLEMA 05

Dados los siguientes circuitos, expresar las funciones lgicas que


representan. Luego representar solo NAND y NOR. (Utilice
programa q le alcanzara el profesor o puede bajar de internet
gratis)

SOLUCION PREGUNTA 5

a) Entonces planteamos lo siguiente:


b) Entonces planteamos lo siguiente:


Y A B C D E F G
PROBLEMA 06

a) Implementar un flip-flop T en base a un tipo JK. Realizar la


tabla de verdad y el diagrama de tiempos a escala a fin de
visualizar el comportamiento de las salida frente a cambios en
las entradas J,K y Clk. Considerar que todas las compuertas
tienen un tiempo de retardo y que el periodo de reloj es de
6
b) Idem a) para un flip-flop tipo D.
c) Idem a) pero para un flip-flop JK en base a un tipo D disparado
por flanco descendente y un multiplexor. Calcular la velocidad
de respuesta.
SOLUCION PREGUNTA 6

Entonces, El biestable JK es tambin llamado biestable universal o Flip Flop


Universal debido a que con l, se pueden implementar otros tipos de biestable,
como el flip-flop tipo D o el biestable tipo T. En los siguientes diagramas se
presentan un biestable o flip flop tipo JK y las conexiones adicionales que hay que
hacer para poder implementar un biestable tipo D y un biestable tipo T.

FLIP FLOP JK

BIESTABLE D BIESTABLE T

Los diagramas a continuacin:


PROBLEMA 07

Dar la tabla de verdad para la funcin F1 (A, B, C, D) para el circuito siguiente:

SOLUCION PREGUNTA 7

Entonces tenemos la siguiente tabla:

Ahora hacemos la tabla de la siguiente forma:


BIBLIOGRAFIA

Introduccin a los sistemas lgicos y digitales


https://catedra.ing.unlp.edu.ar/electrotecnia/islyd/apuntes/Tema%204%20Flip-
Flops%202009.pdf

Circuitos secuenciales
http://www.ie.itcr.ac.cr/jdiaz/licenciatura/DISENO_LOGICO/MATERIALES/PRESE
NTACIONES/SECUENCIALES_1.pdf

Lgica secuencial
https://www2.ulpgc.es/hege/almacen/download/7055/7055462/06.pdf

Lgica Digital
https://www.dc.uba.ar/materias/oc1/2010/c2/descargas/pr04-secuenciales.pdf

Registros y lgica secuencial


https://www.infor.uva.es/~jjalvarez/asignaturas/fundamentos/lectures/digital/Tema
3_secuenciales.pdf

Plataforma de Circuitos: Logic Friday


http://sontrak.com/

Vous aimerez peut-être aussi